像素的制作方法

文档序号:23755955发布日期:2021-01-29 16:50阅读:119来源:国知局
像素的制作方法
像素
[0001]
相关申请的交叉引用
[0002]
本申请要求2019年7月22日提交的韩国专利申请第10-2019-0088437号的优先权,该韩国专利申请的公开内容通过引用整体并入本文。
技术领域
[0003]
本发明的示例性实施例涉及显示设备,并且更具体地,涉及像素和包括像素的显示设备。


背景技术:

[0004]
显示设备是用于以视觉形式呈现信息的输出设备。通常,显示设备包括多个像素,并且像素中的每个基于供给到驱动晶体管的数据信号发射光。
[0005]
可以使用用于以低频(例如1hz)驱动显示设备的方法以最小化功耗。然而,当以低频驱动显示设备时,显示的图像可能闪烁。为了防止图像闪烁,可以采用用于最小化存储在像素中的数据信号的泄漏的技术。
[0006]
除了低频驱动之外,可以以高频(例如120hz)驱动显示设备以实现高分辨率图像或立体图像。然而,为了保证在显示设备以高速驱动时高于特定水平的图像质量,应当确保足够的时间以补偿驱动晶体管的阈值电压。


技术实现要素:

[0007]
本发明的示例性实施例提供了一种像素,包括:发光元件;被配置为控制驱动电流的第一晶体管,第一晶体管包括电耦接到第一电源的第一电极和电耦接到发光元件的第二电极;耦接在第二节点与第三节点之间的第一电容器,其中第二节点连接到第一晶体管的第二电极;耦接在第三节点与数据线之间并且被配置为响应于扫描信号而被导通的第二晶体管;耦接在第一节点与第二节点之间并且被配置为响应于第一控制信号而被导通的第三晶体管,其中第一节点连接到第一晶体管的栅电极;耦接在第一电源与第三节点之间并且被配置为响应于第二控制信号而被导通的第四晶体管;耦接在第一电源与第一晶体管的第一电极之间并且被配置为响应于发射控制信号而被导通的第五晶体管;耦接在第二节点与发光元件之间并且被配置为响应于先前发射控制信号而被导通的第六晶体管;以及耦接在第一电源与第一节点之间的第二电容器。
[0008]
当第三晶体管和第四晶体管被导通时,第二晶体管和第六晶体管可以被截止。
[0009]
像素可以进一步包括:耦接在发光元件与初始化电源之间并且被配置为响应于第三控制信号而被导通的第七晶体管。
[0010]
第一晶体管、第二晶体管、第四晶体管、第五晶体管和第六晶体管可以是p沟道金属氧化物半导体(pmos)晶体管,并且第三晶体管和第七晶体管可以是n沟道金属氧化物半导体(nmos)晶体管。
[0011]
第一控制信号和第三控制信号可以是通过相同的控制线供给的相同的信号。
[0012]
第二控制信号可以与发射控制信号相同。
[0013]
初始化电源的电压可以在第一时段中被供给到发光元件,初始化电源的电压可以在第二时段中被供给到第一节点,第一晶体管可以在第三时段中基于第一电源的电压被二极管耦接,并且第二晶体管可以在第四时段中被导通使得数据信号通过数据线被供给到第三节点。
[0014]
第三晶体管可以响应于第一控制信号在第一时段、第二时段、第三时段和第四时段期间保持导通状态。
[0015]
在第一时段和第三时段中,第五晶体管可以被导通,并且第六晶体管可以被截止;并且在第二时段中,第五晶体管可以被截止,并且第六晶体管可以被导通。
[0016]
发射控制信号可以从先前发射控制信号移位k个水平时段,其中k为大于或等于3的整数。
[0017]
在第一时段中,第六晶体管可以被截止;并且在第二时段中,第三晶体管、第六晶体管和第七晶体管可以被导通。
[0018]
第一晶体管、第二晶体管、第五晶体管和第六晶体管可以是pmos晶体管,并且第三晶体管、第四晶体管和第七晶体管可以是nmos晶体管。
[0019]
第一控制信号和第三控制信号可以是通过相同的控制线供给的相同的信号,并且第二控制信号可以从第一控制信号移位k个水平时段,其中k为大于或等于3的整数。
[0020]
发射控制信号可以从先前发射控制信号移位k个水平时段,其中k为大于或等于3的整数。
[0021]
第一晶体管、第二晶体管、第四晶体管、第五晶体管、第六晶体管和第七晶体管可以是pmos晶体管,并且第三晶体管可以是nmos晶体管。
[0022]
第二控制信号和第三控制信号可以是通过相同的控制线供给的相同的信号。
[0023]
像素可以进一步包括:耦接在第二节点与第一电容器之间并且被配置为响应于第一控制信号而被导通的第八晶体管。
[0024]
像素可以进一步包括:耦接在第二节点与第一电容器之间并且被配置为响应于扫描信号而被导通的第八晶体管。
[0025]
本发明的示例性实施例提供了一种显示设备,包括:包括多个像素的显示面板;被配置为通过多条扫描线将扫描信号供给到像素的第一扫描驱动器;被配置为通过多条控制线将控制信号供给到像素的第二扫描驱动器;被配置为通过多条发射控制线将发射控制信号供给到像素的发射驱动器;以及被配置为通过多条数据线将数据电压供给到显示面板的数据驱动器,其中像素中的至少一个包括:发光元件;被配置为控制驱动电流的第一晶体管,第一晶体管包括电耦接到第一电源的第一电极和电耦接到发光元件的第二电极;耦接在第二节点与第三节点之间的第一电容器,其中第二节点连接到第一晶体管的第二电极;耦接在第三节点与数据线之间并且被配置为由扫描信号导通的第二晶体管;耦接在第一节点与第二节点之间并且被配置为由控制信号导通的第三晶体管,其中第一节点连接到第一晶体管的栅电极;耦接在第一电源与第三节点之间并且被配置为由发射控制信号导通的第四晶体管;耦接在第一电源与第一晶体管的第一电极之间并且被配置为由发射控制信号导通的第五晶体管;耦接在第二节点与发光元件之间并且被配置为由先前发射控制信号导通的第六晶体管;耦接在第一电源与第一节点之间的第二电容器;以及耦接在发光元件与初
始化电源之间并且被配置为由控制信号导通的第七晶体管。
[0026]
本发明的示例性实施例提供了一种像素,包括:发光元件;包括电耦接到第一电源的第一电极和电耦接到发光元件的第二电极的第一晶体管;耦接到数据线并且被配置为由扫描信号导通的第二晶体管;耦接在第一晶体管的第二电极与第二晶体管之间的第一电容器;耦接在第一晶体管的栅电极与第一电容器之间并且被配置为由第一控制信号导通的第三晶体管;耦接在第一电源与第一电容器之间的第四晶体管;耦接在第一电源与第一晶体管的第一电极之间并且被配置为响应于发射控制信号而被导通的第五晶体管,其中第五晶体管的栅电极连接到第四晶体管的栅电极;耦接在第一电容器与发光元件之间并且被配置为由先前发射控制信号导通的第六晶体管;以及耦接在第一电源与第一晶体管的栅电极之间的第二电容器。
附图说明
[0027]
图1是图示根据本发明的示例性实施例的显示设备的框图。
[0028]
图2a是图示根据本发明的示例性实施例的像素的电路图。
[0029]
图2b是用于说明图2a的像素的耦接的示例的电路图。
[0030]
图3a、图3b和图3c是用于说明图2a和图2b的像素的操作的示例的时序图。
[0031]
图4是用于说明图1的显示设备的操作的示例的时序图。
[0032]
图5是图示图2a的像素的示例的电路图。
[0033]
图6是图示根据本发明的示例性实施例的像素的示例的电路图。
[0034]
图7a是用于说明图6的像素的操作的示例的时序图。
[0035]
图7b是用于说明图6的像素的操作的示例的时序图。
[0036]
图8是图示根据本发明的示例性实施例的像素的电路图。
[0037]
图9是用于说明图8的像素的操作的示例的时序图。
[0038]
图10是图示图2a的像素的示例的电路图。
[0039]
图11是图示图2a的像素的示例的电路图。
具体实施方式
[0040]
在下文中,将参考附图详细描述本发明的示例性实施例。在附图中,相同或相似的元件可以由相同的附图标记表示,并且因此,相同或相似的元件的重复描述可以被省略。
[0041]
图1是示出根据本发明的示例性实施例的显示设备的框图。
[0042]
参考图1,显示设备1000可以包括显示面板100、第一扫描驱动器200、第二扫描驱动器300、发射驱动器400、数据驱动器500和时序控制器600。
[0043]
在本发明的示例性实施例中,显示设备1000可以进一步包括用于将第一电源vdd的电压、第二电源vss的电压和第三电源(或初始化电源vint)的电压供给到显示面板100的电源。电源可以向第一扫描驱动器200、第二扫描驱动器300和/或发射驱动器400供给低电源或高电源的电压,以确定扫描信号、控制信号和/或发射控制信号的栅导通电平或栅截止电平。低电源可以具有低于高电源的电压电平的电压电平。然而,这仅仅是示例,并且第一电源vdd的电压、第二电源vss的电压、初始化电源vint的电压、低电源的电压和高电源的电压中的至少一个可以从时序控制器600或数据驱动器500被供给。
[0044]
根据本发明的示例性实施例,第一电源vdd和第二电源vss可以产生用于驱动发光元件的电压。在本发明的示例性实施例中,第二电源vss的电压可以低于第一电源vdd的电压。例如,第一电源vdd的电压可以是正电压,并且第二电源vss的电压可以是负电压。
[0045]
初始化电源vint可以用于初始化像素px。例如,包含在像素px中的驱动晶体管和/或发光元件可以由初始化电源vint的电压初始化。初始化电源vint的电压可以是负电压。
[0046]
显示面板100可以包括多条扫描线sl、多条控制线cl、多条发射控制线el和多条数据线dl,并且可以包括耦接到扫描线sl、控制线cl、发射控制线el和数据线dl的多个像素px。在本发明的示例性实施例中,布置在第n像素行第m像素列中的像素px可以耦接到与第n像素行相对应的扫描线sln、与第n像素行相对应的控制线cln、与第n像素行相对应的发射控制线eln、与第n-k像素行相对应的发射控制线eln-k以及与第m像素列相对应的数据线dlm(其中n和m为自然数,并且k为等于或小于10的自然数)。
[0047]
时序控制器600可以响应于从外部供给的同步信号来产生第一驱动控制信号scs1、第二驱动控制信号scs2、第三驱动控制信号ecs和第四驱动控制信号dcs。第一驱动控制信号scs1可以被供给到第一扫描驱动器200,第二驱动控制信号scs2可以被供给到第二扫描驱动器300,第三驱动控制信号ecs可以被供给到发射驱动器400,并且第四驱动控制信号dcs可以被供给到数据驱动器500。另外,时序控制器600可以重新设置从外部供给的输入图像数据以形成图像数据rgb,并且可以将图像数据rgb供给到数据驱动器500。
[0048]
第一驱动控制信号scs1可以包括第一扫描启动脉冲和时钟信号。第一扫描启动脉冲可以控制扫描信号的第一时序。第一驱动控制信号scs1的时钟信号可以用于移位第一扫描启动脉冲。
[0049]
第二驱动控制信号scs2可以包括第二扫描启动脉冲(例如,控制信号的启动脉冲)和时钟信号。第二扫描启动脉冲可以控制控制信号的第一时序。第二驱动控制信号scs2的时钟信号可以用于移位第二扫描启动脉冲。在本发明的示例性实施例中,控制信号可以是与从第一扫描驱动器200输出的扫描信号(例如,第一扫描信号)不同的扫描信号(例如,第二扫描信号)。
[0050]
第三驱动控制信号ecs可以包括发射控制启动脉冲和时钟信号。发射控制启动脉冲可以控制发射控制信号的第一时序。第三驱动控制信号ecs的时钟信号可以用于移位发射控制启动脉冲。
[0051]
第四驱动控制信号dcs可以包括源启动脉冲和时钟信号。源启动脉冲控制开始数据采样的时间。第四驱动控制信号dcs的时钟信号可以用于控制采样操作。
[0052]
第一扫描驱动器200可以从时序控制器600接收第一驱动控制信号scs1,并基于第一驱动控制信号scs1将扫描信号供给到扫描线sl。例如,第一扫描驱动器200可以以一个水平时段1h的间隔将扫描信号(例如,第一扫描信号)顺序地供给到扫描线sl(例如,第一扫描线)。当扫描信号被顺序地供给时,像素px以水平线为单位(或以像素行为单位)被选择,由此数据信号可以被供给到像素px。根据本发明的示例性实施例,扫描信号可以具有等于或大于一个水平时段1h的脉冲宽度。
[0053]
扫描信号可以被设置为栅导通电平(例如,低电压)。当栅导通电平的扫描信号被供给时,包含在像素px中并且被配置为接收扫描信号的晶体管可以被设置为导通状态。
[0054]
第二扫描驱动器300可以从时序控制器600接收第二驱动控制信号scs2,并且基于
第二驱动控制信号scs2将控制信号(例如,第二扫描信号)供给到控制线cl(例如,第二扫描线)。例如,第二扫描驱动器300可以以比一个水平时段1h长的时段的间隔(例如,以两个水平时段2h的间隔)将控制信号顺序地供给到控制线cl。当控制信号从第二扫描驱动器300被供给时,像素px可以执行用于补偿阈值电压的操作和/或执行初始化操作。
[0055]
在本发明的示例性实施例中,第二扫描驱动器300可以将控制信号同时供给到连续的像素行。例如,第二扫描驱动器300可以将同一控制信号同时供给到第n控制线cln和第n+1控制线cln+1(参见图2b)。换句话说,第二扫描驱动器300可以以两条或更多条控制线为单位移位并供给控制信号,并且与控制线相对应的连续像素行可以共享同一控制信号。
[0056]
在此情况下,包含在第二扫描驱动器300中以移位并输出控制信号的级的数量可以少于包含在第一扫描驱动器200中的级的数量。
[0057]
然而,这仅仅是示例,并且第二扫描驱动器300可以以不同的时序向像素行供给控制信号。
[0058]
控制信号可以被设置为栅导通电平(例如,低电压)。当栅导通电平的控制信号被供给时,包含在像素px中并且被配置为接收控制信号的晶体管可以被设置为导通状态。
[0059]
发射驱动器400可以从时序控制器600接收第三驱动控制信号ecs,并且基于第三驱动控制信号ecs将发射控制信号供给到发射控制线el。例如,发射驱动器400可以将发射控制信号顺序地供给到发射控制线el。
[0060]
在本发明的示例性实施例中,发射驱动器400可以将发射控制信号同时供给到连续的像素行。例如,发射驱动器400可以将同一控制信号同时供给到第n发射控制线eln和第n+1发射控制线eln+1(参见图2b)。换句话说,发射驱动器400可以以两条或更多条发射控制线为单位移位并供给发射控制信号,并且与发射控制线相对应的连续像素行可以共享同一发射控制信号。
[0061]
在此情况下,包含在发射驱动器400中以移位并输出发射控制信号的级的数量可以少于包含在第一扫描驱动器200中的级的数量。
[0062]
发射控制信号可以被设置为栅导通电平(例如,低电压)。当栅导通电平的发射控制信号被供给时,包含在像素px中并且被配置为接收发射控制信号的晶体管可以被导通。否则,晶体管可以被设置为截止状态。
[0063]
发射控制信号用于控制像素px的发射时间。为了实现这一点,发射控制信号的脉冲宽度可以被设置为大于扫描信号的脉冲宽度。在本发明的示例性实施例中,在一个帧时段期间,发射控制信号可以具有其中发射控制信号被设置为栅截止电平(例如,高电压)的多个时段。
[0064]
第一扫描驱动器200、第二扫描驱动器300和发射驱动器400中的每个可以通过薄膜制造工艺被安装在基板上。另外,第一扫描驱动器200和第二扫描驱动器300中的每个可以被放置在显示面板100的相对侧。发射驱动器400也可以被放置在显示面板100的相对侧。
[0065]
数据驱动器500可以从时序控制器600接收第四驱动控制信号dcs和图像数据rgb。数据驱动器500可以响应于第四驱动控制信号dcs将数据信号供给到数据线dl。供给到数据线dl的数据信号可以被供给到基于扫描信号选择的像素px。为了实现这一点,数据驱动器500可以将数据信号供给到数据线dl以与扫描信号同步。
[0066]
图2a是示出根据本发明的示例性实施例的像素的电路图。
[0067]
为了便于描述,图2a图示了布置在第n水平线(或第n像素行)中并且耦接到第m数据线dlm的像素10。
[0068]
根据本发明的示例性实施例,先前发射控制线eln-k可以供给与供给到耦接到第n-k像素行的发射控制线的发射控制信号相同的发射控制信号。
[0069]
参考图2a,像素10可以包括发光元件ld、第一晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4、第五晶体管t5、第六晶体管t6和第七晶体管t7、第一电容器c1以及第二电容器c2。
[0070]
发光元件ld的第一电极可以电耦接到第一晶体管t1的第二电极(例如,漏电极),并且发光元件ld的第二电极可以耦接到第二电源vss。例如,发光元件ld的第一电极可以耦接到第四节点n4,第六晶体管t6的一个电极和第七晶体管t7的一个电极耦接到第四节点n4。
[0071]
发光元件ld可以响应于从第一晶体管t1供给的电流(例如,驱动电流)的量而产生具有预定亮度的光。在本发明的示例性实施例中,发光元件ld可以是包括有机发射层的有机发光二极管。在此情况下,发光元件ld的第一电极可以是阳极电极,并且发光元件ld的第二电极可以是阴极电极。相反,发光元件ld的第一电极可以是阴极电极,并且发光元件ld的第二电极可以是阳极电极。
[0072]
在本发明的另一示例性实施例中,发光元件ld可以是由无机材料形成的无机发光元件。可替代地,发光元件ld可以被形成为使得多个无机发光元件并联和/或串联地耦接在第二电源vss与第一晶体管t1的第二电极之间。
[0073]
第一晶体管t1可以电耦接在第一电源vdd与发光元件ld的第一电极之间。第一晶体管t1可以产生驱动电流,并且将驱动电流供给到发光元件ld。第一晶体管t1的栅电极可以耦接到第一节点n1。第一晶体管t1用作像素10的驱动晶体管。第一晶体管t1可以响应于施加到第一节点n1的电压来控制从第一电源vdd经由发光元件ld流到第二电源vss的电流的量。
[0074]
第一电容器c1可以耦接在第三节点n3与同第一晶体管t1的第二电极相对应的第二节点n2之间。第一电容器c1可以存储第二节点n2与第三节点n3之间的电压差。
[0075]
第二电容器c2可以耦接在第一电源vdd与第一节点n1之间。第二电容器c2可以存储第一电源vdd与第一节点n1之间的电压差。
[0076]
当像素10的数据信号被写入时,第一节点n1和第二节点n2可以通过第一电容器c1与第二电容器c2之间的电荷共享而具有基于第一电容器c1的电容与第二电容器c2的电容之间的比率的电压。
[0077]
第二晶体管t2可以耦接在数据线dlm与第三节点n3之间。第二晶体管t2可以包括被配置为接收扫描信号的栅电极。例如,第二晶体管t2的栅电极可以耦接到扫描线sln(换句话说,第n扫描线)。第二晶体管t2在扫描信号被供给到扫描线sln时被导通,从而将数据线dlm电耦接到第三节点n3。因此,数据电压(或数据信号)可以从数据线dlm被传送到第三节点n3。
[0078]
第三晶体管t3可以耦接在第二节点n2(例如,第一晶体管t1的漏电极)与同第一晶体管t1的栅电极相对应的第一节点n1之间。第三晶体管t3可以包括被配置为接收第一控制信号的栅电极。例如,第三晶体管t3的栅电极可以耦接到控制线cln(换句话说,第n控制
线)。第三晶体管t3在第一控制信号被供给到控制线cln时被导通,从而将第一节点n1电耦接到第二节点n2。当第三晶体管t3被导通时,初始化电源vint的电压被供给到第一节点n1,或第一晶体管t1可以被二极管耦接。当第一晶体管t1被二极管耦接时,第一晶体管t1的阈值电压可以被补偿。
[0079]
因此,第一晶体管t1可以基于数据信号以及第一电容器c1和第二电容器c2的电容来产生驱动电流,如以下公式(1)所示:
[0080]
id=k[a(vdd

vdata)]2,a=cc2/(cc1+cc2)
ꢀꢀ
(1)
[0081]
这里,id可以表示驱动电流,k可以表示第一晶体管t1的特性,vdd可以表示第一电源vdd的电压,vdata可以表示数据信号,cc1可以表示第一电容器c1的电容,并且cc2可以表示第二电容器c2的电容。发光元件ld可以发射具有与驱动电流id相对应的亮度的光。
[0082]
在图2a中,为了便于描述,耦接到第三晶体管t3的栅电极的信号线和供给到第三晶体管t3的栅电极的信号分别被描述为控制线cln和第一控制信号。然而,控制线cln可以是与扫描线sln不同的扫描线。另外,第一控制信号可以是与供给到扫描线sln的扫描信号不同的扫描信号。
[0083]
第四晶体管t4可以耦接在第一电源vdd与第三节点n3之间。第四晶体管t4可以包括被配置为接收第二控制信号的栅电极。
[0084]
在本发明的示例性实施例中,第四晶体管t4的栅电极可以耦接到发射控制线eln(换句话说,第n发射控制线)。在此情况下,第二控制信号可以是发射控制信号。第四晶体管t4在发射控制信号被供给到发射控制线eln时被导通。在此情况下,第一电源vdd的电压通过第四晶体管t4被供给到第三节点n3。因此,第三节点n3的电压可以被初始化为第一电源vdd的电压。
[0085]
在本发明的示例性实施例中,第四晶体管t4可以耦接在与第一电源vdd不同的参考电源vref与第三节点n3之间。在此情况下,当第四晶体管t4被导通时,第三节点n3的电压可以被初始化为参考电源vref的电压。
[0086]
另外,在第一晶体管t1的阈值电压被补偿的同时,第四晶体管t4可以被导通。因此,第一电源vdd或参考电源vref的电压(换句话说,直流(dc)电压)可以用于补偿第一晶体管t1的阈值电压。因此,由于相邻帧和/或相邻像素行的灰度之间的差异而产生的第一晶体管t1的导通偏置变化可以被消除或不被注意。
[0087]
第五晶体管t5可以耦接在第一电源vdd与第一晶体管t1的第一电极之间。第一晶体管t1的第一电极可以是源电极。第五晶体管t5可以包括被配置为接收发射控制信号的栅电极。例如,第五晶体管t5的栅电极可以耦接到发射控制线eln。第五晶体管t5在发射控制信号被供给时被导通,从而将第一晶体管t1的第一电极耦接到第一电源vdd。
[0088]
第六晶体管t6可以耦接在发光元件ld与同第一晶体管t1的第二电极相对应的第二节点n2之间。第六晶体管t6可以包括被配置为接收先前发射控制信号的栅电极。例如,第六晶体管t6的栅电极可以耦接到先前发射控制线eln-k(例如,第n-k发射控制线)。
[0089]
例如,先前发射控制线eln-k可以是从第n-3发射控制线分支的线。在此情况下,阈值电压补偿时段和初始化时段中的每个可以对应于大约三个水平时段(3h)。可替代地,先前发射控制线eln-k可以是第n-6发射控制线。在此情况下,阈值电压补偿时段和初始化时段中的每个可以对应于大约六个水平时段(6h)。然而,这仅仅是示例,并且先前发射控制线
不限于此。例如,可以根据补偿阈值电压所需的时间、同时被控制的像素行的数量、分辨率和一个水平时段1h的长度等来确定先前发射控制线。
[0090]
第六晶体管t6在发射控制信号被供给到先前发射控制线eln-k时被导通,从而将第二节点n2电耦接到第四节点n4。
[0091]
当第五晶体管t5和第六晶体管t6两者都被导通时,发光元件ld可以发射具有与第一节点n1的电压相对应的亮度的光。在本发明的示例性实施例中,当第五晶体管t5被导通并且当第六晶体管t6被截止时,第一晶体管t1的阈值电压可以被补偿。
[0092]
第七晶体管t7可以耦接在发光元件ld与初始化电源vint之间。第七晶体管t7可以包括被配置为接收第三控制信号的栅电极。
[0093]
在本发明的示例性实施例中,第七晶体管t7的栅电极可以耦接到控制线cln。第七晶体管t7和第三晶体管t3可以是相同类型的晶体管。另外,第一控制信号和第三控制信号可以是通过同一控制线cln供给的同一信号。
[0094]
第七晶体管t7在控制信号(例如,第三控制信号)被供给到控制线cln时被导通,从而将初始化电源vint的电压供给到第四节点n4。因此,第四节点n4的电压可以被初始化为初始化电源vint的电压。
[0095]
第二晶体管t2被导通的时段以及第四晶体管t4和第五晶体管t5被导通的时段彼此不重叠。例如,当第三晶体管t3至第五晶体管t5被导通时,第一晶体管t1的阈值电压被补偿,并且当第二晶体管t2和第三晶体管t3被导通时,数据可以被写入。因此,阈值电压补偿时段和数据写入时段可以彼此分开。
[0096]
在本发明的示例性实施例中,作为驱动晶体管的第一晶体管t1可以是p沟道金属氧化物半导体(pmos)晶体管,如图2a和图2b中所示。另外,第二晶体管t2、第四晶体管t4、第五晶体管t5和第六晶体管t6可以是与第一晶体管t1相同类型的pmos晶体管。例如,第一晶体管t1、第二晶体管t2、第四晶体管t4、第五晶体管t5和第六晶体管t6可以是低温多晶硅(ltps)薄膜晶体管。
[0097]
第三晶体管t3和第七晶体管t7可以是n沟道金属氧化物半导体(nmos)晶体管。例如,第三晶体管t3和第七晶体管t7可以是包括由氧化物半导体形成的有源层的氧化物半导体薄膜晶体管。由于n型氧化物半导体薄膜晶体管具有比ltps薄膜晶体管好的泄漏电流特性,因此在阈值电压被补偿和/或初始化被执行时导通的第三晶体管t3和第七晶体管t7可以由n型氧化物半导体薄膜晶体管形成。
[0098]
因此,在第三晶体管t3和第七晶体管t7中泄漏电流大大减小,并且因此,即使驱动频率低于30hz,也能够驱动像素px并显示图像。
[0099]
图2b是用于说明图2a中所示的像素的耦接的示例的电路图。
[0100]
参考图2a和图2b,布置在第n像素行中的第n像素pxn和布置在第n+1像素行中的第n+1像素pxn+1可以具有相同的像素结构。
[0101]
将基于第n像素pxn和第n+1像素pxn+1两者都耦接到第m数据线dlm的假设进行描述。
[0102]
第n扫描信号sn可以被供给到连接到第n像素pxn的第n扫描线sln,并且第n+1扫描信号sn+1可以被供给到连接到第n+1像素pxn+1的第n+1扫描线sln+1。第n+1扫描信号sn+1可以是从第n扫描信号sn移位(例如,延迟)一个水平时段1h的扫描信号。
[0103]
第p发射控制信号ep可以被共同供给到连接到第n像素pxn的第n发射控制线eln和连接到第n+1像素pxn+1的第n+1发射控制线eln+1(其中p为自然数)。换句话说,第n像素pxn和第n+1像素pxn+1两者都可以由同一发射控制信号ep控制。因此,发射控制信号的数量可以少于在单个帧时段期间供给到显示面板的扫描信号的数量。
[0104]
例如,当单个发射控制信号被共同供给到两条发射控制线el时,发射控制信号的数量可以是扫描信号的数量的一半。
[0105]
根据本发明的示例性实施例,第p发射控制信号ep可以是从第p-1发射控制信号移位(例如,延迟)两个水平时段2h或更多的发射控制信号。
[0106]
类似地,第p-q发射控制信号ep-q可以被共同供给到连接到第n像素pxn的第n-k发射控制线eln-k和连接到第n+1像素pxn+1的第n-k+1发射控制线eln-k+1。另外,第p发射控制信号ep可以是从第p-q发射控制信号ep-q移位q*2个水平时段(2qh)或更多的发射控制信号。
[0107]
在下文中,将基于n大于k并且p大于q的假设进行本发明的描述。然而,n与k之间的关系以及p与q之间的关系是为了便于描述信号被供给的时序而任意设置的。因此,即使当n等于或小于k时,也可以理解,图3a至图3c的发射控制信号被供给的时序被移位,并且然后发射控制信号被供给到发射控制线(例如,eln和eln-k)中的每条。
[0108]
第p控制信号cp可以被共同供给到连接到第n像素pxn的第n控制线cln和连接到第n+1像素pxn+1的第n+1控制线cln+1。换句话说,第n像素pxn和第n+1像素pxn+1可以由同一控制信号cp控制。
[0109]
例如,当单个控制信号被共同供给到两条控制线cl时,控制信号的数量可以是扫描信号的数量的一半。
[0110]
根据本发明的示例性实施例,第p控制信号cp可以是从第p-1控制信号移位(例如,延迟)两个水平时段2h或更多的控制信号。
[0111]
换句话说,可以针对每个像素行控制扫描线,并且可以针对每个预设数量的连续像素行控制发射控制线el和控制线cl。因此,具有高于60hz的驱动频率的显示设备1000可以被轻易地实现以高速驱动。
[0112]
然而,这仅仅是示例,并且控制信号可以以一个水平时段1h的间隔被顺序地供给到像素行。
[0113]
图3a是用于说明图2a和图2b中所示的像素的操作的示例的时序图。
[0114]
参考图2a、图2b和图3a,第p发射控制信号ep可以被供给到第n发射控制线eln,第n扫描信号sn可以被供给到第n扫描线sln,并且第p控制信号cp(例如,第一控制信号)可以被供给到第n控制线cln。另外,先前发射控制信号ep-q可以被供给到先前发射控制线eln-k。此外,第n+1扫描信号sn+1被供给到第n+1扫描线sln+1。
[0115]
在下文中,为了便于描述,第n发射控制线eln和发射控制线eln可以互换使用,第p发射控制信号ep和发射控制信号ep可以互换使用,第n扫描线sln和扫描线sln可以互换使用,第n扫描信号sn和扫描信号sn可以互换使用,第n控制线cln和控制线cln可以互换使用,并且第p控制信号cp和控制信号cp可以互换使用。
[0116]
另外,发射控制信号ep、先前发射控制信号ep-q和控制信号cp可以被共同地供给到第n像素pxn和第n+1像素pxn+1。
[0117]
在本发明的示例性实施例中,发射控制信号ep可以是从先前发射控制信号ep-q移位大约k个水平时段(kh)的扫描信号。另外,先前发射控制信号ep-q可以与供给到第n-k像素行的发射控制信号相同。例如,k可以被设置为3或6。
[0118]
图3a的时序图示出了在一个帧时段期间的部分波形。在发射控制信号ep和先前发射控制信号ep-q两者都具有栅导通电平的时段中(例如,在第五时段p5中),像素10可以发射光。
[0119]
如图3a中所示,发射控制信号ep可以在一个帧时段期间具有两个栅截止时段。
[0120]
由于第三晶体管t3和第七晶体管t7是nmos晶体管,因此供给到第三晶体管t3和第七晶体管t7的控制信号cp的栅导通电平可以是高电压。相反,由于第二晶体管t2、第四晶体管t4、第五晶体管t5和第六晶体管t6是pmos晶体管,因此供给到第二晶体管t2、第四晶体管t4、第五晶体管t5和第六晶体管t6的扫描信号sn以及发射控制信号ep和ep-q的栅导通电平可以是低电压。
[0121]
在第一时间点t1处,先前发射控制信号ep-q从栅导通电平改变为栅截止电平,并且第六晶体管t6可以被截止。由于第四晶体管t4保持导通状态,因此第一电源vdd(或参考电源vref)的电压可以被供给到第三节点n3。
[0122]
另外,在第一时间点t1处,控制信号cp从栅截止电平改变为栅导通电平,并且第三晶体管t3和第七晶体管t7可以被导通。在本发明的示例性实施例中,控制信号cp可以在第四时段p4之后保持栅截止电平。因此,第三晶体管t3和第七晶体管t7可以保持导通状态直至第四时段p4为止。
[0123]
在从第一时间点t1到第二时间点t2的第一时段p1期间,初始化电源vint的电压可以被供给到第四节点n4。换句话说,第一时段p1可以是用于初始化发光元件ld的阳极电压的第一初始化时段。
[0124]
根据本发明的示例性实施例,控制信号cp可以在先前发射控制信号ep-q从栅导通电平改变为栅截止电平之后被改变为栅导通电平。第一时间点t1与第二时间点t2之间的时间差防止发光元件ld在第七晶体管t7被导通时不正确地发射光。
[0125]
在第二时间点t2处,先前发射控制信号ep-q可以从栅截止电平改变为栅导通电平,并且发射控制信号ep可以从栅导通电平改变为栅截止电平。在第二时间点t2处,第四晶体管t4和第五晶体管t5可以被截止,并且第六晶体管t6可以被导通。因此,初始化电源vint的电压可以通过第三晶体管t3和第六晶体管t6被供给到第一晶体管t1的栅电极(换句话说,第一节点n1)。
[0126]
在从第二时间点t2到第三时间点t3的第二时段p2期间,先前发射控制信号ep-q可以具有与发射控制信号ep相反的波形。例如,先前发射控制信号ep-q可以是低的并且发射控制信号ep可以是高的。因此,第二时段p2可以是用于初始化发光元件ld的阳极电压和第一晶体管t1的栅电压的第二初始化时段。
[0127]
在第三时间点t3处,先前发射控制信号ep-q可以从栅导通电平改变为栅截止电平,并且发射控制信号ep可以从栅截止电平改变为栅导通电平。因此,第四晶体管t4和第五晶体管t5可以被导通,并且第六晶体管t6可以被截止。由于第三晶体管t3处于导通状态,因此第一晶体管t1可以被二极管耦接。第二电容器c2可以存储与第一晶体管t1的阈值电压(vth)相对应的电压。
[0128]
在从第三时间点t3到第四时间点t4的第三时段p3期间,第一晶体管t1被二极管耦接。因此,第一晶体管t1的阈值电压可以被补偿。换句话说,第三时段p3可以是阈值电压补偿时段。
[0129]
另外,在第三时段p3中,可以通过使用作为恒压源的第一电源vdd的电压来补偿第一晶体管t1的阈值电压。由于补偿第一晶体管t1的阈值电压的操作是基于固定电压而不是可以根据像素行和/或帧改变的数据信号(例如,数据电压)执行的,因此施加到第一晶体管t1的偏置改变不大,并且因此可以最小化第一晶体管t1的迟滞。
[0130]
如上所述,在第二时段p2和第三时段p3中,发射控制信号ep可以具有与先前发射控制信号ep-q相反的波形。
[0131]
在第四时间点t4处,发射控制信号ep可以从栅导通电平改变为栅截止电平,并且第四晶体管t4和第五晶体管t5可以被截止。在第四时间点t4处,发射控制信号ep可以具有与先前发射控制信号ep-q相同的电平。
[0132]
在第五时间点t5处,第n扫描信号sn可以从栅截止电平改变为栅导通电平,并且第n像素pxn的第二晶体管t2可以被导通。因此,数据信号data可以被供给到第n像素pxn的第三节点n3。
[0133]
另外,在从第五时间点t5到第六时间点t6的第四时段p4期间,第n扫描信号sn和第n+1扫描信号sn+1可以被顺序地供给。因此,数据信号data可以被顺序地写入第n像素pxn(响应于第n扫描信号sn)和第n+1像素pxn+1(响应于第n+1扫描信号sn+1)。因此,与第一晶体管t1的阈值电压(vth)和数据信号data相对应的电压可以根据电荷共享原理被存储在第n像素pxn和第n+1像素pxn+1中的每个的第一电容器c1和第二电容器c2中。换句话说,第四时段p4可以是数据写入时段。
[0134]
在本发明的示例性实施例中,扫描信号sn的脉冲宽度可以是一个水平时段1h。例如,如图3a中所示,第四时段p4可以等于或大于大约两个水平时段2h。另外,第n+1扫描信号sn+1的脉冲宽度可以是一个水平时段1h。
[0135]
在第四时段p4之后,先前发射控制信号ep-q可以被改变为栅导通电平,并且控制信号cp可以被改变为栅截止电平。因此,第六晶体管t6可以被导通,并且第三晶体管t3和第七晶体管t7可以被截止。
[0136]
另外,在图3a中,控制信号cp被图示为在第n+1扫描信号sn+1被改变为栅截止电平之后被改变为栅截止电平,但控制信号cp被改变为栅截止电平的时间可以与第n+1扫描信号sn+1被改变为栅截止电平的时间相同。
[0137]
在第七时间点t7处,发射控制信号ep从栅截止电平改变为栅导通电平,并且第四晶体管t4和第五晶体管t5可以被导通。因此,第n像素pxn和第n+1像素pxn+1中的每个的发光元件ld可以基于存储在第二电容器c2中的电压发射光。例如,发光元件ld可以响应于基于公式(1)的驱动电流而发射光。
[0138]
如上所述,根据本发明的示例性实施例的像素10(例如,pxn和pxn+1中的任一个)可以使用作为恒压源的第一电源vdd的电压来补偿第一晶体管t1的阈值电压。因此,可以避免可能由使用数据信号的阈值电压补偿操作引起的导通偏置变化。另外,用于补偿第一晶体管t1(换句话说,驱动晶体管)的阈值电压的操作(例如,在第三时段p3中执行的操作)可以与数据写入操作(换句话说,在第四时段p4中执行的数据写入操作)分开。因此,可以通过
调整发射控制信号ep的波形自由地调整阈值电压补偿时段p3。因此,可以在应用高速驱动的显示设备中确保用于补偿驱动晶体管的阈值电压的足够的时间。因此,在高速驱动技术中用于供给数据信号的解复用器被省略。因此,可以最小化死区(例如,边框),并且可以降低显示设备的制造成本。此外,由于一些晶体管可以被实现为对电流泄漏鲁棒的nmos晶体管,因此根据本发明的示例性实施例的像素10也可以应用于低频驱动。
[0139]
另外,第一电容器c1可以通过第一晶体管t1的漏电极耦接到第二电容器c2。因此,可以减小第一电源vdd的电压和/或数据信号的电压的降低对由第一晶体管t1提供的驱动电流的影响。
[0140]
因此,根据本发明的示例性实施例的像素10和包括像素10的显示设备1000可以响应于各种驱动频率来显示图像,并且可以提高图像的质量。
[0141]
图3b是用于说明图2a和图2b中所示的像素的操作的示例的时序图。
[0142]
由于除了供给到第三晶体管t3和第七晶体管t7的控制信号cp的时序之外,图3b的像素的操作与图3a的像素的操作相同,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0143]
参考图2a、图2b和图3b,导通偏置可以在第一时段p1'中被施加到第一晶体管t1。
[0144]
在第一时段p1'中,发射控制信号ep被施加,并且先前发射控制信号ep-q和控制信号cp不被供给。因此,当第四晶体管t4和第五晶体管t5被导通时,第六晶体管t6可以被截止。这里,第一电源vdd的高电压可以被供给到第一晶体管t1的第一电极(例如,源电极)。因此,在第一时段p1'中,第一晶体管t1可以具有导通偏置状态。
[0145]
在第二时段p2中,发光元件ld的阳极电压和第一晶体管t1的栅电压可以被初始化。
[0146]
第三时段p3是阈值电压补偿时段,并且第四时段p4是数据写入时段。
[0147]
导通偏置在第一时段p1'中被施加到第一晶体管t1,使得第一晶体管t1的迟滞特性(换句话说,阈值电压漂移)可以被改善。
[0148]
图3c是用于说明图2a和图2b中所示的像素的操作的示例的时序图。
[0149]
由于除了扫描信号sn和sn+1中的每个的脉冲宽度之外,图3c的像素的操作与图3a的像素的操作相同,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0150]
参考图2a、图2b和图3c,扫描信号的脉冲宽度可以比一个水平时段1h长。
[0151]
在本发明的示例性实施例中,第n扫描信号sn和第n+1扫描信号sn+1中的每个的脉冲宽度可以是两个水平时段2h,如图3c中所示,并且先前数据信号和当前数据信号可以被顺序地供给到像素pxn的第三节点n3和像素pxn+1的第三节点n3。由于第二晶体管t2在当前数据信号被供给之后被截止,因此发光元件ld可以响应于当前数据信号dm而发射光。
[0152]
另外,在第n扫描信号sn保持栅导通电平的状态下,当前数据信号在先前数据信号之后被供给。在此情况下,可以确保用于供给当前数据信号的足够的时间。例如,用于写入数据的第四时段p4'可以比图3a和图3b的第四时段p4长。
[0153]
另外,第n+1扫描信号sn+1可以与第n扫描信号sn部分地重叠。例如,当扫描信号sn和sn+1中的每个的脉冲宽度是两个水平时段2h时,第n+1扫描信号sn+1和第n扫描信号sn可以在两个水平时段2h中的一个水平时段1h期间重叠。因此,第n+1像素pxn+1的发光元件ld
可以响应于在当前数据信号之后的数据信号而发射光。
[0154]
然而,这仅仅是示例,并且根据驱动频率和/或分辨率,扫描信号的脉冲宽度可以是三个水平时段(3h)、四个水平时段(4h)或更多。
[0155]
另外,在第四时段p4

中,彼此相邻的多个像素行被驱动的时段可以重叠。因此,像素10及其驱动方法可以轻易地应用于高分辨率显示设备1000及其高速驱动。
[0156]
图4是用于说明图1的显示设备的操作的示例的时序图。
[0157]
参考图1、图2b、图3a和图4,发射控制信号和控制信号可以每两个像素行被共同供给。另外,发射控制信号和控制信号中的每个可以以预定移位时段sp的间隔被顺序地输出。
[0158]
另外,用于供给第k信号(例如,发射控制信号、控制信号或扫描信号)的第k信号线(例如,发射控制线、控制线或扫描线)可以被理解为耦接到包含在第k像素行中的像素的信号线。
[0159]
第一发射控制信号e1可以被共同供给到第一发射控制线el1和第二发射控制线el2。类似地,第一控制信号c1可以被供给到第一控制线cl1和第二控制线cl2。因此,移位时段sp可以是大约两个水平时段2h。然而,这仅仅是示例,并且移位时段sp可以被设置为与被共同供给发射控制信号(和控制信号)的像素行的数量相匹配。例如,当第一发射控制信号e1被共同供给到第一至第三发射控制线el1、el2和el3时,移位时段sp可以是大约三个水平时段3h。
[0160]
扫描信号(例如,s1至s8)可以以一个水平时段1h的间隔被顺序地供给到扫描线sl1至sl8。换句话说,发射控制信号和控制信号中的每个的移位时段sp比扫描信号的移位时段长。
[0161]
另外,当显示设备1000包括i个像素行(其中i为自然数)时,第一扫描驱动器200可以输出i个扫描信号,第二扫描驱动器300可以输出i/2个控制信号,并且发射驱动器400可以输出i/2个发射控制信号。因此,可以降低被高速驱动的显示设备1000的功耗。
[0162]
图5是示出图2a的像素的示例的电路图。
[0163]
由于除了第三晶体管t3和第七晶体管t7的类型之外,图5的像素具有与图2a的像素相同的配置和操作,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0164]
参考图5,像素10'可以包括发光元件ld、第一晶体管t1至第七晶体管t7、第一电容器c1和第二电容器c2。
[0165]
在本发明的示例性实施例中,第一晶体管t1至第七晶体管t7中的全部都可以是pmos晶体管。例如,第一晶体管t1、第二晶体管t2、第四晶体管t4、第五晶体管t5和第六晶体管t6可以是ltps薄膜晶体管。
[0166]
因此,控制信号可以具有与图3a至图3b中所示的控制信号cp相反的波形。由于图5中的像素10'具有通过ltps工艺形成的有源层,因此可以简化制造工艺。
[0167]
图6是示出根据本发明的示例性实施例的像素的示例的电路图。
[0168]
由于除了第四晶体管t4的配置之外,图6的像素具有与图2a的像素相同的配置和操作,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述将被省略。
[0169]
参考图6,像素11可以包括发光元件ld、第一晶体管t1至第七晶体管t7、第一电容器c1和第二电容器c2。
[0170]
在本发明的示例性实施例中,第一晶体管t1、第二晶体管t2、第五晶体管t5和第六晶体管t6可以是pmos晶体管,并且第三晶体管t3、第四晶体管t4和第七晶体管t7可以是nmos晶体管。
[0171]
第四晶体管t4的栅电极可以耦接到先前控制线cln-k,而不是发射控制线eln。例如,先前控制线cln-k可以与耦接到第n-k像素行的控制线相同。供给到第四晶体管t4的栅电极的第二控制信号可以是从供给到第三晶体管t3的栅电极的第一控制信号移位k个水平时段的信号。
[0172]
然而,这仅仅是示例,并且供给到第四晶体管t4的栅电极的第二控制信号不限于供给到先前控制线cln-k的信号。例如,第四晶体管t4可以由比供给到扫描线sln的扫描信号早供给的任何控制信号导通。因此,在数据被写入之前,第四晶体管t4被导通。在此情况下,第三节点n3的电压可以被初始化为第一电源vdd的电压或参考电源vref的电压。
[0173]
另外,显示设备1000可以进一步包括被配置为产生第二控制信号并以像素行为单位顺序地输出第二控制信号的附加驱动电路(例如,级)。
[0174]
与图2a中所示的像素10不同,像素11的第四晶体管t4可以在发射时段p_e期间被截止。另外,可以减小第四晶体管t4中的泄漏电流,并且可以改善低频驱动特性。
[0175]
图7a是用于说明图6的像素的操作的示例的时序图。
[0176]
由于除了供给到第四晶体管t4的先前控制信号cp-q之外,图7a中所示的像素的操作与图3a中所示的像素的操作相同,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0177]
参考图6和图7a,一个帧时段可以包括第一初始化时段p_i1、第二初始化时段p_i2、补偿时段p_c、数据写入时段p_w和发射时段p_e。
[0178]
先前控制信号cp-q(例如,第二控制信号)可以是从控制信号cp(例如,第一控制信号)移位k个水平时段的信号。
[0179]
先前控制信号cp-q具有栅导通电平的时段可以是第一初始化时段p_i1。换句话说,在第一初始化时段p_i1中,第四晶体管t4被导通。因此,第一电源vdd(或参考电源vref)的电压可以被供给到第三节点n3。
[0180]
在第二初始化时段p_i2期间,先前发射控制信号ep-q、先前控制信号cp-q和控制信号cp可以具有栅导通电平。第二初始化时段p_i2可以与第一初始化时段p_i1重叠。在第二初始化时段p_i2期间,发射控制信号ep和扫描信号sn可以具有栅截止电平。因此,在第二初始化时段p_i2期间,第三晶体管t3、第六晶体管t6和第七晶体管t7被导通。因此,可以通过初始化电源vint的电压来初始化发光元件ld的阳极电压和第一晶体管t1的栅电压。在第二初始化时段p_i2中,发光元件ld的阳极电压和第一晶体管t1的栅电压两者都可以被初始化。
[0181]
在也与第一初始化时段p_i1重叠的补偿时段p_c期间,发射控制信号ep、先前控制信号cp-q和控制信号cp可以具有栅导通电平。在补偿时段p_c期间,先前发射控制信号ep-q和扫描信号sn可以具有栅截止电平。因此,在补偿时段p_c期间,第三晶体管t3、第四晶体管t4和第五晶体管t5被导通,并且第六晶体管t6被截止。在此情况下,第一晶体管t1的阈值电压可以被补偿。可以根据发射控制信号ep的栅导通时段的持续时间来调整补偿时段p_c。
[0182]
在数据写入时段p_w期间,扫描信号sn和控制信号cp可以具有栅导通电平。在数据
写入时段p_w期间,先前发射控制信号ep-q、发射控制信号ep和先前控制信号cp-q可以具有栅截止电平。因此,第二晶体管t2和第三晶体管t3可以被导通,并且第四晶体管t4、第五晶体管t5和第六晶体管t6可以被截止。在数据写入时段p_w期间,数据信号data的电压可以被存储在像素11中。例如,数据信号data的电压可以以dn-1、dn和dn+1的顺序被存储。
[0183]
在发射时段p_e期间,先前发射控制信号ep-q和发射控制信号ep可以具有栅导通电平。在发射时段p_e期间,扫描信号sn、先前控制信号cp-q和控制信号cp可以具有栅截止电平。在发射时段p_e期间,第五晶体管t5和第六晶体管t6可以被导通,并且第二晶体管t2、第三晶体管t3、第四晶体管t4和第七晶体管t7可以被截止。因此,发光元件ld可以响应于当前数据信号dn而发射光。
[0184]
图7b是用于说明图6中所示的像素的操作的示例的时序图。
[0185]
由于除了第三初始化时段p_i3中的操作之外,图7b中所示的像素的操作与图7a中所示的像素的操作相同,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0186]
参考图6至图7b,一个帧时段可以包括第一初始化时段p_i1、第二初始化时段p_i2、第三初始化时段p_i3、补偿时段p_c、数据写入时段p_w和发射时段p_e。
[0187]
在本发明的示例性实施例中,在第二初始化时段p_i2之前,可以进一步包括先前发射控制信号ep-q的栅截止时段与发射控制信号ep的栅截止时段重叠的第三初始化时段p_i3。因此,在第三初始化时段p_i3中,第五晶体管t5和第六晶体管t6被截止,并且初始化电源vint的电压可以仅被供给到第四节点n4。
[0188]
换句话说,在第三初始化时段p_i3中,仅发光元件ld的阳极电压可以被初始化。
[0189]
图8是示出根据本发明的示例性实施例的像素的电路图。
[0190]
由于除了第七晶体管t7和第四晶体管t4的配置之外,图8中所示的像素具有与图2a中所示的像素相同的配置和操作,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0191]
参考图8,像素12可以包括发光元件ld、第一晶体管t1至第七晶体管t7、第一电容器c1和第二电容器c2。
[0192]
在本发明的示例性实施例中,第一晶体管t1、第二晶体管t2、第四晶体管t4、第五晶体管t5、第六晶体管t6和第七晶体管t7可以是pmos晶体管,并且第三晶体管t3可以是nmos晶体管。
[0193]
第三晶体管t3的栅电极可以耦接到第一控制线cl1n。第三晶体管t3可以响应于供给到第一控制线cl1n的第一控制信号而被导通。
[0194]
第四晶体管t4的栅电极和第七晶体管t7的栅电极可以耦接到用于供给同一第二控制信号的第二控制线cl2n。
[0195]
当仅第三晶体管t3是nmos晶体管时,形成除了第三晶体管t3之外的其他晶体管的相应有源图案的半导体层可以形成一体。因此,可以通过比用于制造图2a或图6中所示的像素10或11的工艺简单的工艺来制造图8中所示的像素12。
[0196]
图9是用于说明图8中所示的像素的操作的示例的时序图。
[0197]
由于除了供给到第四晶体管t4和第七晶体管t7的第二控制信号c2p之外,图9中所示的像素的操作与图3c中所示的像素的操作相同,因此相同的附图标记用于相同或相似的
元件,并且因此,重复的描述可以被省略。
[0198]
参考图8和图9,一个帧时段可以包括第一初始化时段p_i1、第二初始化时段p_i2、补偿时段p_c、数据写入时段p_w和发射时段p_e。
[0199]
在本发明的示例性实施例中,供给到第二控制线cl2n的第二控制信号c2p的栅导通电平可以是低电压,并且供给到第一控制线cl1n的第一控制信号c1p的栅导通电平可以是高电压。
[0200]
第二控制信号c2p具有栅导通电平的时段可以是第一初始化时段p_i1。换句话说,在第一初始化时段p_i1中,第四晶体管t4被导通。在此情况下,第一电源vdd或参考电源vref的电压可以被供给到第三节点n3。
[0201]
在第二初始化时段p_i2期间,发光元件ld的阳极电压和第一晶体管t1的栅电压可以被初始化。
[0202]
在补偿时段p_c期间,第一晶体管t1的阈值电压可以被补偿。随后,在数据写入时段p_w期间,当前数据信号dn的电压可以被存储在第n像素中,并且下一数据信号dn+1的电压可以被存储在第n+1像素中。在发射时段p_e期间,第五晶体管t5和第六晶体管t6被导通使得发光元件ld可以发射光。
[0203]
如上所述,阈值电压被补偿的补偿时段p_c可以与数据信号data被写入的数据写入时段p_w分开。因此,可以确保足够的补偿时段p_c,并且可以省略用于高速驱动的、用于供给数据信号的解复用器。
[0204]
图10是示出图2a的像素的示例的电路图。
[0205]
由于除了第八晶体管t8的配置之外,图10中所示的像素具有与图2a至图3c中所示的像素相同的配置和操作,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0206]
参考图10,像素13可以包括发光元件ld、第一晶体管t1至第八晶体管t8、第一电容器c1和第二电容器c2。
[0207]
第八晶体管t8可以耦接在第二节点n2与第一电容器c1之间。第八晶体管t8的栅电极可以耦接到控制线cln。换句话说,第八晶体管t8的栅电极和第三晶体管t3的栅电极可以耦接到控制线cln。
[0208]
在本发明的示例性实施例中,第八晶体管t8可以是与第三晶体管t3相同的类型。例如,第三晶体管t3和第八晶体管t8两者都可以是nmos晶体管。
[0209]
如图3a中所示,供给到控制线cln的控制信号cp可以在第一时段p1至第四时段p4期间具有栅导通电平。
[0210]
第八晶体管t8可以在第四时段p4与第五时段p5之间的时段中被截止,并且可以在作为发射时段的第五时段p5期间保持截止状态。换句话说,第八晶体管t8可以防止第二节点n2在数据信号data被写入之后、发射之前电耦接到第一电容器c1。
[0211]
然而,这仅仅是示例,并且第八晶体管t8只要在第四时段p4(换句话说,数据写入时段)之后被截止即可。因此,供给到第八晶体管t8的栅电极的控制信号不限于控制信号cp。
[0212]
在第五时段p5期间,可以阻止第一晶体管t1的漏电极与第一电容器c1之间的电耦接。因此,可以防止在发射时段期间由第一电容器c1引起的第二节点n2的电压的意外变化,
并且发光元件ld可以更稳定地发射光。
[0213]
图11是示出图2a的像素的示例的电路图。
[0214]
由于除了第八晶体管t8的栅电极的配置之外,图11中所示的像素具有与图10中所示的像素相同的配置和操作,因此相同的附图标记用于相同或相似的元件,并且因此,重复的描述可以被省略。
[0215]
参考图11,像素14可以包括发光元件ld、第一晶体管t1至第八晶体管t8、第一电容器c1和第二电容器c2。
[0216]
第八晶体管t8可以耦接在第二节点n2与第一电容器c1之间。第八晶体管t8的栅电极可以耦接到扫描线sln。换句话说,第八晶体管t8的栅电极可以耦接到还耦接到第二晶体管t2的栅电极的扫描线sln。
[0217]
在本发明的示例性实施例中,第八晶体管t8可以是与第三晶体管t3不同的类型。例如,第八晶体管t8可以是与第二晶体管t2相同类型的pmos晶体管。
[0218]
第八晶体管t8在作为数据写入时段的第四时段p4中被导通,从而将数据信号data传输到第二节点n2。第八晶体管t8可以防止第二节点n2在数据信号data被写入之后、发射之前电耦接到第一电容器c1。因此,可以防止在发射时段期间由第一电容器c1引起的第二节点n2的电压的意外变化,并且发光元件ld可以更稳定地发射光。
[0219]
根据本发明的示例性实施例的像素和包括像素的显示设备可以使用作为恒压源的第一电源的电压来补偿阈值电压。因此,能够改善和消除显示缺陷,例如由使用数据信号的现有阈值电压补偿操作导致的导通偏置变化引起的运动模糊(以及引起阈值电压漂移的迟滞特性)。
[0220]
另外,用于补偿第一晶体管(换句话说,驱动晶体管)的阈值电压的操作可以与数据写入操作分开,并且可以通过调整发射控制信号的波形自由地调整阈值电压补偿时段。因此,能够确保足够的时间来补偿应用高速驱动的显示设备中的阈值电压。另外,高速驱动所需的用于供给数据信号的解复用器被省略。因此,可以最小化死区(例如,边框),并且可以降低显示设备的制造成本。
[0221]
此外,由于一些晶体管被实现为对电流泄漏鲁棒的nmos晶体管,因此即使当显示设备以低频被驱动时,也可以轻易地应用所述像素和包括像素的显示设备。
[0222]
尽管已参考本发明的示例性实施例描述了本发明,但本领域技术人员将理解,在不背离由所附权利要求阐述的本发明的精神和范围的情况下,可以对本发明进行形式和细节上的各种改变。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1