显示面板与半导体显示装置的制作方法

文档序号:29453737发布日期:2022-03-30 12:21阅读:290来源:国知局
显示面板与半导体显示装置的制作方法

1.本技术涉及显示技术领域,尤其涉及一种以微型发光二极管作为发光元件的显示面板与半导体显示装置。


背景技术:

2.micro led(micro-size light emitting diode,micro led或者μ-led)称为微型发光二极管,为将传统led阵列化、微缩化后定址巨量转移到电路基板上,形成超小间距led,将毫米级别的led长度进一步微缩到微米级,以达到超高像素、超高解析率。micro led具备无需背光源、能够自发光的特性,micro led色彩较容易准确的调试,且具有较长的发光寿命和更高的亮度,且封装要求低,更容易实现柔性及无缝拼接显示,是未来极具发展前景的显示器类型之一。
3.显示面板在显示区域内设置矩阵式连接的像素单元,每个像素单元包含有多个μ-led以及至少一个集成的像素驱动电路,像素驱动电路用于接收图像数据并且依据图像数据控制多个μ-led的发光亮度。其中,每个像素驱动电路均需要直接连接至显示驱动电路中以接收图像数据与时钟信号,显然需要提供为显示驱动电路提供较多的输入/输出接口(input/output port,i/o),这就像素驱动电路与显示驱动电路之间的连接走线较多,导致显示面板的布线空间较为拥挤,并且像素驱动电路与显示驱动电路之间的走线路径较长,导致图像数据与时钟信号的功耗较大。


技术实现要素:

4.为解决前述技术问题,本技术实施例提供一种信号传输功率较小、布线空间较大的显示面板以及包含前述显示面板的半导体显示装置。
5.第一方面,在本技术的一种实现方式中,提供一种显示面板,包括n行*m列呈矩阵式连接的像素区域,每个像素区域包括q行*p列呈矩阵式连接的像素驱动模组,每个像素驱动电路连接至少一个像素单元,且所述像素驱动电路依据待显示的图像数据驱动所述像素单元发光以显示图,所述n、m、q、p为大于1的自然数。其中,任意一列像素区域中的全部像素区域均连接于同一组数据接口,不同列的像素区域连接不同组的数据接口。任意一个所述像素区域内,任意一列像素驱动电路中的多个像素驱动电路依次级联形成q级级联的像素驱动电路,处于第一级的像素驱动电路连接一个数据接口以接收所述图像数据,所述图像数据按照级联顺序传输至第q级像素驱动电路。
6.将显示区域中的像素驱动电路分为多个像素区域,然后每个像素区域内的像素驱动电路通过级联的方式连接并进行图像数据的传输,每个像素区域均单独接收图像数据,从而有效降低了图像数据在传输过程中的传输功耗,同时,每个像素区域中的像素驱动电路依次级联,有效降低了图像数据传输用的走线以及接口数量以及图像数据的传输功耗,保证图像数据传输的准确性。
7.进一步,当显示区域仅需要针在部分区域进行图像显示时,仅需要在进行图像显
示的部分像素区域加载图像数据,而无需执行图像显示的区域则可以无需加载数据而处于黑屏状态,即在显示区域的局部区域进行图像显示,从而可进一步的降低数据传输功耗。
8.在一实施例中,至少两个不同的所述像素区域的显示驱动模组连接不同的时钟接口,所述时钟接口包括提供数据时钟信号的数据时钟接口,所述数据时钟信号用于控制任意一列像素驱动电路中的多个像素驱动电路加载所述图像数据的时序。处于第一级的像素驱动电路连接一个数据时钟接口以接收所述数据时钟信号,所述数据时钟信号按照级联顺序传输至第q级像素驱动电路。
9.将显示区域中的像素驱动电路分为多个像素区域,然后每个像素区域内的像素驱动电路通过级联的方式连接并进行图像数据的传输,每个像素区域均单独接收时钟信号,从而有效降低了时钟信号在传输过程中的传输功耗。
10.在一实施例中,所述数据时钟信号包括q个连续的脉冲信号,其中,对应每一个脉冲信号加载一个比特字节的图像数据至一级像素驱动电路,依据所述q个连续的脉冲信号将图像数据分别加载至所述q级像素驱动电路。数据时钟中的每个脉冲信号对应一级像素驱动电路,从而依据数据时钟准确将图像数据加载至对应的像素驱动电路以及像素单元中。
11.在一实施例中,所述时钟接口还包括全局数据时钟接口,所述全局数据时钟信号用于控制每个像素单元在一帧图像时间长度中的发光的时长,处于第一级的像素驱动电路连接一个全局时钟接口以接收全局时钟信号,所述全局时钟信号按照级联顺序传输至第q级像素驱动电路。全局时钟信号与数据时钟信号配合准确控制像素驱动电路驱动像素单元发光时长,使得像素单元依据图像数据准确出射光线显示图像。
12.在一实施例中,每个像素单元包括三个发光元件,每个发光元件出射不同颜色的光线,所述发光元件为微型发光二极管,所述微型发光二极管的阳极连接驱动电源,所述微型发光二极管的阴极连接所述像素驱动电路,所述驱动电源用于驱动为所述发光元件提供驱动电流;
13.所述像素驱动电路依据所述图像数据控制所述驱动电流提供至每个所述发光元件的时间长度,其中,每个所述发光元件的发光亮度与所述时间长度呈正相关。
14.在一实施例中,每个像素驱动电路连接四个所述像素单元,所述像素驱动电路包括一个输入接口与四组输出接口,所述输入接口连接一个所述数据接口,一组所述输出接口连接一个像素中的所述三个发光元件的阴极。像素驱动电路通过驱动四个像素单元,使得像素驱动电路的驱动能力与作为负载的像素单元较为匹配,从而保证图像数据的准确显示。
15.在一实施例中,所述像素驱动电路为微型集成电路。
16.在一实施例中,所述显示面板包括显示区域与非显示区域,所述n行*m列呈矩阵式连接的像素区域设置于所述显示区域内。所述显示面板还包括设置于非显示区域的显示驱动电路,所述显示驱动电路连接所述多个像素区域内的像素驱动电路,用于输出所述图像数据、数据时钟信号以及全局时钟信号至所述像素驱动电路。显示驱动电路输出的图像数据与时钟信号相互配合通过像素驱动电路准确记载至像素中进行图像显示,由于显示驱动电路与分区的像素驱动电路进行连接,有效减少了信号输入/输出接口以及走线数量,从而简化了显示驱动电路的设计以及布线空间,同时也降低了传输图像数据与时钟信号的功
耗。
17.在一实施例中,若不同的每个所述像素区域的显示驱动模组连接不同的时钟接口时,所述显示驱动电路包括p*m个数据接口、m*n个数据时钟接口以及m*n个全局时钟接口。
18.在第二方面,在本技术一种实施例中,提供一种半导体显示装置,所述半导体显示装置包括前述的显示面板。
附图说明
19.图1为为本技术一种显示终端的侧面结构示意图;
20.图2为图1所示承载面板的平面结构示意图;
21.图3为图2所示显示面板的中像素单元的立体结构示意图;
22.图4为图3所示显示面板中像素单元的驱动电路结构示意图;
23.图5为图4所示像素驱动电路与像素单元的具体连接结构示意图;
24.图6为图4所示像素驱动电路分区示意图;
25.图7为图6所示多个显示区域中像素驱动电路的电路结构示意图;
26.图8为图7所示每一个显示区域中像素驱动电路的电路结构示意图;
27.图9为图8所示显示区域内像素驱动电路接收图像数据的时序图;
28.图10为图7所示一个像素区域内像素驱动电路图像数据传输的等效电路图;
29.图11为图7所示一个像素区域内像素驱动电路时钟信号与图像数据的传输速率曲线图。
具体实施方式
30.下面以具体的实施例对本技术进行说明。
31.请参阅图1,其为本技术一种显示终端的侧面结构示意图。如图1所示,电子终端10包括层叠设置的保护层13与承载面板11。其中,承载面板11包括阵列基板111以及多个呈矩阵式连接并设置于阵列基板111表面、用于出射光线以显示图像的发光元件11a,发光元件11a夹设于保护层13与阵列基板111之间,保护层13用于保护发光元件11a,防止发光元件11a损坏。
32.本实施例中,发光元件11a为微型发光二极管(micro-size light emitting diode,micro led或者μ-led),其中,发光元件11a的尺寸范围为1~100μm。由于微型发光二极管为半导体材质的发光元件,此时包含微型发光二极管的电子终端10也可称为半导体显示装置。
33.本实施例中,电子终端10为显示终端时,承载面板11即为显示面板,阵列基板111上设置的发光元件11a即作为图像显示的像素元件,用于执行图像显示。在本技术其他实施例中,电子终端10还可以为光源,阵列基板111则可以为电路板等支撑结构。
34.本实施例中,电子终端10可以为可穿戴设备的手表、手机或者显示器等终端设备。
35.本实施例中,以承载面板11为显示面板为例具体说明其面板层结构以及具体的制程。
36.请参阅图2与图3,图2为图1所示承载面板11的平面结构示意图。如图2所述,在显示面板11的显示区域aa(active area)内包括多个呈阵列且均匀排布的像素单元p,每一个
像素单元p包括多个间隔预设距离设置的发光元件11a其中,像素单元p中包括有多个出射不同颜色光线的发光元件11a。在显示面板的非显示区域na(not active area)(请参阅图4)设置有驱动像素单元执行图像显示的其他功能模组。其中,本实施例中,非显示区域na并不执行图像显示,驱动像素单元执行图像显示的其他功能模组可以为显示驱动电路、电源电路等功能电路。
37.请参阅图3,其为图2所示显示面板11的中像素单元的立体结构示意图。如图3所示,像素单元p包括出射红色光线的发光元件11a-r、绿色光线的发光元件11a-g,蓝色光线的发光元件11a-b,通过控制发光元件11a出射的不同颜色光线的灰阶亮度,即可使得像素单元p出射不同颜色彩色光线,进而使得显示面板11能够执行彩色图像的显示。本实施例中,红色定义为第一颜色,绿色定义为第二颜色,蓝色定义为第三颜色。
38.在本技术其他实施例中,像素单元p还可以包括出射红色光线、绿色光线、蓝色光线、白色光线四种颜色发光元件。此时,第一颜色则可为红色、绿色、蓝色与白色四种颜色中的一种颜色,第二颜色则可为红色、绿色、蓝色与白色四种颜色中的一种颜色,第三颜色则可为红色、绿色、蓝色与白色四种颜色中的一种颜色。其中,在同一个像素单元p中,第一颜色、第二颜色与第三颜色互不相同即可。举例而言,第一颜色为绿色,第二颜色为蓝色、第三颜色为红色;或者,第一颜色为蓝色,第二颜色为红色、第三颜色为绿色;或者,第一颜色为白色,第二颜色为蓝色、第三颜色为红色;或者,第一颜色为绿色,第二颜色为白色、第三颜色为红色;或者,第一颜色为绿色,第二颜色为蓝色、第三颜色为白色。
39.请参阅图4,其为图3所示显示面板中像素单元的驱动电路结构示意图。
40.如图4所示,在显示区域aa中,包括多个呈阵列方式排布的像素单元p与多个呈阵列方式排布的像素驱动电路pd。其中,一个像素驱动电路pd连接于至少一个像素单元p,即是一个像素驱动电路pd连接k个像素单元,k为大于或者等于1的自然数。本实施例中,显示区域aa包括n*m呈矩阵排布的像素驱动电路pd,其中,n、m为大于1的自然数。
41.本实施例中,在显示区域aa排列的多个像素驱动电路pd可以如图4所示:第一行的像素驱动电路pd:pd11、pd12、
……
pd1m;第二行的像素驱动电路pd:pd21、pd22、
……
pd2m;第n行的像素驱动电路pd:pdn1、pdn2、
……
pdnm。
42.像素驱动电路pd还连接显示驱动电路dd。其中显示驱动电路dd用于自时序控制电路接收待显示的图像数据data以及时钟信号ck。本实施例中,显示驱动电路dd接收的图像数据为数字形式的信号。时钟信号ck预设脉宽(占空比)的脉冲信号。本实施例中,时钟信号ck包括数据时钟信号clk与全局时钟时钟信号gclk(gk),其中,时钟信号包括数据时钟信号sclk(sk)用于控制数据加载是像素驱动电路pd的时序。
43.全局时钟时钟信号gclk用于控制像素驱动电路pd将图像数据加载至像素单元的时间长度,即用于控制每个像素单元在一帧图像显示周期内发光显示图像数据的时间长度。本实施例中,全局时钟信号gclk为发光元件的发光的时间控制时钟,其时钟频率与像素单元的比特字节(bit)数和帧率相关,当像素单元的灰阶采用12个二进制表示时,那么全局时钟信号gclk可以表示为:2
12
*60hz。
44.像素驱动电路pd依据时钟信号接收图像数据,并且当图像数据为数字形式的信号时,将图像数据转换为模拟信号的驱动数据电流然后再传输加载至像素单元p中的各个发光元件中,从而控制发光元件依据图像数据出射相应亮度的光线并执行相应的图像显示。
具体地,像素驱动电路pd依据图像数据控制驱动电流提供至每个所述发光元件的时间长度,其中,每个所述发光元件的发光亮度与所述时间长度呈正相关,即图像数据采用二进制表示的灰阶亮度,当灰阶亮度越大,像素驱动电路pd控制驱动电流提供至每个所述发光元件的时间长度越长,对应使得像素单元的亮度就越大;当灰阶亮度越小,像素驱动电路pd控制驱动电流提供至每个所述发光元件的时间长度越小,对应使得像素单元的亮度就越小。
45.本实施例中,像素驱动电路pd采用脉宽调制方式(pulse width modulation,pwm)控制驱动电流提供至每个所述发光元件的时间长度,即当灰阶亮度越大,像素驱动电路pd输出的pwm信号的占空比(duty)越大,对应控制驱动电流提供至每个所述发光元件的时间长度越长,当灰阶亮度越小,像素驱动电路pd输出的pwm信号的占空比越小,对应控制驱动电流提供至每个所述发光元件的时间长度越小。
46.本实施例中,显示驱动电路dd可以为集成电路形式的显示驱动集成电路(display driver integrated circuit,ddic),即显示驱动电路dd能够同时输出图像数据、数据时钟信号、全局时钟信号、帧同步信号、行同步信号等。
47.更为具体地,请参阅图5,其为图4所示像素驱动电路pd与像素单元p的具体连接结构示意图。
48.本实施例中,一个像素驱动电路pd连接4个像素单元,即是k为4。其中,4个像素单元分别表征为p1~p4
49.每一个像素单元p包括三个发光元件,三个发光元件分别为出射红色光线的发光元件11a-r(r)、绿色光线的发光元件11a-g(g),蓝色光线的发光元件11a-b(b)。三个发光元件11a-r、11a-g、11a-b均为微型发光二极管μ-led,其中,作为微型发光二极管μ-led的每一个发光元件的阳极连接驱动电源vd,阴极连接于像素驱动电路pd。本实施例例中,发光元件11a-r的阳极连接驱动电源vd-r,发光元件11a-g的阳极连接驱动电源vd-g,发光元件11a-b的阳极连接驱动电源vd-b。
50.本实施例中,像素驱动电路pd包括一组输入接口i1以及对应4个像素单元的4组输出接口o,本实施例中,4组输出接口o如图5所示分别标记为o1~o4。其中,输入接口i1连接于显示驱动电路dd,用于自显示驱动电路dd接收待显示的图像数据以及时钟信号,每一组输出接口o1连接一个像素单元p,其中,每一组输出接口o1包括多个接口端,每个接口端连接于一个发光元件。如图5所示,输出接口o1连接像素单元p1,输出接口o2连接像素单元p2,输出接口o3连接像素单元p3,输出接口o4连接像素单元p4。
51.其中,每一组输出接口o1中接口端的数量与像素单元p中发光元件的数量相同。本实施例中,每一组输出接口o1包括三个接口端,且每一个接口端相应连接于发光元件的阴极。
52.像素驱动电路pd依据时钟信号接收图像数据,并且当图像数据为数字形式的信号时,将图像数据转换为模拟信号的驱动数据电流然后再传输加载至像素单元p中的各个发光元件中,从而控制发光元件依据图像数据出射相应亮度的光线并执行相应的图像显示。
53.请参阅图6,其为图4所示像素驱动电路分区示意图。
54.如图6所示,在显示区域aa中,包括n行*m列呈矩阵式连接的像素区域db(display pixel block),其中,m、n均为大于1的自然数。其中,每个像素区域db中包括多个像素驱动电路pd。任意一列显示区域中的像素区域db均连接于显示驱动电路dd中同一组数据接口,
同时,不同列的像素区域db连接不同组数据接口。同时,每个像素区域db分别接收不同的时钟信号。
55.具体地,显示驱动电路dd包括m组数据接口di(data interface),同一列的像素区域db中的像素驱动电路pd通过一组数据线dl(data line)连接于一组数据接口di。本实施例中,m组数据接口di分别标示为di1~dim,m组数据线dl分别标示dl1~dlm。
56.其中,第一行的m列的显示区域:像素区域db11、像素区域db12、
……
,像素区域db1m;
57.第二行的m列的显示区域:像素区域db21、像素区域db22、像素区域db2m;
58.……

59.第n行的m列的显示区域:像素区域dbn1、像素区域dbn2、像素区域dbnm。
60.位于第一列的显示区域像素区域db11、像素区域db21、
……
,像素区域dbn1通过第一组数据线dl1连接于第一组数据接口di1;
61.位于第二列的显示区域像素区域db12、像素区域db22、
……
,像素区域dbn2通过第二组数据线dl2连接于第二组数据接口di1;
62.……

63.位于第m列的显示区域像素区域db1m、像素区域db2m、
……
,像素区域dbnm通过第m组数据线dlm连接于第m组数据接口di1。
64.本实施例中,同一行的像素区域db中的像素驱动电路pd同时接收并加载到图像数据,不同行的像素区域db在不同时间段接收到图像数据。同一行的像素区域db中的像素驱动电路pd在接收到图像数据后,依据图像数据驱动相应的发光元件进行图像显示。同时,本实施例中,每一个像素区域db单独接收一组时钟信号,也即是不同的像素单元db分别接收不同的一组时钟信号ck,其中,时钟信号包括数据时钟信号sclk(图7)与全局时钟信号glck(图7)。
65.本实施例中,显示驱动电路dd通过n*m组时钟接口ci分别输出n*m组时钟信号ck,该n*m组时钟接口ci分别标示为ci11、ci12、
……
,ci1m;ci21、ci22、
……
ci2m;
……
,cin1、cin2、
……
cinm,该n*m组时钟信号ck分别标示为ck11、ck12、
……
,ck1m;ck21、ck22、
……
ck2m;
……
,ckn1、ckn2、
……
cknm。n*m组时钟信号ck分别依次通过时钟接口ci11、ci12、
……
,ci1m;ci21、ci22、
……
ci2m;
……
,cin1、cin2、
……
cinm,对应提供至像素区域db11、db12、
……
,db1m;db21、db22、
……
db2m;
……
,dbn1、dbn2、
……
dbnm。
66.请一并参阅图7与图8,图7为如图6所示多个显示区域中像素驱动电路的电路结构示意图,图8为图7所示每一个显示区域中像素驱动电路的电路结构示意图。
67.如图7所示,n行*m列呈矩阵式连接的像素区域db中的每一个显示区域,每个像素区域db中包括q行*p列呈矩阵式连接的像素驱动电路pd,其中,q、p分别为大于1的自然数。
68.具体地,如图8所示,第一行的p列的像素驱动电路:像素驱动电路pd11、像素驱动电路pd12、
……
,像素驱动电路pd1p;
69.第二行的p列的像素驱动电路:像素驱动电路pd21、像素驱动电路pd22、像素驱动电路pd2p;
70.……

71.第q行的p列的像素驱动电路:像素驱动电路pdn1、像素驱动电路pdn2、像素驱动电
路pdqp。
72.本实施例中,同一列的像素驱动电路pd依次级联,从而构成第一级像素驱动电路~第q级像素驱动电路,其中,第一级像素驱动电路pd的输入接口i1连接显示驱动电路dd的一组数据接口以及时钟接口,用于接收待显示图像数据与时钟信号;第二级像素驱动电路pd的输入接口i1连接第一级像素驱动电路pd的输出接口o1;第三级像素驱动电路pd的输入接口i1连接第二级像素驱动电路pd的输出接口o1;以此类推,第q级像素驱动电路pd的输入接口i1连接第q-1级像素驱动电路pd的输出接口o1。
73.举例而言,如图8所示,以对于第i行、第j列的像素区域dbij为例,在该像素区域dbij中,对于第1列像素驱动电路pd来说,像素驱动电路pd11~像素驱动电路pdq1依次级联从而构成q级级联的像素驱动电路。
74.如图8所示,像素驱动电路pd11作为第一级像素驱动电路,像素驱动电路pd21作为第二级像素驱动电路,像素驱动电路pd31作为第三级像素驱动电路,像素驱动电路pdq1作为第q级像素驱动电路。
75.作为第一级像素驱动电路的像素驱动电路pd11的输入接口i1连接显示驱动电路dd的一组数据接口dii1以及时钟接口cii1,用于接收待显示图像数据da1与时钟信号sk/ck1;
76.作为第二级像素驱动电路的像素驱动电路pd21的输入接口i1连接像素驱动电路pd11的输出接口o1,并从像素驱动电路pd11接收图像数据da21与时钟信号sk/ck21;
77.作为第三级像素驱动电路的像素驱动电路pd31(图未示)的输入接口i1连接像素驱动电路pd21的输出接口o1,并从像素驱动电路pd21接收图像数据(图未示)与时钟信(图未示);
78.以此类推,作为第q级像素驱动电路的的像素驱动电路pdq1的输入接口i1连接像素驱动电路pdq-11的输出接口o1,并从像素驱动电路pdq-11接收图像数据da q1与时钟信号sk/ckq1。
79.当然,对于第2-p列的像素驱动电路pd来说,其级联方式与接收的图像数据、时钟信号的与第1列的像素驱动电路pd相同,本实施例不再赘述。
80.其中需要说明的是,对于任一个像素区域db中的像素驱动电路而言,不同列的像素驱动电路pd同时开始接收图像数据以及时钟信号,同一列的像素驱动电路pd依据级联的顺序依次接收图像数据以及时钟信号。
81.本实施例中,对于显示区域aa中的多个矩阵式连接的像素驱动电路pd以及显示驱动电路dd来说以及对于图像数据而言,每一列像素驱动电路需要一个数据接口1,由于每一个像素区域db包括p列像素驱动电路pd,那么对于m列显示区域而言,显示驱动电路dd至少包括p*m个数据接口。其中,p*m也即是像素驱动电路pd的列数m,即p*m=m。
82.对于时钟信号而言,每一个像素区域db包括1个独立的数据时钟信号sclk与1个独立的全局时钟信号gclk,那么对于n*m的显示区域而言,显示驱动电路dd包括2*n*m个时钟接口。
83.由此,本实施例中,显示驱动电路dd包括p*m+2*n*m个数据接口和时钟接口,若将数据接口与时钟接口均定义为输入/输出接口i/o,那么显示驱动电路dd需要p*m+2*n*m个输入/输出接口i/o。
84.然而,传统的技术方案中,显示驱动电路dd需要3m个数据接口以及时钟接口,而本案技术方案中,显示驱动电路dd包括m+2*n*m个数据接口和时钟接口,而m、n均为小于m的数据,由此,显示驱动电路dd需要的输入/输出接口i/o有效减少,那么即可有效降低显示区域aa中的多个矩阵式连接的像素驱动电路pd与显示驱动电路dd之间走线的复杂程度,提高了布线空间。
85.请参阅图9,图9为图8所示显示区域内像素驱动电路接收图像数据的时序图,现结合图8-图9,具体说明一个显示区域内像素驱动电路接收图像数据的过程。
86.图9中各个符号表示说明如下:data为一个显示区域内同一列像素驱动电路需要接收的图像数据;clk为控制一个显示区域内同一列像素驱动电路中,不同级的像素驱动电路分时接收图像数据数据的数据时钟信号。
87.data包含有q个比特字节(bit)的图像数据,一个比特字节(bit)的图像数据为对应加载至一个像素驱动电路的图像数据,对应地,clk包含有个q个周期的时钟脉冲,对应一个一个周期的时钟脉冲,加载一个比特字节(bit)的图像数据至对应的像素驱动电路pd中。
88.具体地,在数据时钟信号clk的第一个周期的时钟脉冲,图像数据data中第一个比特字节(bit)的图像数据加载至第一级的像素驱动电路pd1j中;
89.在数据时钟信号clk的第二个周期的时钟脉冲,图像数据data中第二个比特字节(bit)的图像数据加载至第二级的像素驱动电路pd2j中;
90.在数据时钟信号clk的第三个周期的时钟脉冲,图像数据data中第三个比特字节(bit)的图像数据加载至第三级的像素驱动电路pd3j中;
91.……
,以此类推,在数据时钟信号clk的第q个周期的时钟脉冲,图像数据data中第q个比特字节(bit)的图像数据加载至第q级的像素驱动电路pdqj中。
92.现结合图5-图9,具体说明在显示区域aa内各像素区域db中显示驱动电路的工作时序。
93.显示驱动电路dd依据时序同步系统vk1将图像数据加载至第n行的显示区域中,即是对于第n行的像素区域dbn1~像素区域dbnm同时接收到图像数据data,第n行的每个显示区域中依据数据时钟信号clk将图像数据自第一级的像素驱动电路pd1j依序加载至第q级的像素驱动电路pdqj中。
94.当第n行的像素区域dbn1~像素区域dbnm中各级像素驱动电路pd加载完成图像数据,进一步在全局时钟信号控制下依据图像数据控制发光元件发光以执行图像显示。
95.显示驱动电路dd进一步依据时序同步系统vk1将图像数据加载至第n-1行的显示区域中,即是对于第n-1行的像素区域db(n-1)1~像素区域db(n-1)m同时接收到图像数据data,第n行的每个显示区域中依据数据时钟信号clk将图像数据自第一级的像素驱动电路pd1j依序加载至第q级的像素驱动电路pdqj中。
96.当第n-1行的像素区域db(n-1)1~像素区域db(n-1)m中各级像素驱动电路pd加载完成图像数据,进一步在全局时钟信号控制下依据图像数据控制发光元件发光以执行图像显示。
97.以此类推,显示驱动电路dd最后依据时序同步系统vk1将图像数据加载至第一行的显示区域中,即是对于第一行的像素区域db11~像素区域db1m同时接收到图像数据data,第一行的每个显示区域中依据数据时钟信号clk将图像数据自第一级的像素驱动电
路pd1j依序加载至第q级的像素驱动电路pdqj中。
98.当第一行的像素区域db11~像素区域db1m中各级像素驱动电路pd加载完成图像数据,进一步在全局时钟信号控制下依据图像数据控制发光元件发光以执行图像显示。
99.本实施例中,将显示区域aa中的像素驱动电路pd分为多个像素区域db,然后每个像素区域db内的像素驱动电路pd通过级联的方式连接并进行图像数据的传输,每个像素区域db均单独接收时钟信号,从而有效降低了时钟信号在传输过程中的传输功耗。
100.另外,当显示区域aa仅需要针在部分区域进行图像显示时,仅需要在进行图像显示的部分像素区域db加载图像数据,而无需执行图像显示的区域则可以无需加载数据而处于黑屏状态,即在显示区域aa的局部区域进行图像显示,从而可进一步的降低数据传输功耗。
101.举例而言,当电子终端10处于待机状态或者低功耗状态,并不需要全屏显示图像,而仅需要在预设的局部显示区域aa进行图像显示,此时,仅需将图像数据加载至预设的局部显示区域aa中的像素区域db即可,而除了预设的局部显示区域aa之外的像素区域db则无需加载图像数据。可见,由于除了预设的局部显示区域aa之外的其他像素区域db则无需加载图像数据,就可以有效节省将图像数据传输至该部分区域的功耗。
102.请参阅图10-图11,图10为如图7所示一个像素区域内像素驱动电路图像数据传输的等效电路图,图10为如图7所示一个像素区域内像素驱动电路时钟信号与图像数据的传输速率曲线图。
103.如图10所示,图像数据data在任意一个像素区域内传输时,图像数据data经过显示基板(背板电路板)上的走线电阻r_m、走线电容cm以及接地电阻r-gnd-m后,再经过q个数据走线电阻r_sig以及q个输入/输出缓冲接口i/o buffer以及传递。其中,q个输入/输出缓冲接口i/o buffer则为q级级联的像素驱动电路pd的输入/输出接口。其中,每一级像素驱动电路pd的输入/输出缓冲接口i/o buffer还通过像素驱动电路pd的连接端电容cpad以及接地电阻r-gnd连接接地端。
104.进一步,请参阅表1,其为图7以及图10所示时钟信号与图像数据功耗列表。
105.[0106][0107]
表1图像数据与时钟信号的功耗计算方式
[0108]
如图11所示,图11中各个符号表示说明如下:v3_1表征如图7所示数据级联链路的波形;v1_3为表征如图7所示数据主链路的波形;v2_2为每个像素驱动电路直接连接显示驱动电路时数据传输的信号波形。如图11所示,本技术实施例中数据级联时数据传输速率以及时钟级联时时钟信号传输明显有了较大提高。
[0109]
更为具体地,当n*q为320,m*p为320时,即显示区域aa中包括320*320呈矩阵式连接的像素驱动电路pd时,依据前述技术方式确定如图7所示像素驱动电路中数据传输与时钟信号传输的功耗计算结果如表2-表3所示,其中表2为显示区域aa中包含的像素驱动电路的参数定义,表3为像素驱动电路中数据传输与时钟信号传输的功耗。
[0110]
[0111][0112]
表2像素驱动电路中数据传输与时钟信号传输的功耗
[0113][0114]
表3像素驱动电路中数据传输与时钟信号传输的功耗
[0115]
可见,本实施例中,对巨量的μ-led和像素驱动电路pd的信号传输中,采用像素与像素驱动电路分区和区块内级联,能够有效保证数据传输中数据线上的时钟和数据的信号完整性,同时可以大大降低数据传输功耗,继而降低显示面板、半导体显示装置的整体功耗。
[0116]
以上所述是本技术的优选实施例,应当指出,对于本技术领域的普通技术人员来说,在不脱离本技术原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本技术的保护范围。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1