一种显示面板及其驱动方法、显示装置与流程

文档序号:28267181发布日期:2021-12-31 18:49阅读:121来源:国知局
一种显示面板及其驱动方法、显示装置与流程

1.本技术一般涉及显示技术领域,具体涉及一种显示面板及其驱动方法、显示装置。


背景技术:

2.当前显示技术更新迭代,市场对高帧频的显示产品更为热衷。高帧频的产品意味着相比于低帧频产品,相同时间内显示的帧数更多,因此每帧的显示时间则变得更少。
3.在现有技术中,显示面板包括沿行方向延伸的多条栅线和沿列方向延伸的多条数据线,栅线和数据线交叉限定多个子像素。在驱动子像素发光时,扫描驱动电路按照一定的扫描频率顺次驱动第一条至最后一条栅线打开,从而顺次向第一行至最后一行子像素输出扫描信号。
4.这对于显示产品来说,最严重的挑战就是pixel充电时间的不足以及vcom耦合电压的恢复时间不足。这些影响因素会导致诸多不良,尤其是高帧频水平的串扰。


技术实现要素:

5.鉴于现有技术中的上述缺陷或不足,期望提供一种显示面板及其驱动方法、显示装置,可以有效解决高帧频水平的串扰。
6.第一方面,本技术提供了一种显示面板,包括:
7.多个呈阵列排布的像素单元,多个所述像素单元形成沿第一方向阵列的多个像素行和沿第二方向阵列的多个像素列,每个像素单元包括沿行方向上依次排列的第一子像素、第二子像素、第三子像素,还包括多个时序控制线和多个选通控制线;
8.多个扫描线,所述扫描线被配置为以两相邻像素行为一个扫描单元进行扫描,一个所述扫描单元包括奇数像素行和与所述奇数像素行相邻的下一偶数像素行;
9.多个数据线,所述数据线被配置为对所述像素列进行数据写入,同一所述像素列中对应同一子像素;
10.行时序控制电路,所述行时序控制电路被配置为依次开启所述扫描单元中所述扫描线与所述奇数像素行和所述偶数像素行的连接;
11.列时序控制电路,所述列时序控制电路被配置为所述扫描线对所述奇数像素行进行扫描时,控制所述数据线对子像素的数据写入的顺序为第一子像素、第二子像素、第三子像素;以及所述扫描线对所述偶数像素行进行扫描时,控制所述数据线对子像素的数据写入的顺序为第三子像素、第二子像素、第一子像素;其中,
12.所述子像素包括一红色子像素、一绿色子像素及一蓝色子像素,所述绿色子像素为可选的第一子像素或第三子像素。
13.进一步地,所述行时序控制电路包括控制所述扫描线对奇数像素行进行扫描的第一控制线和控制所述扫描线对偶数像素行扫描的第二控制线。
14.可选地,所述行时序控制电路包括与所述奇数像素行一一对应的第一晶体管和与所述偶数像素行一一对应的第二晶体管,其中,
15.所述第一晶体管的第一端与对应的奇数像素行连接,所述第一晶体管的第二端与所在像素行对应的扫描线连接,所述第一晶体管的控制端与所述第一控制线连接;
16.所述第二晶体管的第一端与对应的偶数像素行连接,所述第二晶体管的第二端与所在像素行对应的扫描线连接,所述第二晶体管的控制端与所述第二控制线连接。
17.可选地,所述列时序控制电路包括控制所述数据线对第一子像素所在的像素列进行数据写入的第一选通线、控制所述数据线对第二子像素所在的像素列进行数据写入的第二选通线和控制所述数据线对第三子像素所在的像素列进行数据写入的第三选通线。
18.可选地,所述列时序控制电路包括与所述第一子像素所在的像素列一一对应的第三晶体管、与所述第二子像素所在的像素列一一对应的第四晶体管、与所述第三子像素所在的像素列一一对应的第五晶体管,其中,
19.所述第三晶体管的第一端与对应的像素列连接,所述第三晶体管的第二段与所在像素列对应的数据线连接,所述第三晶体管的控制端与所述第一选通线连接;
20.所述第四晶体管的第一端与对应的像素列连接,所述第四晶体管的第二段与所在像素列对应的数据线连接,所述第四晶体管的控制端与所述第二选通线连接;
21.所述第五晶体管的第一端与对应的像素列连接,所述第五晶体管的第二段与所在像素列对应的数据线连接,所述第五晶体管的控制端与所述第三选通线连接。
22.可选地,在一个所述扫描单元中两像素行中所述子像素的开启顺序按以下顺序之一:
23.奇数像素行按红色\蓝色\绿色子像素依次打开,偶数像素行按绿色\蓝色\红色子像素依次打开;
24.奇数像素行按蓝色\红色\绿色子像素依次打开,偶数像素行按绿色\红色\蓝色子像素依次打开;
25.奇数像素行按绿色\红色\蓝色子像素依次打开,偶数像素行按蓝色\红色\绿色子像素依次打开;及
26.奇数像素行按绿色\蓝色\红色子像素依次打开,偶数像素行按红色\蓝色\绿色子像素依次打开。
27.可选地,在所述扫描线对一个所述扫描单元进行扫描的扫描周期内,所述行时序控制电路包括向所述第一控制线提供的第一控制信号和向所述第二控制线提供的第二控制信号,其中,所述第一控制信号包括控制所述第一晶体管导通的第一有效电平和控制所述第一晶体管断开的第一无效电平,所述第二控制信号包括控制所述第二晶体管导通的第二有效电平和控制所述第二晶体管断开的第二无效电平。
28.可选地,在所述扫描线对一个所述扫描单元进行扫描的扫描周期内,所述列时序控制电路向第三选通线提供的第三选通信号的有效电平连续。
29.可选地,所述第三选通信号的有效电平的时序与第一有效电平的时序部分重合,所述第三选通信号的有效电平的时序与第二有效电平的时序部分重合。
30.可选地,所述列时序控制电路向第一选通线提供第一选通信号,所述第一选通信号的有效电平的时序与所述第一无效电平的时序部分重合,所述第一选通信号的有效电平的时序与所述第一有效电平的时序部分重合。
31.可选地,同一所述扫描单元中的两相邻像素行通过同一扫描线连接。
32.第二方面,本技术提供了一种显示面板的驱动方法,应用于如以上任一所述的显示面板,所述方法包括:
33.通过扫描线以两相邻像素行为一个扫描单元进行扫描,其中,在对应一个扫描单元的扫描周期包括奇数行扫描阶段和偶数行扫描阶段,
34.在所述奇数行扫描阶段,通过行时序控制电路控制开启所述扫描线与所述奇数像素行的连接;通过列时序控制电路控制控制所述数据线对子像素的数据写入的顺序为第一子像素、第二子像素、第三子像素;
35.在所述偶数行扫描阶段,通过行时序控制电路控制开启所述扫描线与所述偶数像素行的连接;控制所述数据线对子像素的数据写入的顺序为第三子像素、第二子像素、第一子像素;其中,
36.所述子像素包括一红色子像素、一绿色子像素及一蓝色子像素,所述绿色子像素为可选的第一子像素或第三子像素。
37.第三方面,本技术提供了一种显示装置,包括如以上任一所述的显示面板。
38.本技术的实施例提供的技术方案可以包括以下有益效果:
39.本技术实施例提供的显示面板,通过以两个像素行为一个扫描单位,控制扫描单位中子像素的打开时间,解决高频串扰,可以降低模组功耗;可解决由绿色子像素充电时公共电极耦合电压引起的相关不良。
附图说明
40.通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本技术的其它特征、目的和优点将会变得更明显:
41.图1为本技术的实施例提供的一种显示面板的结构示意图;
42.图2为本技术的实施例提供的串扰与充电时间的关系示意图;
43.图3为本技术的实施例提供的高频与低频时的公共电极的电压的曲线示意图;
44.图4为本技术的实施例提供的一种白光中各颜色占比的曲线图;
45.图5为本技术的实施例提供的一种显示灰阶的示意图;
46.图6为本技术的实施例提供的第一种显示面板对应的驱动时序的示意图;
47.图7为本技术的实施例提供的第一种显示面板对应的驱动时序的示意图;
48.图8为本技术的实施例提供的第一种显示面板对应的驱动时序的示意图;
49.图9为本技术的实施例提供的第一种显示面板对应的驱动时序的示意图;
50.图10为本技术的实施例提供的一种显示面板的驱动方法的流程图。
具体实施方式
51.下面结合附图和实施例对本技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与发明相关的部分。
52.需要说明的是,在不冲突的情况下,本技术中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本技术。
53.请详见图1,第一方面,本技术提供了一种显示面板,包括:
54.多个呈阵列排布的像素单元,多个所述像素单元形成沿第一方向阵列的多个像素行和沿第二方向阵列的多个像素列,每个像素单元包括沿行方向上依次排列的第一子像素、第二子像素、第三子像素。
55.第一子像素、第二子像素、第三子像素为不同颜色的子像素,用于实现彩色显示。在本技术实施例中,定义第一方向和第二方向相互垂直,沿第一方向排列的子像素定义为像素行,沿第二方向排列的子像素定义为像素列,在一些实施例中,第一方向和第二方向可以互换,像素行和像素列也可以互换。
56.在本技术实施例中第一子像素为红色子像素r,第二子像素为绿色子像素g,第三子像素为蓝色子像素b为示例性说明。在本技术实施例中并不限制不同子像素颜色的排列顺序。
57.多个扫描线scan,所述扫描线scan被配置为以两相邻像素行为一个扫描单元进行扫描,一个所述扫描单元包括奇数像素行和与所述奇数像素行相邻的下一偶数像素行。
58.多个数据线data,所述数据线data被配置为对所述像素列进行数据写入,同一所述像素列中对应同一子像素。
59.需要说明的是,在本技术实施例中,通过栅极驱动电路向多个扫描线scan提供栅极信号,通过源极驱动器向多个数据线data提供数据信号。示例性地,栅极驱动电路位于显示面板非显示区域的左右侧,源极驱动器位于所述显示面板非显示区域的上下侧位置。在本技术实施例中,并不限制栅极驱动电路的个数。
60.行时序控制电路100,所述行时序控制电路100被配置为依次开启所述扫描单元中所述扫描线scan与所述奇数像素行和所述偶数像素行的连接。
61.列时序控制电路200,所述列时序控制电路200被配置为所述扫描线scan对所述奇数像素行进行扫描时,控制所述数据线data对子像素的数据写入的顺序为第一子像素、第二子像素、第三子像素;以及所述扫描线scan对所述偶数像素行进行扫描时,控制所述数据线data对子像素的数据写入的顺序为第三子像素、第二子像素、第一子像素;其中,
62.所述子像素包括一红色子像素、一绿色子像素及一蓝色子像素,所述绿色子像素为可选的第一子像素或第三子像素。
63.在现有技术中,在进行显示驱动时,由于同一像素列的像素单元电连接同一条数据线data,为了实现不同像素单元能够进行不同显示,需要对栅极线进行分时扫描,即逐一扫描所述栅极线,每次为一列像素单元中的一个像素单元充电。显示面板分辨率越高,显示面板越大,其栅极线越多。由于现有的显示面板在进行显示驱动时,只能逐一开启扫描栅极线,实现像素的逐行扫描。
64.在高帧频显示时,当产品的负载较大,串扰测试均会存在ng(不良),尤其是绿块时,串扰尤为严重。图2中示出了一种串扰与充电时间的关系,图中示出了刷新率为60hz和120hz的充电曲线,从图中可以看出,降低panel的充电时间,可明显加重串扰。
65.这是由于电容产生在相互绝缘导体之间,而tft内部的gate和source走线都是相互绝缘的,故耦合电容就由此产生,由于耦合电容在面板内是无法消除的,只能通过tft制造工艺的进行优化。另外耦合电容部分主要存在于数据线data与公共电压之间。
66.像素电极同数据线data电压间的电容耦合效应够大,在画素电压瞬间变化时,会影响到共电极电压使其偏离设定电位,且由于数据线data电压是不断跳变变化的,会持续
影响到公共电极电压,使公共电极电压vcom不稳定而导致水平串扰。
67.在低帧频显示时,source对vcom的耦合可以慢慢恢复,如图3中的(b)所示;而在高帧频时,由于1行gate的打开时间减少,因此其的vcom恢复会差于低帧频,如图3中的(a)所示。
68.目前包含mux设计的产品,会通过mux单元控制source信号的输出,在需要r像素输出时,muxr打开;在需要g像素输出时,muxg打开;在需要b像素输出时,muxb打开。对于逐行进行扫描显示,当r/g/b子像素充电时间一致时,vcom恢复时间一致,因此其无论显示红块、绿块、蓝块时,均会有vcom耦合引起的充电差异。但由于rgb三原色的波长不一。如图4所示,在白光的占比中,波长550nm附近绿色的总体占比在60%以上,而红色占比30%左右,蓝色占比10%左右。
69.当中间块为绿色时,muxg打开时的vcom耦合会影响到周边像素的绿色充电,由于此时muxr已经关闭,muxb还未打开,此时中间绿块对vcom的耦合仅会作用于周边灰阶muxg打开的时段。同理,而红色及蓝色在充电时,vcom耦合会影响到周边像素的红色或者蓝色充电。
70.如图5所示,假设耦合电压对导致灰阶电压由l127

l129,中间块为红色时,周边灰阶受影响后子像素分别为r129、g127、b127;中间块为绿色时,周边灰阶受影响后子像素分别为r127、g129、b127;中间块为蓝色时,周边灰阶受影响后子像素分别为r127、g127、b129。
71.由图4可以看出,不同耦合电压对于显示面板的灰阶显示的影响是不同的。因此周边灰阶显示时,耦合电压rgb一致,但由于绿色本身对亮度的影响较大,从而导致绿色时灰阶的变化较大。当中间块为红色或者蓝色时,耦合电压一致,但红色及蓝色对亮度的影响较小,灰阶亮度变化不明显;因此只有中间块为绿色时串扰ng现象。
72.在本技术上实施例中,通过控制不同子像素颜色的驱动顺序,控制每两像素行为一个扫描单位,并控制一个扫描单位中子像素的颜色的开启顺序,延长绿色子像素打开时数据线data引起的耦合恢复时间。
73.本技术实施例在对于像素行进行扫描时,通过栅极驱动电路实现每两像素行为一个扫描单位,在具体设置时,同一所述扫描单元中的两相邻像素行通过同一扫描线scan连接。所述行时序控制电路100包括控制所述扫描线scan对奇数像素行进行扫描的第一控制线gate1和控制所述扫描线scan对偶数像素行扫描的第二控制线gate2。
74.所述行时序控制电路100包括与所述奇数像素行一一对应的第一晶体管d1和与所述偶数像素行一一对应的第二晶体管d2。
75.所述第一晶体管d1的第一端与对应的奇数像素行连接,所述第一晶体管d1的第二端与所在像素行对应的扫描线scan连接,所述第一晶体管d1的控制端与所述第一控制线gate1连接。
76.所述第二晶体管d2的第一端与对应的偶数像素行连接,所述第二晶体管d2的第二端与所在像素行对应的扫描线scan连接,所述第二晶体管d2的控制端与所述第二控制线gate2连接。
77.其中,在所述扫描线scan对一个所述扫描单元进行扫描的扫描周期内,所述行时序控制电路100包括向所述第一控制线gate1提供的第一控制信号和向所述第二控制线
gate2提供的第二控制信号,其中,所述第一控制信号包括控制所述第一晶体管d1导通的第一有效电平和控制所述第一晶体管d1断开的第一无效电平,所述第二控制信号包括控制所述第二晶体管d2导通的第二有效电平和控制所述第二晶体管d2断开的第二无效电平。
78.需要说明的是,在本技术实施例中,通过晶体管分别对应奇数像素行和偶数像素行的开关,实现通过对同时驱动的两像素行进行分别控制。当然本技术实施例中对于同一扫描单元的控制还可以包括其他的方式。
79.可以知晓的是,对于像素行的驱动方式,可以是一端驱动,也可以是两端驱动,可以是两端驱动一行行像素电路,也可以是一端驱动奇数行的行像素电路,另一端驱动偶数行的行像素电路,对于像素电路中的两行像素电路同时驱动的方式,可以通过移位寄存器或者反相器的方式实现,移位寄存器和反相器的输入输出信号次序的变化,与本实施例的驱动原理是一致的,本技术不做赘述。
80.需要说明的是,在本技术实施例中,在本技术实施例中,像素电路单元可以为2t1c、3t1c、6t1c、7t1c等具体的像素驱动电路。goa(gate driver on array,阵列基板行驱动)技术是目前显示面板中最常用的一种栅极驱动电路技术,是通过光刻工艺将栅极驱动电路直接集成在显示面板的阵列基板上。本技术实施例中栅极驱动电路的制备方式可以采用现有技术中的方案,本技术在此不再赘述。
81.在具体设置时,所述列时序控制电路200包括控制所述数据线data对第一子像素所在的像素列进行数据写入的第一选通线mux1、控制所述数据线data对第二子像素所在的像素列进行数据写入的第二选通线mux2和控制所述数据线data对第三子像素所在的像素列进行数据写入的第三选通线mux3。
82.所述列时序控制电路200包括与所述第一子像素所在的像素列一一对应的第三晶体管d3、与所述第二子像素所在的像素列一一对应的第四晶体管d4、与所述第三子像素所在的像素列一一对应的第五晶体管d5。
83.所述第三晶体管d3的第一端与对应的像素列连接,所述第三晶体管d3的第二段与所在像素列对应的数据线data连接,所述第三晶体管d3的控制端与所述第一选通线mux1连接;
84.所述第四晶体管d4的第一端与对应的像素列连接,所述第四晶体管d4的第二段与所在像素列对应的数据线data连接,所述第四晶体管d4的控制端与所述第二选通线mux2连接;
85.所述第五晶体管d5的第一端与对应的像素列连接,所述第五晶体管d5的第二段与所在像素列对应的数据线data连接,所述第五晶体管d5的控制端与所述第三选通线mux3连接。
86.需要说明的是,在本技术实施例中,以子像素的排列顺序为r/g/b的顺序为例进行示例性说明,第一像素列的所有像素单元均为r像素单元,第二像素列的所有像素单元均为g像素单元,第三像素列的所有像素单元均为b像素单元,对应的第一选通线mux1为muxr,第二选通线mux2为muxg,第三选通线mux3为muxb。
87.在本技术,在一个所述扫描单元中两像素行中所述子像素的开启顺序按以下顺序之一:
88.实施例一
89.奇数像素行按红色\蓝色\绿色子像素依次打开,偶数像素行按绿色\蓝色\红色子像素依次打开。
90.如图6所示,第一行(奇数行)扫描时间中,muxr、muxb、muxg依次打开,第二行(偶数行)则变为muxg、muxb、muxr依次打开,两行一循环。在此种设定下,muxb变为充电时间最短的情况,在红块画面下,muxr对应的耦合有足够的时间可以恢复,红块画面串扰ok;在绿色画面下,muxg对应的耦合有足够的时间可以恢复,绿块画面串扰ok;而在蓝块画面下,muxb对应的耦合恢复时间最短,但由于蓝色对亮度的影响小,因此对灰阶亮度的改变几乎没有影响,蓝块画面串扰ok。
91.实施例二
92.奇数像素行按蓝色\红色\绿色子像素依次打开,偶数像素行按绿色\红色\蓝色子像素依次打开。
93.如图7所示,第一行(奇数行)扫描时间中,muxb、muxr、muxg依次打开,第二行(偶数行)则变为muxg、muxr、muxb依次打开,两行一循环。在此种设定下,muxr变为充电时间最短的情况,在蓝块画面下,muxb对应的耦合有足够的时间可以恢复,蓝块画面串扰ok;在绿色画面下,muxg对应的耦合有足够的时间可以恢复,绿块画面串扰ok;而在红块画面下,muxr对应的耦合恢复时间最短,但由于红色对亮度的影响较小,因此对灰阶亮度的改变几乎没有影响,红块画面串扰ok。
94.实施例三
95.如图8所示,奇数像素行按绿色\红色\蓝色子像素依次打开,偶数像素行按蓝色\红色\绿色子像素依次打开。
96.第一行(奇数行)扫描时间中,muxg、muxr、muxb依次打开,第二行(偶数行)则变为muxb、muxr、muxg依次打开,两行一循环。在此种设定下,muxr变为充电时间最短的情况,在蓝块画面下,muxb对应的耦合有足够的时间可以恢复,蓝块画面串扰ok;在绿色画面下,muxg对应的耦合有足够的时间可以恢复,绿块画面串扰ok;而在红块画面下,muxr对应的耦合恢复时间最短,但由于红色对亮度的影响较小,因此对灰阶亮度的改变几乎没有影响,红块画面串扰ok。
97.实施例四
98.奇数像素行按绿色\蓝色\红色子像素依次打开,偶数像素行按红色\蓝色\绿色子像素依次打开。
99.如图9所示,第一行(奇数行)扫描时间中,muxg、muxb、muxr依次打开,第二行(偶数行)则变为muxr、muxb、muxg依次打开,两行一循环。在此种设定下,muxb变为充电时间最短的情况,在红块画面下,muxr对应的耦合有足够的时间可以恢复,红块画面串扰ok;在绿色画面下,muxg对应的耦合有足够的时间可以恢复,绿块画面串扰ok;而在蓝块画面下,muxb对应的耦合恢复时间最短,但由于蓝色对亮度的影响较小,因此对灰阶亮度的改变几乎没有影响,蓝块画面串扰ok。
100.在本技术的各个实施例中,在所述扫描线scan对一个所述扫描单元进行扫描的扫描周期内,所述列时序控制电路200向第三选通线mux3提供的第三选通信号的有效电平连续。
101.需要说明的是,在本公开的实施例中,有效信号(电平)是指用于开启相应开关元
件的信号(电平),无效信号(电平)是指用于关闭相应开关元件的信号(电平)。同理,在本技术其他实施例中,均作此解释。有效电平和无效电平仅代表该信号的电平有2个状态量,不代表全文中有效电平或无效电平具有特定的数值。
102.所述第三选通信号的有效电平的时序与第一有效电平的时序部分重合,所述第三选通信号的有效电平的时序与第二有效电平的时序部分重合。
103.所述列时序控制电路200向第一选通线mux1提供第一选通信号,所述第一选通信号的有效电平的时序与所述第一无效电平的时序部分重合,所述第一选通信号的有效电平的时序与所述第一有效电平的时序部分重合。
104.在本技术实施例中,通过第一选通信号的持续时间在奇数行和偶数行的扫描时间内相连,通过第三选通信号的持续时间在奇数行和偶数行的扫描时间内相连,通过增加扫描单元内第一选通信号对应的子像素的充电时间,通过增加扫描单元内第三选通信号对应的子像素的充电时间,增加了耦合恢复时间,减少像素间的串扰。
[0105]“控制端”具体是指晶体管的栅极,“第一端”具体是指晶体管的源极,“第二端”具体是指晶体管的漏极。当然,本领域的技术人员应该知晓的是,该“第一端”与“第二端”可进行互换,即“第一端”具体是指晶体管的漏极,“第二端”具体是指晶体管的源极。
[0106]
本技术的实施例中的第一电源电压端vdd例如保持输入直流高电平信号,将该直流高电平称为第一电压;第二电源电压端vss例如保持输入直流低电平信号,将该直流低电平称为第二电压,低于第一电压。以下各实施例与此相同,不再赘述。
[0107]
另外,按照晶体管半导体特性的不同,晶体管可以分为n型晶体管和p型晶体管。其中,在晶体管作为开关晶体管使用时,n型开关晶体管受控于高电平开关控制信号而导通,受控于低电平开关控制信号而关闭;p型开关晶体管受控于低电平开关控制信号而导通,受控于高电平开关控制信号而关闭。
[0108]
本技术还提供了一种显示面板的驱动方法,应用于如以上任一所述的显示面板,所述方法包括:
[0109]
s100、通过扫描线scan以两相邻像素行为一个扫描单元进行扫描,其中,在对应一个扫描单元的扫描周期包括奇数行扫描阶段和偶数行扫描阶段。
[0110]
s200、在所述奇数行扫描阶段,通过行时序控制电路100控制开启所述扫描线scan与所述奇数像素行的连接;通过列时序控制电路200控制控制所述数据线data对子像素的数据写入的顺序为第一子像素、第二子像素、第三子像素。
[0111]
s300、在所述偶数行扫描阶段,通过行时序控制电路100控制开启所述扫描线scan与所述偶数像素行的连接;控制所述数据线data对子像素的数据写入的顺序为第三子像素、第二子像素、第一子像素;其中,
[0112]
所述子像素包括一红色子像素、一绿色子像素及一蓝色子像素,所述绿色子像素为可选的第一子像素或第三子像素。
[0113]
第三方面,本技术提供了一种显示装置,包括如以上任一所述的显示面板。
[0114]
本发明对于显示装置的适用不做具体限制,其可以是电视机、笔记本电脑、平板电脑、可穿戴显示设备、手机、车载显示、导航、电子书、数码相框、广告灯箱等任何具有显示功能的产品或部件。
[0115]
需要理解的是,术语“长度”、“宽度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、

水平”、“顶”、“底”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
[0116]
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
[0117]
除非另有定义,本文中所使用的技术和科学术语与本发明的技术领域的技术人员通常理解的含义相同。本文中使用的术语只是为了描述具体的实施目的,不是旨在限制本发明。本文中出现的诸如“设置”等术语既可以表示一个部件直接附接至另一个部件,也可以表示一个部件通过中间件附接至另一个部件。本文中在一个实施方式中描述的特征可以单独地或与其它特征结合地应用于另一个实施方式,除非该特征在该另一个实施方式中不适用或是另有说明。
[0118]
本发明已经通过上述实施方式进行了说明,但应当理解的是,上述实施方式只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施方式范围内。本领域技术人员可以理解的是,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1