显示装置及包括该显示装置的拼接显示装置的制作方法

文档序号:31622554发布日期:2022-09-23 23:42阅读:320来源:国知局
显示装置及包括该显示装置的拼接显示装置的制作方法

1.本公开涉及显示装置和包括该显示装置的拼接显示装置。


背景技术:

2.随着信息社会的发展,对用于显示图像的显示装置的需求已经多样化。例如,显示装置已经应用于各种电子装置,诸如智能电话、数码相机、笔记本计算机、导航系统和智能电视(tv)。显示装置的示例包括平板显示装置,诸如液晶显示(lcd)装置、场发射显示(fed)装置、有机发光显示装置等。例如,作为一种平板显示装置的发光显示装置包括发光元件,该发光元件能够自己发光并因此能够显示图像,而不需要向显示面板提供光的背光单元。
3.在大规模显示装置中,发光元件的缺陷率可能由于像素数量的增加而增加,并且因此生产率和可靠性可能降低。为了解决这些问题,可以通过将具有相对小尺寸的多个显示装置彼此连接以配置大尺寸屏幕来实现拼接显示装置。拼接显示装置可以包括用于连接每对相邻的显示装置的接缝。如果接缝太厚,则拼接显示装置中的每对相邻的显示装置之间的距离可能增加。因此,由于接缝的存在,由拼接显示装置显示的图像可能在拼接显示装置中的每对相邻的显示装置之间出现断开。


技术实现要素:

4.本公开的一些实施方式的方面提供了一种显示装置,该显示装置能够防止或降低拼接显示装置中的每对单独显示装置之间的接缝的可见性,并且从而防止或抑制由拼接显示装置中的相应的单独显示装置显示的图像出现彼此断开。
5.本公开的一些实施方式的方面提供了一种拼接显示装置,该拼接显示装置能够防止或降低其中的每对单独显示装置之间的接缝的可见性,并且从而防止或抑制由相应的单独显示装置显示的图像出现彼此断开。
6.然而,本公开的实施方式不限于本文中阐述的实施方式。通过参考以下给出的本公开的详细描述,本公开的以上和其它实施方式对于本公开所属领域中的普通技术人员将变得更加显而易见。
7.根据本公开的一些实施方式,显示装置包括:显示面板,包括多个显示区域,该多个显示区域包括扫描线、数据线以及连接到扫描线和数据线的像素;第一源极驱动电路,连接到多个显示区域之中的第一显示区域的数据线;第二源极驱动电路,连接到多个显示区域之中的第二显示区域的数据线;第一扫描驱动电路,配置成从第一源极驱动电路接收第一时钟信号,并基于第一时钟信号将第一扫描信号输出到扫描线之中的第一组扫描线;以及第二扫描驱动电路,配置成从第二源极驱动电路接收第二时钟信号,并基于第一时钟信号将第二扫描信号输出到扫描线之中的第二组扫描线。
8.第一扫描驱动电路可以定位成与显示面板的第一侧相邻。第二扫描驱动电路可以定位成与显示面板的第二侧相邻。
9.第一扫描驱动电路和第二扫描驱动电路可以位于显示面板的中部中。
10.第一组扫描线可以是奇数扫描线。第二组扫描线可以是偶数扫描线。
11.第一扫描驱动电路可以包括连接到第一组扫描线的第一组级,第一组级的时钟端子可以公共连接到用于接收第一时钟信号的第一时钟线,以及第一组级的时钟条端子可以公共连接到用于接收第一时钟条信号的第一时钟条线,第一时钟条信号具有与第一时钟信号不同的相位。
12.第二扫描驱动电路包括连接到第二组扫描线的第二组级,第二组级的时钟端子可以公共连接到用于接收第二时钟信号的第二时钟线,以及第二组级的时钟条端子公共连接到用于接收具有第二时钟条信号的第二时钟条线,第二时钟条信号具有与第二时钟信号不同的相位。
13.第一扫描驱动电路可以包括连接到第一组扫描线的第一组级。第一组级中的每个可以包括第一扫描晶体管和第一扫描电容器,第一扫描晶体管配置成根据第一节点的电压将施加到时钟端子的第一时钟信号输出到第一组扫描线中的一个,第一扫描电容器位于第一扫描晶体管的栅电极和源电极之间。
14.第一扫描晶体管可以位于在第一方向上彼此相邻的一对像素之间。第一扫描电容器可以位于在第一方向上彼此相邻的另一对像素之间。
15.第一扫描晶体管和第一扫描电容器可以沿着与第一方向相交的第二方向布置。
16.第一方向可以是第一组扫描线沿其延伸的方向。第二方向可以是数据线沿其延伸的方向。
17.显示装置还可以包括:第三源极驱动电路,连接到多个显示区域之中的第三显示区域的数据线;第四源极驱动电路,连接到多个显示区域之中的第四显示区域的数据线;第三扫描驱动电路,配置成从第三源极驱动电路接收第三时钟信号,并基于第三时钟信号将第三扫描信号输出到扫描线之中的第三组扫描线;以及第四扫描驱动电路,配置成从第四源极驱动电路接收第四时钟信号,并基于第四时钟信号将第四扫描信号输出到扫描线之中的第四组扫描线。
18.第一扫描驱动电路和第二扫描驱动电路可以位于显示面板的第一侧上。第三扫描驱动电路和第四扫描驱动电路可以位于显示面板的第二侧上。
19.第一扫描驱动电路可以比第二扫描驱动电路更靠近显示面板的第一侧定位。第四扫描驱动电路可以比第三扫描驱动电路更靠近显示面板的第二侧定位。
20.第一组扫描线可以是第(4s-3)扫描线,s是正整数。第二组扫描线可以是第(4s-2)扫描线。第三组扫描线可以是第(4s-1)扫描线。第四组扫描线可以是第4s扫描线。
21.第三扫描驱动电路可以包括连接到第三组扫描线的第三组级,第三组级的时钟端子公共连接到用于接收第三时钟信号的第三时钟线,以及第三组级的时钟条端子公共连接到用于接收第三时钟条信号的第三时钟条线,第三时钟条信号具有与第三时钟信号不同的相位。
22.第四扫描驱动电路可以包括连接到第四组扫描线的第四组级,第四组级的时钟端子公共连接到用于接收第四时钟信号的第四时钟线,以及第四组级的时钟条端子公共连接到用于接收第四时钟条信号的第四时钟条线,第四时钟条信号具有与第四时钟信号不同的相位。
23.第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号的相位可以被顺序
地延迟。
24.根据本公开的一些实施方式,拼接显示装置包括:多个显示装置;以及接缝,位于多个显示装置之间。显示装置中的每个包括:显示面板,该显示面板包括多个显示区域,该多个显示区域包括扫描线、数据线以及连接到扫描线和数据线的像素;第一扫描驱动电路,位于多个显示区域之中的第一显示区域中;以及第二扫描驱动电路,位于多个显示区域之中的第二显示区域中。第一扫描驱动电路的第一级和第二扫描驱动电路的第二级可以布置在相同的行中。
25.第一显示区域可以位于显示面板的第一侧上。第二显示区域可以位于显示面板的第二侧上。
26.第一显示区域和第二显示区域可以位于显示面板的中部中。
27.根据本公开的上述和其它实施方式,在多个奇数级位于第一显示区域中且多个偶数级位于第n显示区域中的情况下,与所有级位于一个显示区域中的情况相比,布置在第一显示区域中的级的数目可以减少。因此,由于第一显示区域的最后一级可以布置在第m行中,因此可以缩短第m行的第一像素与显示面板的边缘之间的距离。因此,无论显示装置之间是否存在接缝,可以防止由包括在拼接显示装置中的多个显示装置显示的图像出现断开。
附图说明
28.通过参考附图描述本公开的实施方式,本公开的以上和其它实施方式将变得更加显而易见,在附图中:
29.图1是根据本公开的一些实施方式的拼接显示装置的平面图;
30.图2是示出图1的区域a的布局图,例如,图1的第一显示装置的第一像素、图1的第二显示装置的第二像素、图1的第三显示装置的第三像素、以及图1的第四显示装置的第四像素;
31.图3是根据本公开的一些实施方式的第一显示装置的布局图;
32.图4是示出图3的第一显示区域的第一级、第二级、第三级、第四级、

、第(m-3)级、第(m-2)级、第(m-1)级、第m级和第(m+1)级以及第一像素的布局图;
33.图5是根据本公开的一些实施方式的第一显示装置的布局图;
34.图6a是示出图5的第一显示区域的第一级、第三级、

、第(m-3)级、第(m-1)级和第(m+1)级以及第一像素的布局图;
35.图6b是示出图5的第n显示区域的第二级、第四级、

、第(m-2)级和第m级以及第一像素的布局图;
36.图7是示出图5的第一级至第(m+1)级的电路图;
37.图8是图7的第一级的详细电路图;
38.图9是示出第一像素和图8的第一级的元件的布局的布局图;
39.图10是示出图9的两个第一像素的布局图,这两个第一像素彼此相邻,并且数据线插置在它们之间;
40.图11是图10的第一子像素的布局图;
41.图12是图10的第二子像素的布局图;
42.图13是图10的第三子像素的布局图;
43.图14是图9的第一扫描晶体管的布局图;
44.图15是图9的第一扫描电容器的布局图;
45.图16是沿着图11的线a-a'截取的剖视图;
46.图17是沿着图14的线b-b'截取的剖视图;
47.图18是沿着图15的线c-c'截取的剖视图;
48.图19是根据本公开的一些实施方式的第一显示装置的布局图;
49.图20是根据本公开的一些实施方式的第一显示装置的布局图;
50.图21a和图21b是示出图20的第一级至第(m+1)级的电路图;以及
51.图22是根据本公开的一些实施方式的第一显示装置的布局图。
具体实施方式
52.通过参考实施方式的详细描述和附图,可以更容易地理解本公开的一些实施方式的方面和特征以及实现本公开的一些实施方式的方法。在下文中,将参考附图更详细地描述实施方式。然而,所描述的实施方式可以以各种不同的形式实现,并且不应被解释为仅限于本文中所示的实施方式。确切地说,提供这些实施方式作为示例,使得本公开将是彻底和完整的,并且将本公开的方面完全传达给本领域中技术人员。因此,可以省略对于本领域中普通技术人员完全理解本公开的各方面不是必需的工艺、元件和/或技术。
53.除非另外说明,否则在整个附图和书面描述中,相同的参考标记、字符或其组合表示相同的元件,并且因此,将不再重复对其的描述。此外,与一些实施方式的描述无关的部分可以未示出以使描述清楚。
54.在附图中,为了清楚起见,可以夸大元件、层和区域的相对尺寸。此外,在附图中通常提供交叉阴影线和/或阴影的使用来澄清相邻的元件之间的边界。因此,存在或不存在交叉影线或阴影都不传达或指示对特定材料、材料性质、尺寸、比例、所示元件之间的共性和/或元件的任何其它特性、属性、性质等的任何偏好或要求,除非有说明。
55.本文中参考作为实施方式和/或中间结构的示意图的剖视图来描述各种实施方式。这样,将预期到由于例如制造技术和/或公差而导致的图示的形状的变型。此外,本文中公开的特定结构或功能描述仅出于描述根据本公开的实施方式的目的而进行说明。因此,本文中公开的实施方式不应被解释为限于区域的特定示出的形状,而是包括由例如制造导致的形状上的偏差。
56.例如,示出为矩形的植入区将通常在其边缘处具有圆形或弯曲特征和/或注入浓度的梯度,而不是从植入区到非植入区的二元变化。同样,通过植入形成的掩埋区可以导致在掩埋区和通过其进行植入的表面之间的区域中的一些植入。因此,附图中所示的区域在本质上是示意性的,并且它们的形状不旨在示出装置的区域的实际形状,并且不旨在进行限制。另外,如本领域中技术人员将认识到的,所描述的实施方式可以以各种不同的方式进行修改,所有这些都不背离本公开的精神和范围。
57.在详细描述中,出于解释的目的,阐述了许多具体细节以提供对各种实施方式的透彻理解。然而,显而易见的是,可以在没有这些具体细节或具有一个或多个等效布置的情况下实践各种实施方式。在其它情况下,以框图形式示出了公知的结构和装置,以便避免不
必要地使各种实施方式模糊。
58.为了便于解释,本文中可以使用诸如“下面”、“下方”、“下”、“之下”、“上方”、“上”等的空间相关术语来描述如图中所示的一个元件或特征与另一(多个)元件或特征的关系。将理解的是,除了在图中描绘的定向之外,空间相关术语旨在还包括装置在使用中或操作中的不同定向。例如,如果图中的装置被翻转,则被描述为在其它元件或特征“下方”或“下面”或“之下”的元件将随之被定向在其它元件或特征“上方”。因此,示例性术语“下方”和“之下”可以包括上方和下方的定向两者。装置可以以其它方式定向(例如,旋转90度或处于其它定向),并且应当相应地解释本文中使用的空间相关描述语。类似地,当第一部分被描述为布置在第二部分“上”时,这表示第一部分基于重力方向布置在第二部分的上侧或下侧处,而不是限于其上侧。
59.此外,在本说明书中,短语“在平面上”或“平面图”意指从顶部观察目标部分,以及短语“在剖面上”意指通过从侧面观察通过竖直切割目标部分而形成的剖面。
60.将理解的是,当元件、层、区域或组件被称为“形成在”、“在”另一元件、层、区域或组件“上”、“连接到”或“联接到”另一元件、层、区域或组件时,其可以直接形成在所述另一元件、层、区域或组件上、直接在所述另一元件、层、区域或组件上、直接连接到或联接到所述另一元件、层、区域或组件,或者间接形成在所述另一元件、层、区域或组件上、间接在所述另一元件、层、区域或组件上、间接连接到或联接到所述另一元件、层、区域或组件,使得可以存在一个或多个居间元件、层、区域或组件。例如,当层、区域或组件被称为“电连接”或“电联接”到另一层、区域或组件时,其可以直接电连接或联接到所述另一层、区域和/或组件,或者可以存在居间层、区域或组件。然而,“直接连接/直接联接”是指在没有中间组件的情况下一个组件直接连接或联接另一组件。同时,描述组件之间的关系的其它表述,诸如“在

之间”、“直接在

之间”或“与

相邻”和“直接与

相邻”可以类似地解释。此外,还将理解的是,当元件或层被称为“在”两个元件或层“之间”时,它可以是两个元件或层之间的唯一元件或层,或者也可以存在一个或多个居间元件或层。
61.出于本公开的目的,当诸如“中的至少一个”的表述在元件列表之前时,修饰整个元件列表,而不是修饰列表中的单独元件。例如,“x、y和z中的至少一个”和“选自由x、y和z组成的组中的至少一个”可以解释为仅x、仅y、仅z、x、y和z中的两个或更多个的任何组合,诸如例如xyz、xyy、yz和zz、或其任何变型。类似地,诸如“a和b中的至少一个”的表述可以包括a或b、或a和b。如本文中所使用的,术语“和/或”包括相关联的所列项目中的一个或多个的任何和所有组合。例如,诸如“a和/或b”的表述可以包括a或b、或a和b。
62.将理解的是,尽管术语“第一”、“第二”、“第三”等在本文中可以用于描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语的限制。这些术语用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不背离本公开的精神和范围的情况下,下面描述的第一元件、第一组件、第一区域、第一层或第一部分可以被称为第二元件、第二组件、第二区域、第二层或第二部分。
63.在示例中,x轴、y轴和/或z轴不限于矩形坐标系的三个轴,并且可以以更广泛的意义来解释。例如,x轴、y轴和z轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。这同样适用于第一方向、第二方向和/或第三方向。
64.本文中使用的术语仅出于描述特定实施方式的目的,而不是旨在限制本公开。如
本文中所使用的,单数形式“一个”和“一种”旨在也包括复数形式,除非上下文另外清楚地指示。还将理解的是,当在本说明书中使用时,术语“包括(comprise)”、“包括(comprising)”、“具有(have)”、“具有(having)”、“包括(include)”和“包括(including)”指定所述特征、整体、步骤、操作、元件和/或组件的存在,但不排除一个或多个其它特征、整体、步骤、操作、元件、组件和/或其组的存在或添加。
65.如本文中所使用的,术语“基本上”、“约”、“近似”和类似术语用作近似术语而不用作程度术语,并且旨在解释本领域中普通技术人员将认识到的测量值或计算值的固有偏差。如本文中所使用的,“约”或“近似”包括所述值和在如本领域中普通技术人员在考虑所讨论的测量和与特定量的测量相关联的误差(即,测量系统的限制)时所确定的特定值的可接受偏差范围内的平均值。例如,“约”可以意指在一个或多个标准偏差内,或在所述值的
±
30%、20%、10%、5%内。此外,当描述本公开的实施方式时,“可以”的使用是指“本公开的一个或多个实施方式”。
66.当一个或多个实施方式可以不同地实现时,特定的工艺顺序可以与所描述的顺序不同地执行。例如,两个连续描述的工艺可以基本上同时执行,或者以与所描述的顺序相反的顺序执行。
67.此外,本文中公开的和/或所述的任何数值范围旨在包括包含在所述范围内的相同数值精度的所有子范围。例如,“1.0至10.0”的范围旨在包括在所述最小值1.0和所述最大值10.0之间(并且包括所述最小值1.0和所述最大值10.0)的所有子范围,即,具有等于或大于1.0的最小值和等于或小于10.0的最大值,诸如例如2.4至7.6。本文中所述的任何最大数值限制旨在包括其中所包含的所有较低数值限制,并且本说明书中所述的任何最小数值限制旨在包括其中所包含的所有较高数值限制。因此,申请人保留修改本说明书(包括权利要求书)的权利,以明确地叙述包含在本文中明确叙述的范围内的任何子范围。所有这样的范围旨在于本说明书中固有地描述,使得对明确地叙述任何这样的子范围的修改将落在本公开的范围内。
68.根据本文中描述的本公开的实施方式的电子或电气装置和/或任何其它相关装置或组件可以利用任何合适的硬件、固件(例如,专用集成电路)、软件、或软件、固件和硬件的组合来实现。例如,这些装置的各种组件可以形成在一个集成电路(ic)芯片上或者在单独的ic芯片上。此外,这些装置的各种组件可以在柔性印刷电路膜、带载体封装(tcp)、印刷电路板(pcb)上实现,或者形成在一个衬底上。
69.此外,这些装置的各种组件可以是进程或线程,该进程或线程在一个或多个计算装置中在一个或多个处理器上运行,执行计算机程序指令并且与用于执行本文中描述的各种功能的其它系统组件交互。计算机程序指令存储在存储器中,该存储器可以使用诸如例如随机存取存储器(ram)的标准存储器装置在计算装置中实现。计算机程序指令还可以存储在其它非暂时性计算机可读介质中,诸如例如cd-rom、闪存驱动器等。此外,本领域中技术人员应当认识到,各种计算装置的功能可以组合或集成到单个计算装置中,或者特定计算装置的功能可以分布在一个或多个其它计算装置上,而不背离本公开的一些实施方式的精神和范围。
70.除非另外限定,否则本文中使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域中的普通技术人员所通常理解的相同的含义。还将理解的是,术语(诸如在常
用词典中限定的术语)应当被解释为具有与它们在相关技术和/或本说明书的上下文中的含义一致的含义,并且不应当以理想化或过于正式的意义来解释,除非在本文中明确地如此限定。
71.图1是根据本公开的一些实施方式的拼接显示装置的平面图。
72.参考图1,拼接显示装置td可以包括多个显示装置11、12、13和14。在一个示例中,拼接显示装置td可以包括第一显示装置11、第二显示装置12、第三显示装置13和第四显示装置14。
73.显示装置11、12、13和14可以以格子图案布置。在一个示例中,第一显示装置11和第二显示装置12可以沿着第一方向dr1布置,第一显示装置11和第三显示装置13可以沿着第二方向dr2布置,第三显示装置13和第四显示装置14可以沿着第一方向dr1布置,以及第二显示装置12和第四显示装置14可以沿着第二方向dr2布置。
74.显示装置11、12、13和14的数量和显示装置11、12、13和14的布局没有特别限制。显示装置11、12、13和14的数量和显示装置11、12、13和14的布局可以根据显示装置11、12、13和14的尺寸和形状以及拼接显示装置td的尺寸和形状而变化。
75.显示装置11、12、13和14可以具有相同的尺寸,但是本公开不限于此。替代地,显示装置11、12、13和14可以具有不同的尺寸。
76.显示装置11、12、13和14可以具有拥有长侧边和短侧边的矩形形状。显示装置11、12、13和14可以布置成使它们的长侧边或短侧边彼此连接。显示装置11、12、13和14中的一些或全部可以沿着拼接显示装置td的边界布置,并且可以形成拼接显示装置td的侧边。显示装置11、12、13和14中的至少一个可以位于拼接显示装置td的角部中的至少一个处,并且可以形成拼接显示装置td的一对相邻的侧边。在其它实施方式中,显示装置11、12、13和14中的至少一个可以被其它显示装置包围或与其它显示装置相邻。
77.拼接显示装置td通常可以具有平面形状,但是本公开不限于此。替代地,拼接显示装置td可以具有立体形状,并且因此可以向用户提供深度的感觉。在一个示例中,在拼接显示装置td具有立体形状的情况下,显示装置11、12、13和14中的至少一个可以具有弯曲形状。在另一示例中,显示装置11、12、13和14中的每个可以具有平面形状,但是由于显示装置11、12、13和14彼此以适当的角度(例如,预定的角度)连接,因此拼接显示装置td可以具有立体形状。
78.拼接显示装置td可以包括在显示装置11、12、13和14之间的接缝sm。在一个示例中,接缝sm可以位于第一显示装置11和第二显示装置12之间、第一显示装置11和第三显示装置13之间、第二显示装置12和第四显示装置14之间、以及第三显示装置13和第四显示装置14之间。
79.接缝sm可以包括接合构件或粘合构件。在这种情况下,显示装置11、12、13和14可以经由接缝sm的接合构件或粘合构件彼此连接。
80.对于外部光,显示装置11、12、13和14可以具有与接缝sm相同的反射率,或者相似的反射率。因此,当显示装置11、12、13和14不在拼接显示装置td中显示图像时,可以降低或防止接缝sm对用户的可见性。因此,即使存在接缝sm,由显示装置11、12、13和14显示的图像也可以不会出现断开,并且因此,可以改善由拼接显示装置td显示的图像的沉浸感。
81.图2是示出图1的区域a的布局图,例如,图1的第一显示装置的第一像素、图1的第
二显示装置的第二像素、图1的第三显示装置的第三像素、以及图1的第四显示装置的第四像素。
82.参考图2,接缝sm在平面图中在拼接显示装置td的第一显示装置11、第二显示装置12、第三显示装置13和第四显示装置14彼此相邻的中部部分中可以是十字或加号的形状。接缝sm可以位于第一显示装置11和第二显示装置12之间、第一显示装置11和第三显示装置13之间、第二显示装置12和第四显示装置14之间、以及第三显示装置13和第四显示装置14之间。
83.第一显示装置11可以包括沿着第一方向dr1和第二方向dr2沿着矩阵的行和列布置以显示图像的第一像素px1。第二显示装置12可以包括沿着第一方向dr1和第二方向dr2沿着矩阵的行和列布置以显示图像的第二像素px2。第三显示装置13可以包括沿着第一方向dr1和第二方向dr2沿着矩阵的行和列布置以显示图像的第三像素px3。第四显示装置14可以包括沿着第一方向dr1和第二方向dr2沿着矩阵的行和列布置以显示图像的第四像素px4。
84.在第一方向dr1上的每对相邻的第一像素px1可以彼此隔开第一水平距离gh1,并且在第一方向dr1上的每对相邻的第二像素px2可以彼此隔开第二水平距离gh2。第一水平距离gh1和第二水平距离gh2可以基本上相同。
85.接缝sm可以位于在第一方向dr1上的每对相邻的第一像素px1和第二像素px2之间。在第一方向dr1上的每对相邻的第一像素px1和第二像素px2之间的距离g12可以是接缝sm和与接缝sm相邻的第一像素px1之间在第一方向dr1上的距离ghs1、接缝sm和与接缝sm相邻的第二像素px2之间在第一方向dr1上的距离ghs2、以及接缝sm在第一方向dr1上的宽度gsm1的和。
86.当距离ghs1或ghs2或宽度gsm1增加时,距离g12也可以增加。因此,为了减小或最小化距离g12,距离ghs1可以小于第一水平距离gh1,并且距离ghs2可以小于第二水平距离gh2。
87.在第一方向dr1上的每对相邻的第三像素px3可以彼此隔开第三水平距离gh3,并且在第一方向dr1上的每对相邻的第四像素px4可以彼此隔开第四水平距离gh4。第三水平距离gh3和第四水平距离gh4可以基本上相同。
88.接缝sm可以位于在第一方向dr1上的每对相邻的第三像素px3和第四像素px4之间。在第一方向dr1上的每对相邻的第三像素px3和第四像素px4之间的距离g34可以是接缝sm和与接缝sm相邻的第三像素px3之间在第一方向dr1上的距离ghs3、接缝sm和与接缝sm相邻的第四像素px4之间在第一方向dr1上的距离ghs4、以及接缝sm在第一方向dr1上的宽度gsm1的和。
89.当距离ghs3或ghs4或宽度gsm1增加时,距离g34也可以增加。因此,为了减小或最小化距离g34,距离ghs3可以小于第三水平距离gh3,并且距离ghs4可以小于第四水平距离gh4。
90.在第二方向dr2上的每对相邻的第一像素px1可以彼此隔开第一竖直距离gv1,并且在第二方向dr2上的每对相邻的第三像素px3可以彼此隔开第三竖直距离gv3。第一竖直距离gv1和第三竖直距离gv3可以基本上相同。
91.接缝sm可以位于在第二方向dr2上的每对相邻的第一像素px1和第三像素px3之
间。在第二方向dr2上的每对相邻的第一像素px1和第三像素px3之间的距离g13可以是接缝sm和与接缝sm相邻的第一像素px1之间在第二方向dr2上的距离gvs1、接缝sm和与接缝sm相邻的第三像素px3之间在第二方向dr2上的距离gvs3、以及接缝sm在第二方向dr2上的宽度gsm2的和。
92.当距离gvs1或gvs3或宽度gsm2增加时,距离g13也可以增加。因此,为了减小或最小化距离g13,距离gvs1可以小于第一竖直距离gv1,并且距离gvs3可以小于第三竖直距离gv3。
93.在第二方向dr2上的每对相邻的第二像素px2可以彼此隔开第二竖直距离gv2,并且在第二方向dr2上的每对相邻的第四像素px4可以彼此隔开第四竖直距离gv4。第二竖直距离gv2和第四竖直距离gv4可以基本上相同。
94.接缝sm可以位于在第二方向dr2上的每对相邻的第二像素px2和第四像素px4之间。在第二方向dr2上的每对相邻的第二像素px2和第四像素px4之间的距离g24可以是接缝sm和与接缝sm相邻的第二像素px2之间在第二方向dr2上的距离gvs2、接缝sm和与接缝sm相邻的第四像素px4之间在第二方向dr2上的距离gvs4、以及接缝sm在第二方向dr2上的宽度gsm2的和。
95.当距离gvs2或gvs4或宽度gsm2增加时,距离g24也可以增加。因此,为了减小或最小化距离g24,距离gvs2可以小于第二竖直距离gv2,并且距离gvs4可以小于第四竖直距离gv4。
96.如图2中所示,接缝sm与沿着第一显示装置11、第二显示装置12、第三显示装置13和第四显示装置14中的每个的内侧定位的像素之间的距离可以小于第一显示装置11、第二显示装置12、第三显示装置13和第四显示装置14中的每个中的相邻的像素之间的距离,使得接缝sm可以在由第一显示装置11、第二显示装置12、第三显示装置13和第四显示装置14显示的图像之间变得不可见。
97.图3是根据本公开的一些实施方式的第一显示装置的布局图。
98.参考图3,第一显示装置11可以包括第一显示面板100、多个第一电路板cb1至第n电路板cbn(其中,n是3或更大的正整数)、多个第一源极驱动电路sdc1至第n源极驱动电路sdcn、以及扫描驱动电路gdc。第一显示面板100可以包括多个第一显示区域da1至第n显示区域dan。
99.第一电路板cb1至第n电路板cbn可以位于第一显示面板100的一侧上,例如位于第一显示面板100的上侧上。第一电路板cb1至第n电路板cbn可以经由诸如各向异性导电膜的导电粘合构件附接到位于第一显示面板100的一侧上的焊盘上。因此,第一电路板cb1至第n电路板cbn可以电连接到第一显示面板100。第一电路板cb1至第n电路板cbn可以是柔性膜、膜上芯片、例如柔性印刷电路板的印刷电路板。
100.第一源极驱动电路sdc1至第n源极驱动电路sdcn可以定位成与第一电路板cb1至第n电路板cbn相对应。在一个示例中,第一源极驱动电路sdc1可以位于第一电路板cb1上,第二源极驱动电路sdc2可以位于第二电路板cb2上,以及第n源极驱动电路sdcn可以位于第n电路板cbn上。第一源极驱动电路sdc1至第n源极驱动电路sdcn可以形成为集成电路。第一源极驱动电路sdc1至第n源极驱动电路sdcn可以经由诸如各向异性导电膜的导电粘合构件附接到第一电路板cb1至第n电路板cbn。
101.第一源极驱动电路sdc1至第n源极驱动电路sdcn可以接收数字视频数据,可以根据数字视频数据产生数据电压,并且可以将数据电压输出到第一显示面板100的数据线。第一源极驱动电路sdc1可以产生用于驱动扫描驱动电路gdc的扫描控制信号,并且可以将扫描控制信号输出到扫描驱动电路gdc。
102.第一显示区域da1可以包括通过第一电路板cb1连接到第一源极驱动电路sdc1的数据线。在这种情况下,第一显示区域da1的数据线可以从第一源极驱动电路sdc1接收数据电压。因此,第一显示区域da1的第一像素px1可以从第一源极驱动电路sdc1接收数据电压,并且因此可以能够显示图像。即,第一显示区域da1可以限定为提供有来自第一源极驱动电路sdc1的数据电压的区域。
103.第二显示区域da2可以包括通过第二电路板cb2连接到第二源极驱动电路sdc2的数据线。在这种情况下,第二显示区域da2的数据线可以从第二源极驱动电路sdc2接收数据电压。因此,第二显示区域da2的第一像素px1可以从第二源极驱动电路sdc2接收数据电压,并且因此可以能够显示图像。即,第二显示区域da2可以限定为提供有来自第二源极驱动电路sdc2的数据电压的区域。
104.第n显示区域dan可以包括通过第n电路板cbn连接到第n源极驱动电路sdcn的数据线。在这种情况下,第n显示区域dan的数据线可以从第n源极驱动电路sdcn接收数据电压。因此,第n显示区域dan的第一像素px1可以从第n源极驱动电路sdcn接收数据电压,并且因此可以能够显示图像。即,第n显示区域dan可以限定为提供有来自第n源极驱动电路sdcn的数据电压的区域。
105.扫描驱动电路gdc可以位于第一显示区域da1中。扫描驱动电路gdc可以从第一源极驱动电路sdc1接收扫描控制信号。扫描控制信号可以包括多个时钟信号和多个时钟条信号。
106.扫描驱动电路gdc可以位于第一显示区域da1的部分中。在一个示例中,扫描驱动电路gdc可以位于第一显示区域da1的一侧上,例如位于第一显示区域da1的左侧上,如图3中所示,但是本公开不限于此。在示例中,扫描驱动电路gdc可以位于第一显示区域da1的右侧上或中部中。
107.扫描驱动电路gdc可以包括多个第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-1)级stam-1、第m级stam和第(m+1)级stam+1。第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-1)级stam-1、第m级stam和第(m+1)级stam+1可以在第一方向dr1上延伸并且可以沿着第二方向dr2布置。第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-1)级stam-1、第m级stam和第(m+1)级stam+1可以根据来自第一源极驱动电路sdc1的扫描控制信号产生扫描信号。第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-1)级stam-1、第m级stam和第(m+1)级stam+1可以连接到扫描线并且可以顺序地输出扫描信号。
108.图4是示出图3的第一显示区域的第一级、第二级、第三级、第四级、

、第(m-3)级、第(m-2)级、第(m-1)级、第m级和第(m+1)级以及第一像素的布局图。
109.参考图4,扫描线sl、数据线rdl、gdl和bdl和第一像素px1可以位于第一显示区域da1中。数据线rdl、gdl和bdl可以在第二方向dr2上延伸并且可以沿着第一方向dr1布置。扫描线sl可以在第一方向dr1上延伸并且可以沿着第二方向dr2布置。
110.第一像素px1中的每个可以包括多个子像素。在一个示例中,第一像素px1中的每个可以包括三个子像素(例如,第一子像素spx1、第二子像素spx2和第三子像素spx3(参见图10))。在这种情况下,第一像素px1中的每个可以连接到第一扫描线sl1、第二扫描线sl2、第三扫描线sl3、第四扫描线sl4、第五扫描线sl5、

、第(m-3)扫描线slm-3、第(m-2)扫描线slm-2、第(m-1)扫描线slm-1、第m扫描线slm和第(m+1)扫描线slm+1中的一个、以及三条数据线(例如,第一颜色数据线、第二颜色数据线和第三颜色数据线或红色数据线rdl、绿色数据线gdl和蓝色数据线bdl)。第一像素px1中的每个的第一子像素spx1可以连接到第一扫描线sl1、第二扫描线sl2、第三扫描线sl3、第四扫描线sl4、第五扫描线sl5、

、第(m-3)扫描线slm-3、第(m-2)扫描线slm-2、第(m-1)扫描线slm-1、第m扫描线slm和第(m+1)扫描线slm+1中的一个以及红色数据线rdl。第一像素px1中的每个的第二子像素spx2可以连接到第一扫描线sl1、第二扫描线sl2、第三扫描线sl3、第四扫描线sl4、第五扫描线sl5、

、第(m-3)扫描线slm-3、第(m-2)扫描线slm-2、第(m-1)扫描线slm-1、第m扫描线slm和第(m+1)扫描线slm+1中的一个以及绿色数据线gdl。第一像素px1中的每个的第三子像素spx3可以连接到第一扫描线sl1、第二扫描线sl2、第三扫描线sl3、第四扫描线sl4、第五扫描线sl5、

、第(m-3)扫描线slm-3、第(m-2)扫描线slm-2、第(m-1)扫描线slm-1、第m扫描线slm和第(m+1)扫描线slm+1中的一个以及蓝色数据线bdl。
111.第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-3)级stam-3、第(m-2)级stam-2、第(m-1)级stam-1、第m级stam和第(m+1)级stam+1中的每个的第一扫描晶体管gt1(参见图8)、第一扫描电容器gc1(参见图8)、时钟信号输入端子ckt(参见图8)、时钟条信号输入端子cbt(参见图8)和进位时钟信号输入端子cck(参见图8)中的一个或数据线rdl、gdl和bdl可以位于在第一方向dr1上的每两个相邻的第一像素px1之间。
112.在第一方向dr1上的每两个相邻的第一像素px1可以连接到不同的扫描线,并且可以连接到相同的数据线rdl、gdl和bdl。在一个示例中,在第一方向dr1上的属于第一行的两个相邻的第一像素px1可以连接到不同的扫描线(例如,第一扫描线sl1和第二扫描线sl2)。在该示例中,两个相邻的第一像素px1中的一个可以响应于施加到第一扫描线sl1的扫描信号而从位于该两个相邻的第一像素px1之间的数据线rdl、gdl和bdl接收数据电压,并且另一第一像素px1可以响应于施加到第二扫描线sl2的扫描信号而从数据线rdl、gdl和bdl接收数据电压。
113.第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-3)级stam-3、第(m-2)级stam-2、第(m-1)级stam-1、第m级stam和第(m+1)级stam+1中的每个可以连接到第一扫描线sl1、第二扫描线sl2、第三扫描线sl3、第四扫描线sl4、第五扫描线sl5、

、第(m-3)扫描线slm-3、第(m-2)扫描线slm-2、第(m-1)扫描线slm-1、第m扫描线slm和第(m+1)扫描线slm+1中的一个,并且可以输出扫描信号。
114.第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-3)级stam-3、第(m-2)级stam-2、第(m-1)级stam-1和第m级stam可以布置在它们相应的行中。第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-3)级stam-3、第(m-2)级stam-2、第(m-1)级stam-1和第m级stam中的每个可以位于布置在它们相应的行中的第一像素px1附近,但是可以不与第一像素px1重叠。即,第一级sta1、第二级sta2、第三级sta3、第四级sta4、

、第(m-3)级stam-3、第(m-2)级stam-2、第(m-1)级stam-1和第m级stam中的每个可以位于它们相应
的行中的没有定位第一像素px1的区域中。
115.在一个示例中,如图4中所示,第一级sta1可以位于布置在第一行中的第一像素px1附近。第一级sta1可以连接到第一扫描线sl1并且可以输出扫描信号。第一级sta1可以不与布置在第一行中的第一像素px1重叠。即,第一级sta1可以位于第一行中,但不位于第一像素px1定位的区域中。例如,第一级sta1的第一扫描晶体管gt1、第一扫描电容器gc1、时钟信号输入端子ckt、时钟条信号输入端子cbt和进位时钟信号输入端子cck可以位于第一方向dr1上的第一像素px1之间的剩余空间中、位于第二方向dr2上的第一像素px1和第二像素px2之间的剩余空间中、或者位于第一像素px1的在第二方向dr2上的上侧上的剩余空间中。
116.第二级sta2、第三级sta3、第四级sta4、

、第(m-3)级stam-3、第(m-2)级stam-2、第(m-1)级stam-1和第m级stam与第一级sta1基本上相同,并且因此,将省略对其的详细描述。
117.第(m+1)行中没有布置第一像素px1,但是连接到第(m+1)扫描线slm+1并输出扫描信号的第(m+1)级stam+1是必要的,因为需要第(m+1)扫描线slm+1。第(m+1)级stam+1可以位于第m级stam下方。即,第(m+1)级stam+1可以位于布置在第m行中的第一像素px1下方。由于第(m+1)级stam+1的存在,布置在第m行中的第一像素px1与第一显示面板100的边缘之间在第二方向dr2上的距离gvs1可以增加。随着布置在第m行中的第一像素px1与第一显示面板100的边缘之间在第二方向dr2上的距离gvs1增加,第一显示装置11的第一像素px1和第三显示装置13的第三像素px3之间的距离也可以增加。因此,由于接缝sm的存在,由第一显示装置11和第三显示装置13显示的图像可能出现断开。
118.图5是根据本公开的一些实施方式的第一显示装置的布局图。
119.图5的实施方式与图3的实施方式的不同之处在于,扫描驱动电路gdc包括第一扫描驱动电路gdc1和第二扫描驱动电路gdc2。下文中将描述图5的实施方式,主要集中于与图3的实施方式的不同之处。
120.参考图5,扫描驱动电路gdc可以包括分别位于第一显示区域da1和第n显示区域dan中的第一扫描驱动电路gdc1和第二扫描驱动电路gdc2。
121.第一扫描驱动电路gdc1可以从第一源极驱动电路sdc1接收第一扫描控制信号。第一扫描控制信号可以包括第一时钟信号和第一时钟条信号。第一时钟信号和第一时钟条信号可以具有相反的相位。在一个示例中,在第一时钟信号具有第一电平电压的情况下,第一时钟条信号可以具有第二电平电压,以及在第一时钟信号具有第二电平电压的情况下,第一时钟条信号可以具有第一电平电压。
122.第一扫描驱动电路gdc1可以位于第一显示区域da1的部分中。在一个示例中,第一扫描驱动电路gdc1可以位于第一显示区域da1的一侧上,例如位于第一显示区域da1的左侧上,如图5中所示,但是本公开不限于此。在另一示例中,第一扫描驱动电路gdc1可以位于第一显示区域da1的右侧上或中部中。
123.第一扫描驱动电路gdc1可以包括多个奇数级sta1、sta3、sta5、sta7、

、stam-3、stam-1和stam+1。奇数级sta1、sta3、sta5、sta7、

、stam-3、stam-1和stam+1可以限定为第一组级。奇数级sta1、sta3、sta5、sta7、

、stam-3、stam-1和stam+1可以在第一方向dr1上延伸,并且可以沿着第二方向dr2布置。奇数级sta1、sta3、sta5、sta7、

、stam-3、stam-1和
stam+1可以根据来自第一源极驱动电路sdc1的第一扫描控制信号产生奇数扫描信号。奇数级sta1、sta3、sta5、sta7、

、stam-3、stam-1和stam+1可以连接到奇数扫描线,并且可以顺序地输出奇数扫描信号。
124.第二扫描驱动电路gdc2可以从第n源极驱动电路sdcn接收第二扫描控制信号。第二扫描控制信号可以包括第二时钟信号和第二时钟条信号。第二时钟信号和第二时钟条信号可以具有相反的相位。在一个示例中,在第二时钟信号具有第一电平电压的情况下,第二时钟条信号可以具有第二电平电压,以及在第二时钟信号具有第二电平电压的情况下,第二时钟条信号可以具有第一电平电压。
125.第二扫描驱动电路gdc2可以位于第n显示区域dan的部分中。在一个示例中,第二扫描驱动电路gdc2可以位于第n显示区域dan的一侧上,例如位于第n显示区域dan的右侧上,如图5中所示,但是本公开不限于此。在另一示例中,第二扫描驱动电路gdc2可以位于第n显示区域dan的左侧上或中部中。
126.第二扫描驱动电路gdc2可以包括多个偶数级sta2、sta4、sta6、sta8、

、stam-2和stam。偶数级sta2、sta4、sta6、sta8、

、stam-2和stam可以限定为第二组级。偶数级sta2、sta4、sta6、sta8、

、stam-2和stam可以在第一方向dr1上延伸,并且可以沿着第二方向dr2布置。偶数级sta2、sta4、sta6、sta8、

、stam-2和stam可以根据来自第n源极驱动电路sdcn的第二扫描控制信号产生偶数扫描信号。偶数级sta2、sta4、sta6、sta8、

、stam-2和stam可以连接到偶数扫描线,并且可以顺序地输出偶数扫描信号。
127.在第一扫描驱动电路gdc1和第二扫描驱动电路gdc2分别位于第一显示区域da1和第n显示区域dan中的情况下,如图5中所示,连接到第一扫描驱动电路gdc1的扫描线可以从第一显示区域da1延伸到第n显示区域dan,以及连接到第二扫描驱动电路gdc2的扫描线可以从第n显示区域dan延伸到第一显示区域da1。在这种情况下,从第一扫描驱动电路gdc1到扫描线的右端的距离可以与从第二扫描驱动电路gdc2到扫描线的左端的距离基本上相同。因此,可以减小或最小化第一扫描驱动电路gdc1和第二扫描驱动电路gdc2之间的扫描信号中的rc延迟的差异。
128.图6a是示出图5的第一显示区域的第一级、第三级、

、第(m-3)级、第(m-1)级和第(m+1)级以及第一像素的布局图。图6b是示出图5的第n显示区域的第二级、第四级、

、第(m-2)级和第m级以及第一像素的布局图。
129.图6a和图6b的实施方式与图4的实施方式的不同之处在于,包括第一级sta1、第三级sta3、

、第(m-3)级stam-3、第(m-1)级stam-1和第(m+1)级stam+1的第一扫描驱动电路gdc1位于第一显示区域da1中,以及包括第二级sta2、第四级sta4、

、第(m-2)级stam-2和第m级stam的第二扫描驱动电路gdc2位于第n显示区域dan中。
130.参考图6a和图6b,奇数级sta1、sta3、

、stam-3、stam-1和stam+1可以连接到一条扫描线,并且可以输出扫描信号。奇数级sta1、sta3、

、stam-3、stam-1和stam+1可以布置在它们相应的行中。奇数级sta1、sta3、

、stam-3、stam-1和stam+1中的每个可以位于布置在它们相应行中的第一像素px1附近,但是可以不与第一像素px1重叠。即,奇数级sta1、sta3、

、stam-3、stam-1和stam+1中的每个可以位于它们相应的行中的没有定位第一像素px1的区域中。
131.在一个示例中,如图6a中所示,第一级sta1可以位于布置在第一行中的第一像素
px1附近,第三级sta3可以位于布置在第三行中的第一像素px1附近,第(m-3)级stam-3可以位于布置在第(m-3)行中的第一像素px1附近,第(m-1)级stam-1可以位于布置在第(m-1)行中的第一像素px1附近,以及第(m+1)级stam+1可以位于布置在第m行中的第一像素px1附近。
132.偶数级sta2、sta4、

、stam-2和stam中的每个可以连接到一条扫描线,并且可以输出扫描信号。偶数级sta2、sta4、

、stam-2和stam可以布置在它们相应的行中。偶数级sta2、sta4、

、stam-2和stam中的每个可以位于布置在它们相应的行中的第一像素px1附近,但是可以不与第一像素px1重叠。即,偶数级sta2、sta4、

、stam-2和stam中的每个可以位于它们相应的行中的没有定位第一像素px1的区域中。
133.在一个示例中,如图6b中所示,第二级sta2、第四级sta4、

、第(m-2)级stam-2和第m级stam可以分别布置在与第一级sta1、第三级sta3、

、第(m-3)级stam-3和第(m-1)级stam-1相同的行中。在这种情况下,第二级sta2可以位于布置在第一行中的第一像素px1附近,第四级sta4可以位于布置在第三行中的第一像素px1附近,第(m-2)级stam-2可以位于布置在第(m-3)行中的第一像素px1附近,以及第m级stam可以位于布置在第(m-1)行中的第一像素px1附近。
134.在另一示例中,第二级sta2、第四级sta4、

、第(m-2)级stam-2和第m级stam可以分别布置在与第一级sta1、第三级sta3、

、第(m-3)级stam-3和第(m-1)级stam-1不同的行中。在这种情况下,第二级sta2可以位于布置在第二行中的第一像素px1附近,第四级sta4可以位于布置在第四行中的第一像素px1附近,第(m-2)级stam-2可以位于布置在第(m-2)行中的第一像素px1附近,以及第m级stam可以位于布置在第m行中的第一像素px1附近。
135.在奇数级sta1、sta3、

、stam-3、stam-1和stam+1位于第一显示区域da1中并且偶数级sta2、sta4、

、stam-2和stam位于第n显示区域dan中的情况下,如图6a和图6b中所示,第一扫描驱动电路gdc1可以不包括第m级stam。因此,第一扫描驱动电路gdc1的第(m+1)级stam+1可以位于布置在第m行中的第一像素px1附近。因此,布置在第m行中的第一像素px1与第一显示面板100的边缘之间在第二方向dr2上的距离gvs1可以减小。随着布置在第m行中的第一像素px1与第一显示面板100的边缘之间在第二方向dr2上的距离gvs1减小,第一显示装置11的第一像素px1与第三显示装置13的第三像素px3之间的距离也可以减小。因此,尽管存在接缝sm,但是可以减少或防止由第一显示装置11和第三显示装置13显示的图像出现断开或不连续。
136.第二显示装置12、第三显示装置13和第四显示装置14可以与图5至图6b的第一显示装置11基本上相同,并且因此,将省略对其的详细描述。
137.图7是示出图5的第一级至第(m+1)级的电路图。
138.参考图7,奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1和偶数级sta2、sta4、sta6、

、stam-2和stam中的每个可以包括起始信号输入端子st、复位信号输入端子rt、时钟信号输入端子ckt、时钟条信号输入端子cbt、扫描信号输出端子sout和进位信号输出端子cout。
139.起始信号输入端子st可以连接到第一起始线strl1、第二起始线strl2或先前级的进位信号输出端子cout。例如,第一级sta1的起始信号输入端子st可以连接到第一起始线strl1,以及第二级sta2的起始信号输入端子st可以连接到第二起始线strl2。除了第一级
sta1之外的所有奇数级sta3、sta5、

、stam-3、stam-1和stam+1的起始信号输入端子st可以连接到它们相应先前级的进位信号输出端子cout。在一个示例中,第三级sta3的起始信号输入端子st可以连接到第一级sta1的进位信号输出端子cout。此外,除了第二级sta2之外的所有偶数级sta4、sta6、

、stam-2和stam的起始信号输入端子st可以连接到它们相应先前级的进位信号输出端子cout。在一个示例中,第四级sta4的起始信号输入端子st可以连接到第二级sta2的进位信号输出端子cout。
140.除了第(m+1)级stam+1之外的所有奇数级sta1、sta3、sta5、

、stam-3和stam-1的复位信号输入端子rt可以连接到它们相应后续级的进位信号输出端子cout。在一个示例中,第一级sta1的复位信号输入端子rt可以连接到第三级sta3的进位信号输出端子cout。除了第m级stam之外的所有偶数级sta2、sta4、sta6、

、和stam-2的复位信号输入端子rt可以连接到它们相应后续级的进位信号输出端子cout。在一个示例中,第二级sta2的复位信号输入端子rt可以连接到第四级sta4的进位信号输出端子cout。第(m+1)级stam+1的复位信号输入端子rt可以连接到第一起始线strl1或奇数虚设级的进位信号输出端子cout。第m级stam的复位信号输入端子rt可以连接到第二起始线strl2或偶数虚设级的进位信号输出端子cout。
141.奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1可以公共连接到第一时钟线ckl1和第一时钟条线cbl1。即,奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1的时钟信号输入端子ckt可以全部连接到第一时钟线ckl1,以及奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1的时钟条信号输入端子cbt可以全部连接到第一时钟条线cbl1。
142.偶数级sta2、sta4、sta6、

、stam-2和stam可以公共连接到第二时钟线ckl2和第二时钟条线cbl2。即,偶数级sta2、sta4、sta6、

、stam-2和stam的时钟信号输入端子ckt可以全部连接到第二时钟线ckl2,以及偶数级sta2、sta4、sta6、

、stam-2和stam的时钟条信号输入端子cbt可以全部连接到第二时钟条线cbl2。
143.奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1可以连接到奇数扫描线sl1、sl3、sl5、

、slm-3、slm-1和slm+1。奇数扫描线sl1、sl3、sl5、

、slm-3、slm-1和slm+1可以限定为第一组扫描线。奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1的扫描信号输出端子sout可以连接到奇数扫描线sl1、sl3、sl5、

、slm-3、slm-1和slm+1。在一个示例中,第一级sta1可以连接到第一扫描线sl1,第三级sta3可以连接到第三扫描线sl3,第五级sta5可以连接到第五扫描线sl5,第(m-3)级stam-3可以连接到第(m-3)扫描线slm-3,第(m-1)级stam-1可以连接到第(m-1)扫描线slm-1,以及第(m+1)级stam+1可以连接到第(m+1)扫描线slm+1。
144.偶数级sta2、sta4、sta6、

、stam-2和stam可以连接到偶数扫描线sl2、sl4、sl6、

、slm-2和slm。偶数扫描线sl2、sl4、sl6、

、slm-2和slm可以限定为第二组扫描线。偶数级sta2、sta4、sta6、

、stam-2和stam的扫描信号输出端子sout可以连接到偶数扫描线sl2、sl4、sl6、

、slm-2和slm。在一个示例中,第二级sta2可以连接到第二扫描线sl2,第四级sta4可以连接到第四扫描线sl4,第六级sta6可以连接到第六扫描线sl6,第(m-2)级stam-2可以连接到第(m-2)扫描线slm-2,以及第m级stam可以连接到第m扫描线slm。
145.奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1的进位信号输出端子cout可以连接到它们相应先前级的复位信号输入端子rt和它们相应后续级的起始信号输入端子
st。然而,第一级sta1的进位信号输出端子cout可以连接到第三级sta3的起始信号输入端子st,并且第(m+1)级stam+1的进位信号输出端子cout可以连接到第(m-1)级stam-1的复位信号输入端子rt。
146.偶数级sta2、sta4、sta6、

、stam-2和stam的进位信号输出端子cout可以连接到它们相应先前级的复位信号输入端子rt和它们相应后续级的起始信号输入端子st。然而,第二级sta2的进位信号输出端子cout可以连接到第四级sta4的起始信号输入端子st,并且第m级stam的进位信号输出端子cout可以连接到第(m-2)级stam-2的复位信号输入端子rt。
147.图8是图7的第一级的详细电路图。
148.参考图8,第一级sta1可以接收扫描控制信号并且可以输出扫描信号。在一个示例中,第一级sta1可以接收作为扫描控制信号的输入到时钟信号输入端子ckt的时钟信号、输入到时钟条信号输入端子cbt的时钟条信号、输入到进位时钟信号输入端子cck的进位时钟信号、输入到第一输入单元s1的第一输入信号、输入到第二输入单元s2的第二输入信号、输入到第五输入单元s5的第五输入信号、输入到第六输入单元s6的第六输入信号、输入到第一电源输入单元vss1的第一电源电压和输入到第二电源输入单元vss2的第二电源电压。然而,扫描控制信号没有特别限制。
149.第一级sta1可以包括多个扫描晶体管和多个扫描电容器。在一个示例中,第一级sta1可以包括第一扫描晶体管gt1至第十三扫描晶体管gt13以及第一扫描电容器gc1至第三扫描电容器gc3。
150.第一扫描晶体管gt1可以由第一节点n1的电压导通,以将输入到时钟信号输入端子ckt的时钟信号提供给扫描信号输出端子sout。在一个示例中,第一扫描晶体管gt1可以是第一级sta1的上拉晶体管,但是本公开不限于此。第一扫描晶体管gt1的栅电极可以连接到第一节点n1,第一扫描晶体管gt1的漏电极可以连接到时钟信号输入端子ckt,以及第一扫描晶体管gt1的源电极可以连接到扫描信号输出端子sout。
151.第一扫描电容器gc1可以连接在第一节点n1和扫描信号输出端子sout之间。第一扫描电容器gc1可以连接在第一扫描晶体管gt1的栅电极和源电极之间。因此,第一扫描电容器gc1可以维持第一扫描晶体管gt1的栅电极和源电极之间的电势差(或保持与第一扫描晶体管gt1的栅电极和源电极之间的电势差相对应的电荷)。
152.第二扫描晶体管gt2可以由来自时钟条信号输入端子cbt的时钟条信号导通,以向扫描信号输出端子sout放电与输入到第一电源输入单元vss1的第一电源电压一样低的电压。在一个示例中,第二扫描晶体管gt2可以是第一级sta1的下拉晶体管,但是本公开不限于此。第二扫描晶体管gt2的栅电极可以连接到时钟条信号输入端子cbt,第二扫描晶体管gt2的漏电极可以连接到扫描信号输出端子sout,以及第二扫描晶体管gt2的源电极可以连接到第一电源输入单元vss1。
153.第三扫描晶体管gt3可以由来自在第一级sta1之前的级的进位信号或起始信号输入端子st的起始信号来导通,以将先前级的进位信号或起始信号提供给第一节点n1。在一个示例中,第三扫描晶体管gt3可以是包括第(3-1)扫描晶体管gt3-1和第(3-2)扫描晶体管gt3-2的双晶体管。第(3-1)扫描晶体管gt3-1的栅电极和漏电极可以连接到起始信号输入端子st,以及第(3-1)扫描晶体管gt3-1的源电极可以连接到第(3-2)扫描晶体管gt3-2的漏电极。第(3-2)扫描晶体管gt3-2的栅电极可以连接到起始信号输入端子st,第(3-2)扫描晶
体管gt3-2的漏电极可以连接到第(3-1)扫描晶体管gt3-1的源电极,以及第(3-2)扫描晶体管gt3-2的源电极可以连接到第一节点n1。由于第(3-1)扫描晶体管gt3-1的源电极和第(3-2)扫描晶体管gt3-2的漏电极连接到第二节点n2,因此可以减小或最小化第(3-1)扫描晶体管gt3-1和第(3-2)扫描晶体管gt3-2之间的泄漏电流。
154.第四扫描晶体管gt4可以由来自第五输入单元s5的第五输入信号导通,以对第一节点n1放电。第四扫描晶体管gt4可以是包括第(4-1)扫描晶体管gt4-1和第(4-2)扫描晶体管gt4-2的双晶体管。第(4-1)扫描晶体管gt4-1的栅电极可以连接到第五输入单元s5,第(4-1)扫描晶体管gt4-1的漏电极可以连接到第一节点n1,以及第(4-1)扫描晶体管gt4-1的源电极可以连接到第(4-2)扫描晶体管gt4-2的漏电极。第(4-2)扫描晶体管gt4-2的栅电极可以连接到第五输入单元s5,第(4-2)扫描晶体管gt4-2的漏电极可以连接到第(4-1)扫描晶体管gt4-1的源电极,以及第(4-2)扫描晶体管gt4-2的源电极可以连接到第二电源输入单元vss2。由于第(4-1)扫描晶体管gt4-1的源电极和第(4-2)扫描晶体管gt4-2的漏电极连接到第二节点n2,因此可以减小或最小化第(4-1)扫描晶体管gt4-1和第(4-2)扫描晶体管gt4-2之间的泄漏电流。
155.第五扫描晶体管gt5可以由来自复位信号输入端子rt的在第一级sta1之后的级的进位信号导通,以对第一节点n1放电。第五扫描晶体管gt5可以是包括第(5-1)扫描晶体管gt5-1和第(5-2)扫描晶体管gt5-2的双晶体管。第(5-1)扫描晶体管gt5-1的栅电极可以连接到复位信号输入端子rt,第(5-1)扫描晶体管gt5-1的漏电极可以连接到第一节点n1,以及第(5-1)扫描晶体管gt5-1的源电极可以连接到第(5-2)扫描晶体管gt5-2的漏电极。第(5-2)扫描晶体管gt5-2的栅电极可以连接到复位信号输入端子rt,第(5-2)扫描晶体管gt5-2的漏电极可以连接到第(5-1)扫描晶体管gt5-1的源电极,以及第(5-2)扫描晶体管gt5-2的源电极可以连接到第二电源输入单元vss2。由于第(5-1)扫描晶体管gt5-1的源电极和第(5-2)扫描晶体管gt5-2的漏电极连接到第二节点n2,因此可以减小或最小化第(5-1)扫描晶体管gt5-1和第(5-2)扫描晶体管gt5-2之间的泄漏电流。
156.第六扫描晶体管gt6可以由第一节点n1的电压导通,以将来自第六输入单元s6的第六输入信号提供给第二节点n2。第六扫描晶体管gt6可以是包括第(6-1)扫描晶体管gt6-1和第(6-2)扫描晶体管gt6-2的双晶体管。第(6-1)扫描晶体管gt6-1的栅电极可以连接到第一节点n1,第(6-1)扫描晶体管gt6-1的漏电极可以连接到第六输入单元s6,以及第(6-1)扫描晶体管gt6-1的源电极可以连接到第(6-2)扫描晶体管gt6-2的漏电极。第(6-2)扫描晶体管gt6-2的栅电极可以连接到第一节点n1,第(6-2)扫描晶体管gt6-2的漏电极可以连接到第(6-1)扫描晶体管gt6-1的源电极,以及第(6-2)扫描晶体管gt6-2的源电极可以连接到第二节点n2。
157.第七扫描晶体管gt7可以由来自进位时钟信号输入端子cck的进位时钟信号导通,以将第一节点n1的电压输出到进位信号输出端子cout。第七扫描晶体管gt7可以是包括第(7-1)扫描晶体管gt7-1和第(7-2)扫描晶体管gt7-2的双晶体管。第(7-1)扫描晶体管gt7-1的栅电极可以连接到进位时钟信号输入端子cck,第(7-1)扫描晶体管gt7-1的漏电极可以连接到第一节点n1,以及第(7-1)扫描晶体管gt7-1的源电极可以连接到第(7-2)扫描晶体管gt7-2的漏电极。第(7-2)扫描晶体管gt7-2的栅电极可以连接到进位时钟信号输入端子cck,第(7-2)扫描晶体管gt7-2的漏电极可以连接到第(7-1)扫描晶体管gt7-1的源电极,以
及第(7-2)扫描晶体管gt7-2的源电极可以连接到进位信号输出端子cout。由于第(7-1)扫描晶体管gt7-1的源电极和第(7-2)扫描晶体管gt7-2的漏电极连接到第二节点n2,因此可以减小或最小化第(7-1)扫描晶体管gt7-1和第(7-2)扫描晶体管gt7-2之间的泄漏电流。
158.第八扫描晶体管gt8可以由第一节点n1的电压导通,以将来自进位时钟信号输入端子cck的进位时钟信号提供给进位信号输出端子cout。第八扫描晶体管gt8的栅电极可以连接到第一节点n1,第八扫描晶体管gt8的漏电极可以连接到进位时钟信号输入端子cck,以及第八扫描晶体管gt8的源电极可以连接到进位信号输出端子cout。
159.第二扫描电容器gc2可以连接在第一节点n1和进位信号输出端子cout之间。第二扫描电容器gc2可以连接在第八扫描晶体管gt8的栅电极和源电极之间。因此,第二扫描电容器gc2可以维持第八扫描晶体管gt8的栅电极和源电极之间的电势差(或保持与第八扫描晶体管gt8的栅电极和源电极之间的电势差相对应的电荷)。
160.第九扫描晶体管gt9可以由来自第二输入单元s2的第二输入信号导通,以将第十扫描晶体管gt10的源电极连接到第一节点n1。第九扫描晶体管gt9可以是包括第(9-1)扫描晶体管gt9-1和第(9-2)扫描晶体管gt9-2的双晶体管。第(9-1)扫描晶体管gt9-1的栅电极可以连接到第二输入单元s2,第(9-1)扫描晶体管gt9-1的漏电极可以连接到第十扫描晶体管gt10的源电极,以及第(9-1)扫描晶体管gt9-1的源电极可以连接到第(9-2)扫描晶体管gt9-2的漏电极。第(9-2)扫描晶体管gt9-2的栅电极可以连接到第二输入单元s2,第(9-2)扫描晶体管gt9-2的漏电极可以连接到第(9-1)扫描晶体管gt9-1的源电极,以及第(9-2)扫描晶体管gt9-2的源电极可以连接到第一节点n1。由于第(9-1)扫描晶体管gt9-1的源电极和第(9-2)扫描晶体管gt9-2的漏电极连接到第二节点n2,因此可以减小或最小化第(9-1)扫描晶体管gt9-1和第(9-2)扫描晶体管gt9-2之间的泄漏电流。
161.第十扫描晶体管gt10可以由第三节点n3的电压导通,以将来自第六输入单元s6的第六输入信号提供给第(9-1)扫描晶体管gt9-1的漏电极。第十扫描晶体管gt10的栅电极可以连接到第三节点n3,第十扫描晶体管gt10的漏电极可以连接到第六输入单元s6,以及第十扫描晶体管gt10的源电极可以连接到第(9-1)扫描晶体管gt9-1的漏电极。
162.第三扫描电容器gc3可以连接在第三节点n3和用于第六输入信号的输入端子(例如,s6)之间。第三扫描电容器gc3可以连接在第十扫描晶体管gt10的栅电极和漏电极之间。因此,第三扫描电容器gc3可以维持第十扫描晶体管gt10的栅电极和漏电极之间的电势差(或保持与第十扫描晶体管gt10的栅电极和漏电极之间的电势差相对应的电荷)。
163.第十一扫描晶体管gt11可以由来自第一输入单元s1的第一输入信号导通,以将进位信号输出端子cout连接到第三节点n3。第十一扫描晶体管gt11可以是包括第(11-1)扫描晶体管gt11-1和第(11-2)扫描晶体管gt11-2的双晶体管。第(11-1)扫描晶体管gt11-1的栅电极可以连接到第一输入单元s1,第(11-1)扫描晶体管gt11-1的漏电极可以连接到进位信号输出端子cout,以及第(11-1)扫描晶体管gt11-1的源电极可以连接到第(11-2)扫描晶体管gt11-2的漏电极。第(11-2)扫描晶体管gt11-2的栅电极可以连接到第一输入单元s1,第(11-2)扫描晶体管gt11-2的漏电极可以连接到第(11-1)扫描晶体管gt11-1的源电极,以及第(11-2)扫描晶体管gt11-2的源电极可以连接到第三节点n3。由于第(11-1)扫描晶体管gt11-1的源电极和第(11-2)扫描晶体管gt11-2的漏电极连接到第十二扫描晶体管gt12的源电极,因此可以减小或最小化第(11-1)扫描晶体管gt11-1和第(11-2)扫描晶体管gt11-2
之间的泄漏电流。
164.第十二扫描晶体管gt12可以由第三节点n3的电压导通,以将来自第六输入单元s6的第六输入信号提供给第(11-1)扫描晶体管gt11-1的源电极或第(11-2)扫描晶体管gt11-2的漏电极。第十二扫描晶体管gt12的栅电极可以连接到第三节点n3,第十二扫描晶体管gt12的漏电极可以连接到第六输入单元s6,以及第十二扫描晶体管gt12的源电极可以连接到第(11-1)扫描晶体管gt11-1的源电极和第(11-2)扫描晶体管gt11-2的漏电极。因此,第十二扫描晶体管gt12可以维持第(11-1)扫描晶体管gt11-1和第(11-2)扫描晶体管gt11-2之间的电势差。
165.第十三扫描晶体管gt13可以由来自第五输入单元s5的第五输入信号导通,以将进位信号输出端子cout连接到第二电源输入单元vss2。第十三扫描晶体管gt13的栅电极可以连接到第五输入单元s5,第十三扫描晶体管gt13的漏电极可以连接到进位信号输出端子cout,以及第十三扫描晶体管gt13的源电极可以连接到第二电源输入单元vss2。
166.如图8中所示,第一级sta1可以位于第一显示区域da1中,并且可以接收作为扫描控制信号的时钟信号、时钟条信号、进位时钟信号、第一输入信号、第二输入信号、第五输入信号、第六输入信号、第一电源电压和第二电源电压。由于第一级sta1包括第一扫描晶体管gt1至第十三扫描晶体管gt13以及第一扫描电容器gc1至第三扫描电容器gc3,因此第一级sta1可以输出扫描信号和进位信号。
167.其它奇数级,例如第三级sta3、第五级sta5、

、第(m-3)级stam-3、第(m-1)级stam-1和第(m+1)级stam+1、以及偶数级sta2、sta4、sta6、

、stam-2和stam可以与图8的第一级sta1基本上相同,并且因此,将省略对其的详细描述。
168.图9是示出第一像素和图8的第一级的元件的布局的布局图。
169.图6a示出了第一级sta1布置成一行,例如第一行,但是为了方便起见,图9示出了第一级sta1的元件布置成两行,例如第一行和第二行。为了便于解释,在图9中省略了第一级sta1的第四扫描晶体管gt4、第二扫描电容器gc2和扫描信号输出端子sout。
170.参考图9,第一级sta1的元件可以位于没有定位第一像素px1的区域中。第一级sta1的元件可以位于第一方向dr1上的第一像素px1之间的剩余空间中,但是本公开不限于此。即,第一级sta1的元件可以位于第二方向dr2上的第一像素px1和第二像素px2之间的剩余空间中、或者位于第一像素px1在第二方向dr2上的上侧上的剩余空间中。第一级sta1的元件是指第一扫描晶体管gt1至第十三扫描晶体管gt13以及第一扫描电容器gc1至第三扫描电容器gc3。
171.时钟信号输入端子ckt、扫描信号输出端子sout(例如,参见图8)、第一扫描晶体管gt1、第九扫描晶体管gt9、第十一扫描晶体管gt11、第十二扫描晶体管gt12、第十三扫描晶体管gt13、第五扫描晶体管gt5、第七扫描晶体管gt7、第八扫描晶体管gt8、第二扫描晶体管gt2和进位时钟信号输入端子cck可以在第一行中在第一像素px1之间的剩余空间中以左至右的方向顺序布置。
172.时钟信号输入端子ckt、扫描信号输出端子sout、第一扫描电容器gc1、第九扫描晶体管gt9、第十扫描晶体管gt10、第三扫描电容器gc3、第三扫描晶体管gt3、第六扫描晶体管gt6、空白空间和进位时钟信号输入端子cck可以在第二行中的第一像素px1之间的剩余空间中以左至右的方向顺序布置。
173.其它奇数级,例如第三级sta3、第五级sta5、

、第(m-3)级stam-3、第(m-1)级stam-1和第(m+1)级stam+1、以及偶数级sta2、sta4、sta6、

、stam-2和stam可以具有与图9的第一级sta1基本上相同的布局,并且因此,将省略对其的详细描述。
174.如图9中所示,奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1和偶数级sta2、sta4、sta6、

、stam-2和stam中的每个的元件可以适当地分布在第一像素px1之间的剩余空间中。因此,由于不需要用于奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1和偶数级sta2、sta4、sta6、

、stam-2和stam的空间,所以可以省略用于布置奇数级sta1、sta3、sta5、

、stam-3、stam-1和stam+1和偶数级sta2、sta4、sta6、

、stam-2和stam中的每个的元件的非显示区域。因此,尽管存在接缝sm,但是可以防止由第一显示装置11和第二显示装置12显示的图像或者由第一显示装置11和第三显示装置13显示的图像出现断开。
175.图10是示出图9的两个第一像素的布局图,这两个第一像素彼此相邻,并且数据线插置在它们之间。图11是图10的第一子像素的布局图。图12是图10的第二子像素的布局图。图13是图10的第三子像素的布局图。
176.参考图10至图13,第一扫描线sl1、第二扫描线sl2、第一水平电源线hvsl和第二水平电源线hvdl可以在第一方向dr1上延伸。第一扫描线sl1、第二扫描线sl2、第一水平电源线hvsl和第二水平电源线hvdl可以彼此并联布置。第一扫描线sl1、第二扫描线sl2、第一水平电源线hvsl和第二水平电源线hvdl可以在第二方向dr2上彼此隔开。
177.红色数据线rdl、绿色数据线gdl和蓝色数据线bdl、第一电源线vsl、第二电源线vdl和感测线snl可以彼此并联布置。红色数据线rdl、绿色数据线gdl和蓝色数据线bdl、第一电源线vsl、第二电源线vdl和感测线snl可以在第一方向dr1上彼此隔开。
178.第一电源线vsl中的每个可以通过至少一个第一电源接触孔vsct1连接到第一水平电源线hvsl。因此,第一水平电源线hvsl可以具有与第一电源线vsl基本上相同的电势。即,第一水平电源线hvsl可以接收第一电源电压。
179.第二电源线vdl中的每个可以通过至少一个第二电源接触孔vdct1连接到第二水平电源线hvdl。因此,第二水平电源线hvdl可以具有与第二电源线vdl基本上相同的电势。即,第二水平电源线hvdl可以接收第二电源电压。
180.第一扫描线sl1和第二扫描线sl2中的每个可以通过第一扫描接触孔sct1和第二扫描接触孔sct2连接到第二栅电极ge2。第一扫描接触孔sct1和第二扫描接触孔sct2可以彼此隔开。可以不提供第一扫描接触孔sct1和第二扫描接触孔sct2中的一个。第二栅电极ge2可以包括在第一方向dr1上延伸的第一延伸部和在第二方向dr2上延伸的第二延伸部。第二栅电极ge2的第一延伸部可以与第一扫描线sl1或第二扫描线sl2重叠。第二栅电极ge2的第二延伸部可以定位成与红色数据线rdl、绿色数据线gdl和蓝色数据线bdl中与其最接近的任一个相邻。
181.第一扫描线sl1和第二扫描线sl2中的每个可以通过第三扫描接触孔sct3连接到第三栅电极ge3。第三栅电极ge3可以在第二方向dr2上延伸。
182.彼此相邻的且红色数据线rdl、绿色数据线gdl和蓝色数据线bdl插置在它们之间的两个第一像素px1中的一个可以连接到第一扫描线sl1,并且另一第一像素px1可以连接到第二扫描线sl2。在一个示例中,在红色数据线rdl、绿色数据线gdl和蓝色数据线bdl的左侧的左第一像素px1可以连接到第一扫描线sl1,以及在红色数据线rdl、绿色数据线gdl和
蓝色数据线bdl的右侧的右第一像素px1可以连接到第二扫描线sl2。
183.第一像素px1中的每个可以包括第一子像素spx1、第二子像素spx2和第三子像素spx3。第一子像素spx1可以根据来自红色数据线rdl的数据电压输出红光。第二子像素spx2可以根据来自绿色数据线gdl的数据电压输出绿光。第三子像素spx3可以根据来自蓝色数据线bdl的数据电压输出蓝光。然而,从第一子像素spx1、第二子像素spx2和第三子像素spx3输出的光的颜色没有特别限制。
184.第一子像素spx1、第二子像素spx2和第三子像素spx3可以沿着第二方向dr2布置。第一子像素spx1、第二子像素spx2和第三子像素spx3可以与红色数据线rdl、绿色数据线gdl和蓝色数据线bdl中的至少一个、第一电源线vsl中的一个、第二电源线vdl中的一个以及感测线snl中的一个重叠。
185.第一子像素spx1、第二子像素spx2和第三子像素spx3可以在第三方向dr3(例如,衬底的厚度方向)上不与第一电源线vsl重叠。此外,第一子像素spx1、第二子像素spx2和第三子像素spx3可以在第三方向dr3上不与第一扫描线sl1、第二扫描线sl2、第一水平电源线hvsl和第二水平电源线hvdl重叠。第一子像素spx1、第二子像素spx2和第三子像素spx3可以位于第一扫描线sl1和第二扫描线sl2之间。
186.其间插置有红色数据线rdl、绿色数据线gdl和蓝色数据线bdl的两个相邻的第一子像素spx1可以连接到相同的数据线,例如红色数据线rdl。其间插置有红色数据线rdl、绿色数据线gdl和蓝色数据线bdl的两个相邻的第二子像素spx2可以连接到相同的数据线,例如绿色数据线gdl。其间插置有红色数据线rdl、绿色数据线gdl和蓝色数据线bdl的两个相邻的第三子像素spx3可以连接到相同的数据线,例如蓝色数据线bdl。
187.替代地,其间插置有红色数据线rdl、绿色数据线gdl和蓝色数据线bdl的两个相邻的第一子像素spx1可以连接到不同的数据线。在一个示例中,左第一像素px1的第一子像素spx1可以连接到蓝色数据线bdl,并且右第一像素px1的第一子像素spx1可以连接到红色数据线rdl。
188.此外,替代地,其间插置有红色数据线rdl、绿色数据线gdl和蓝色数据线bdl的两个相邻的第二子像素spx2可以连接到不同的数据线。在一个示例中,左第一像素px1的第二子像素spx2可以连接到红色数据线rdl,并且右第一像素px1的第二子像素spx2可以连接到蓝色数据线bdl。
189.此外,替代地,其间插置有红色数据线rdl、绿色数据线gdl和蓝色数据线bdl的两个相邻的第三子像素spx3可以连接到不同的数据线。
190.参考图11,第一子像素spx1可以包括第一晶体管st1、第二晶体管st2、第三晶体管st3和电容器cst。
191.第一晶体管st1可以包括第一栅电极ge1、第一有源层act1、第一源电极se1和第一漏电极de1。第一栅电极ge1可以与电容器cst的第一电极ce1形成为一个主体。第一有源层act1可以在第三方向dr3上与第一栅电极ge1重叠。第一源电极se1可以位于第一有源层act1的一侧上,例如位于第一有源层act1的右侧上。第一源电极se1可以通过第一源极接触孔sst1连接到阳极连接电极ande以及电容器cst的第二电极ce2的第一子电极ce21。第一漏电极de1可以位于第一有源层act1的另一侧上,例如位于第一有源层act1的左侧上。第一漏电极de1可以通过第一漏极接触孔ddt1连接到第二电源线vdl。阳极连接电极ande可以连接
到像素电极171(例如,参见图16),像素电极171通过阳极接触孔anct电连接到发光元件le(例如,参见图16)。
192.第二晶体管st2可以包括第二栅电极ge2、第二有源层act2、第二源电极se2和第二漏电极de2。第二有源层act2可以在第三方向dr3上与第二栅电极ge2重叠。第二源电极se2可以位于第二有源层act2的一侧上,例如位于第二有源层act2的右侧上。第二源电极se2可以通过第二数据接触孔dct2连接到数据连接电极dce。数据连接电极dce可以通过第一数据接触孔dct1连接到红色数据线rdl、绿色数据线gdl和蓝色数据线bdl中的一个。第二漏电极de2可以位于第二有源层act2的另一侧上,例如位于第二有源层act2的左侧上。第二漏电极de2可以通过第一电源连接孔bct1连接到连接电极be1。连接电极be1可以通过第二电源连接孔bct2连接到第一栅电极ge1以及电容器cst的第一电极ce1。
193.第三晶体管st3可以包括第三栅电极ge3、第三有源层act3、第三源电极se3和第三漏电极de3。第三有源层act3可以在第三方向dr3上与第三栅电极ge3重叠。第三源电极se3可以位于第三有源层act3的一侧上,例如位于第三有源层act3的右侧上。第三源电极se3可以通过第二源极接触孔sst2连接到阳极连接电极ande以及电容器cst的第二电极ce2。第三漏电极de3可以位于第三有源层act3的另一侧上,例如位于第三有源层act3的左侧上。第三漏电极de3可以通过第二漏极接触孔ddt2连接到感测连接电极sne。
194.电容器cst可以包括第一电极ce1和第二电极ce2。第一电极ce1可以与第一栅电极ge1形成为一个主体。第二电极ce2可以包括第一子电极ce21和第二子电极ce22。第一子电极ce21可以与阳极连接电极ande形成为一个主体。第二子电极ce22可以通过电容器接触孔cet连接到第一子电极ce21。电容器cst的第一电极ce1、第一子电极ce21和第二子电极ce22可以在第三方向dr3上彼此重叠。电容器cst的第一电极ce1可以在第三方向dr3上位于第一子电极ce21和第二子电极ce22之间。由于第一电极ce1和第一子电极ce21彼此重叠并且第一电极ce1和第二子电极ce22彼此重叠时,因此可以形成电容器cst。
195.参考图12,第二子像素spx2可以包括第一晶体管st1'、第二晶体管st2'、第三晶体管st3'和电容器cst'。
196.第一晶体管st1'可以包括第一栅电极ge1'、第一有源层act1'、第一源电极se1'和第一漏电极de1'。第一晶体管st1'的第一栅电极ge1'、第一有源层act1'、第一源电极se1'和第一漏电极de1'分别与图11的第一晶体管st1的第一栅电极ge1、第一有源层act1、第一源电极se1和第一漏电极de1基本上相同,并且因此,将省略对其的详细描述。
197.第二晶体管st2'可以包括第二栅电极ge2'、第二有源层act2'、第二源电极se2'和第二漏电极de2'。第二晶体管st2'的第二栅电极ge2'、第二有源层act2'、第二源电极se2'和第二漏电极de2'分别与图11的第二晶体管st2的第二栅电极ge2、第二有源层act2、第二源电极se2和第二漏电极de2基本上相同,并且因此,将省略对其的详细描述。
198.第三晶体管st3'可以包括第三栅电极ge3'、第三有源层act3'、第三源电极se3'和第三漏电极de3'。第三晶体管st3'的第三栅电极ge3'、第三有源层act3'、第三源电极se3'和第三漏电极de3'分别与图11的第三晶体管st3的第三栅电极ge3、第三有源层act3、第三源电极se3和第三漏电极de3基本上相同,并且因此,将省略对其的详细描述。
199.电容器cst'可以包括第一电极ce1'和第二电极ce2',并且第二电极ce2'可以包括第一子电极ce21'和第二子电极ce22'。第一电极ce1'以及第二电极ce2'的第一子电极
ce21'和第二子电极ce22'可以分别与图11的第一电极ce1以及第二电极ce2的第一子电极ce21和第二子电极ce22基本上相同,并且因此,将省略对其的详细描述。
200.第二子像素spx2的连接电极be1'、数据连接电极dce'、阳极连接电极ande'和接触孔dct1'、dct2'、sst1'、sst2'、ddt1'、ddt2'、anct'和cet'以及连接孔bct1'、bct2'分别与图11的第一子像素spx1的连接电极be1、数据连接电极dce、阳极连接电极ande和接触孔dct1、dct2、sst1、sst2、ddt1、ddt2、anct和cet以及连接孔bct1、bct2基本上相同,并且因此,将省略对其的详细描述。
201.参考图13,第三子像素spx3可以包括第一晶体管st1”、第二晶体管st2”、第三晶体管st3”和电容器cst”。
202.第一晶体管st1”可以包括第一栅电极ge1”、第一有源层act1”、第一源电极se1”和第一漏电极de1”。第一晶体管st1”的第一栅电极ge1”、第一有源层act1”、第一源电极se1”和第一漏电极de1”分别与图11的第一晶体管st1的第一栅电极ge1、第一有源层act1、第一源电极se1和第一漏电极de1基本上相同,并且因此,将省略对其的详细描述。
203.第二晶体管st2”可以包括第二栅电极ge2”、第二有源层act2”、第二源电极se2”和第二漏电极de2”。第二晶体管st2”的第二栅电极ge2”、第二有源层act2”、第二源电极se2”和第二漏电极de2”分别与图11的第二晶体管st2的第二栅电极ge2、第二有源层act2、第二源电极se2和第二漏电极de2基本上相同,并且因此,将省略对其的详细描述。
204.第三晶体管st3”可以包括第三栅电极ge3”、第三有源层act3”、第三源电极se3”和第三漏电极de3”。第三晶体管st3”的第三栅电极ge3”、第三有源层act3”、第三源电极se3”和第三漏电极de3”分别与图11的第三晶体管st3的第三栅电极ge3、第三有源层act3、第三源电极se3和第三漏电极de3基本上相同,并且因此,将省略对其的详细描述。
205.电容器cst”可以包括第一电极ce1”和第二电极ce2”,并且第二电极ce2”可以包括第一子电极ce21”和第二子电极ce22”。第一电极ce1”以及第二电极ce2”的第一子电极ce21”和第二子电极ce22”可以分别与图11的第一电极ce1以及第二电极ce2的第一子电极ce21和第二子电极ce22基本上相同,并且因此,将省略对其的详细描述。
206.第三子像素spx3的连接电极be1”、数据连接电极dce”、阳极连接电极ande”和接触孔dct1”、dct2”、sst1”、sst2”、ddt1”、ddt2”、anct”和cet”以及连接孔bct1”、bct2”分别与图11的第一子像素spx1的连接电极be1、数据连接电极dce、阳极连接电极ande和接触孔dct1、dct2、sst1、sst2、ddt1、ddt2、anct和cet以及连接孔bct1、bct2基本上相同,并且因此,将省略对其的详细描述。
207.图14是图9的第一扫描晶体管的布局图。图15是图9的第一扫描电容器的布局图。
208.参考图14和图15,第一扫描晶体管gt1可以在第二方向dr2上位于第一扫描线sl1和第二扫描线sl2之间。第一扫描晶体管gt1可以包括扫描栅电极gge、扫描源电极gse、扫描漏电极gde和扫描有源层gact。
209.第一扫描电容器gc1可以在第二方向dr2上位于第二扫描线sl2和第三扫描线sl3之间。第一扫描电容器gc1可以包括第一扫描电容器电极gcae1和第二扫描电容器电极gcae2。
210.扫描栅电极gge可以在第一方向dr1上延伸。扫描栅电极gge可以连接到栅极连接电极gce。栅极连接电极gce可以包括第一栅极连接电极gce1、第二栅极连接电极gce2、第三
栅极连接电极gce3和第四栅极连接电极gce4。第一栅极连接电极gce1和第二栅极连接电极gce2可以在第二方向dr2上延伸,并且第三栅极连接电极gce3可以在第一方向dr1上延伸。在这种情况下,扫描栅电极gge的第一端可以连接到第一栅极连接电极gce1,以及扫描栅电极gge的第二端可以连接到第二栅极连接电极gce2。此外,第三栅极连接电极gce3的第一端可以连接到第一栅极连接电极gce1,以及第三栅极连接电极gce3的第二端可以连接到第二栅极连接电极gce2。第四栅极连接电极gce4可以连接到第一栅极连接电极gce1,并且可以通过栅极连接接触孔gct4连接到第一节点n1。
211.扫描有源层gact可以在第三方向dr3上与扫描栅电极gge重叠。扫描有源层gact可以在第三方向dr3上不与第三栅极连接电极gce3重叠。
212.扫描源电极gse可以位于扫描有源层gact的第一侧上,例如位于扫描有源层gact的下侧上,并且扫描漏电极gde可以位于扫描有源层gact的第二侧上,例如位于扫描有源层gact的上侧上。
213.扫描源电极gse可以在第二方向dr2上与另一对彼此相邻的扫描源电极gse和扫描漏电极gde中的扫描漏电极gde隔开。第三栅极连接电极gce3可以在第二方向dr2上位于扫描源电极gse与另一对彼此相邻的扫描源电极gse和扫描漏电极gde中的扫描漏电极gde之间。扫描源电极gse和扫描漏电极gde可以在第三方向dr3上不与第三栅极连接电极gce3重叠。
214.扫描源电极gse可以通过扫描源极接触孔gsct连接到源极连接电极sce,并且通过扫描漏极接触孔gdct连接到数据连接电极dce。
215.源极连接电极sce可以包括主干源极连接电极sse和分支源极连接电极bse。主干源极连接电极sse可以在第二方向dr2上延伸,并且分支源极连接电极bse可以在第一方向dr1上延伸。扫描源电极gse可以通过扫描源极接触孔gsct连接到分支源极连接电极bse。
216.主干源极连接电极sse可以通过源极连接接触孔gct3连接到电容器连接电极cce。电容器连接电极cce可以在第二方向dr2上延伸。电容器连接电极cce可以与第二扫描线sl2、第一水平电源线hvsl、第一节点n1和第二水平电源线hvdl交叉。电容器连接电极cce可以连接到输出连接线socl,输出连接线socl通过输出接触孔oct连接到扫描信号输出端子sout。电容器连接电极cce可以通过电容器接触孔cact连接到第一扫描电容器电极gcae1。
217.第一扫描电容器电极gcae1可以在第三方向dr3上与连接到第四栅极连接电极gce4的第二扫描电容器电极gcae2重叠。第一扫描电容器gc1可以由第一扫描电容器电极gcae1和第二扫描电容器电极gcae2形成。
218.数据连接电极dce可以包括主干数据连接电极sde和分支数据连接电极bde。主干数据连接电极sde可以在第二方向dr2上延伸,并且分支数据连接电极bde可以在第一方向dr1上延伸。分支源极连接电极bse和分支数据连接电极bde可以沿着第二方向dr2交替布置。扫描漏电极gde可以通过扫描漏极接触孔gdct连接到分支数据连接电极bde。
219.主干数据连接电极sde可以通过漏极连接接触孔gct2连接到时钟连接电极ckce。时钟连接电极ckce可以与第二扫描线sl2和第一水平电源线hvsl交叉。时钟连接电极ckce可以通过时钟连接接触孔gct1连接到扫描时钟连接线ckcl,扫描时钟连接线ckcl连接到时钟信号输入端子ckt。
220.如图14中所示,由于第一扫描晶体管gt1的扫描源电极gse连接到它们相应的分支
源极连接电极bse,并且扫描漏电极gde连接到它们相应的分支数据连接电极bde,因此扫描有源层gact可以用作沟道。因此,第一扫描晶体管gt1可以经由多个沟道将输入到时钟信号输入端子ckt的时钟信号稳定地输出到扫描信号输出端子sout。
221.图16是沿着图11的线a-a'截取的剖视图。图17是沿着图14的线b-b'截取的剖视图。图18是沿着图15的线c-c'截取的剖视图。
222.参考图16至图18,第一衬底sub1可以由绝缘材料形成。在一个示例中,第一衬底sub1可以包括诸如聚酰亚胺的有机材料。
223.第一阻挡膜br1可以位于第一衬底sub1上。第一阻挡膜br1是用于保护第一晶体管st1和发光元件le免受湿气的影响的膜,该湿气可以穿透易受湿气渗透的第一衬底sub1。第一阻挡膜br1可以包括至少一个无机膜。在一个示例中,第一阻挡膜br1可以形成为其中包括sio
x
、sin
x
和sio
x
ny中的至少一种的无机膜交替堆叠的多层膜。
224.第二衬底sub2可以位于第一阻挡膜br1上。第二衬底sub2可以由绝缘材料形成。在一个示例中,第二衬底sub2可以包括诸如聚酰亚胺的有机材料。
225.第一金属层可以位于第二衬底sub2上,该第一金属层包括第一电源线vsl、第二电源线vdl和电容器cst的第二电极ce2的第二子电极ce22。第一金属层还可以包括数据线rdl、gdl和bdl和感测线snl。第一金属层还可以包括电容器连接电极cce和时钟连接电极ckce。第一金属层可以形成为包括钼(mo)、铝(al)、铬(cr)、金(au)、钛(ti)、镍(ni)、钕(nd)、铜(cu)及其合金中的一种的单膜或多层膜。
226.第二阻挡膜br2可以位于第一金属层上。第二阻挡膜br2是用于保护第一晶体管st1和发光元件le免受湿气的影响的膜,该湿气可以穿透易受湿气渗透的第二衬底sub2。第二阻挡膜br2可以包括至少一个无机膜。在一个示例中,第二阻挡膜br2可以形成为其中包括sio
x
、sin
x
和sio
x
ny中的至少一种的无机膜交替堆叠的多层膜。
227.半导体层可以位于第二阻挡膜br2上,该半导体层包括第一晶体管st1的第一有源层act1、第一源电极se1和第一漏电极de1以及第一扫描晶体管gt1的扫描有源层gact、扫描源电极gse和扫描漏电极gde。半导体层还可以包括第二晶体管st2的第二有源层act2、第二源电极se2和第二漏电极de2。半导体层还可以包括第三晶体管st3的第三有源层act3、第三源电极se3和第三漏电极de3。第一漏电极de1可以通过穿透第二阻挡膜br2的第一漏极接触孔ddt1连接到第二电源线vdl。
228.半导体层可以包括多晶硅、单晶硅、低温多晶硅、非晶硅或氧化物半导体。第一源电极se1、第一漏电极de1、扫描源电极gse和扫描漏电极gde可以通过用离子或杂质掺杂硅半导体或氧化物半导体来获得,并且因此可以具有导电性。第一有源层act1可以在第三方向dr3上与第一栅电极ge1重叠,第三方向dr3是第一衬底sub1或第二衬底sub2的厚度方向,并且第一源电极se1和第一漏电极de1可以在第三方向dr3上不与第一栅电极ge1重叠。扫描有源层gact可以在第三方向dr3上与扫描栅电极gge重叠,并且扫描源电极gse和扫描漏电极gde可以在第三方向dr3上不与扫描栅电极gge重叠。
229.栅极绝缘膜130可以位于半导体层上。栅极绝缘膜130可以包括例如氧化硅(sio
x
)、氮化硅(sin
x
)或氮氧化硅(sio
x
ny)的无机膜。
230.第二金属层可以位于栅极绝缘膜130上,该第二金属层包括第一晶体管st1的第一栅电极ge1、电容器cst的第一电极ce1、第一扫描晶体管gt1的扫描栅电极gge和第一扫描电
容器gc1的第二扫描电容器电极gcae2。第二金属层还可以包括第二晶体管st2的第二栅电极ge2、第三晶体管st3的第三栅电极ge3、以及栅极连接电极gce。第二金属层可以形成为包括mo、al、cr、au、ti、ni、nd、cu及其合金中的一种的单膜或多层膜。
231.层间绝缘膜140可以位于第二金属层上。层间绝缘膜140可以包括无机膜,诸如例如sio
x
、sin
x
或sio
x
ny的膜。
232.第三金属层可以位于层间绝缘膜140上,该第三金属层包括阳极连接电极ande、电容器cst的第二电极ce2的第一子电极ce21、源极连接电极sce、数据连接电极dce、以及第一扫描电容器gc1的第一扫描电容器电极gcae1。第三金属层还可以包括第一水平电源线hvsl、第二水平电源线hvdl、第一扫描线sl1和第二扫描线sl2、数据连接电极dce和连接电极be1。第三金属层还可以包括扫描时钟连接线ckcl和输出连接线socl。
233.阳极连接电极ande可以通过穿透栅极绝缘膜130和层间绝缘膜140的第一源极接触孔sst1连接到第一源电极se1。第三金属层可以形成为包括mo、al、cr、au、ti、ni、nd、cu及其合金中的一种的单膜或多层膜。
234.用于平坦化由第一晶体管st1形成的高度差的平坦化膜160可以位于第三金属层上。平坦化膜160可以形成为包括丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机膜。
235.第一发光单元peu1可以位于平坦化膜160上。第一发光单元peu1可以包括像素电极171、公共电极173、第一接触电极174、第二接触电极175和发光元件le。
236.像素电极171、公共电极173和第一堤部191可以位于平坦化膜160上。
237.第一堤部191可以位于由第二堤部192限定的开口中。发光元件le可以位于一对相邻的第一堤部191之间。第一堤部191中的每个可以具有与平坦化膜160接触的底表面、与底表面相对的顶表面、以及在顶表面和底表面之间的侧表面。第一堤部191在剖视图中可以具有梯形形状,但是本公开不限于此。
238.第一堤部191可以形成为包括光敏树脂、丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机膜。在一个示例中,第一堤部191可以由诸如正性光刻胶或负性光刻胶的光敏树脂形成。
239.像素电极171和公共电极173可以位于平坦化膜160和第一堤部191上。像素电极171和公共电极173可以定位成彼此隔开,并且可以彼此电绝缘。
240.像素电极171可以位于第一堤部191中的一个的至少一个侧表面和顶表面上。像素电极171可以通过穿透平坦化膜160的阳极接触孔anct连接到阳极连接电极ande。公共电极173可以位于第一堤部191中的一个的至少一个侧表面和顶表面上。
241.像素电极171和公共电极173可以包括具有高反射率的导电材料。在一个示例中,像素电极171和公共电极173可以包括诸如银(ag)、cu或al的金属。因此,在从发光元件le发射的光束之中,朝向像素电极171或公共电极173行进的光可以被像素电极171或公共电极173反射,并且因此可以行进到发光元件le的顶部。
242.第一绝缘膜181可以位于像素电极171和公共电极173上。第一绝缘膜181可以位于平坦化膜160的未被像素电极171和公共电极173覆盖而是暴露的部分上。第一绝缘膜181可以包括无机膜,诸如例如sio
x
、sin
x
或sio
x
ny的膜。
243.第二堤部192可以位于第一绝缘膜181上。第二堤部192可以限定开口。第二堤部
192可以不与第一堤部191重叠。第二堤部192可以具有与第一绝缘膜181接触的底表面、与底表面相对的顶表面、以及在顶表面和底表面之间的侧表面。第二堤部192在平面图中可以具有梯形形状,但是本公开不限于此。
244.第二堤部192可以形成为包括光敏树脂、丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机膜。在一个示例中,在第一堤部191由光敏树脂形成的情况下,第二堤部192可以由正性光刻胶或负性光刻胶形成。
245.发光元件le可以位于第一绝缘膜181上。发光元件le可以是无机半导体元件。发光元件le可以具有杆、线或管的形状。在一个示例中,发光元件le可以形成为圆柱体或杆。在另一示例中,发光元件le可以具有多面体形状,诸如规则立方体或矩形平行六面体的形状,或者具有多边形柱形状,诸如六边形柱的形状。在又一示例中,发光元件le可以具有在一个方向上延伸并且具有部分倾斜的外表面的截头圆锥形状。发光元件le可以具有1μm至10μm或2μm至6μm、优选3μm至5μm的长度。发光元件le可以具有300nm至700nm的直径并且可以具有1.2至100的纵横比。
246.第二绝缘膜182可以位于发光元件le上。第二绝缘膜182也可以位于第二堤部192上。第二绝缘膜182可以包括无机膜,诸如例如sio
x
、sin
x
或sio
x
ny的膜。
247.第一接触电极174可以通过穿透第一绝缘膜181的第一接触孔cct1连接到像素电极171。第一接触孔cct1可以在第三方向dr3上与第一堤部191中的一个重叠。第一接触电极174可以与发光元件le的第一端接触。因此,发光元件le的第一端可以经由第一接触电极174电连接到像素电极171。第一接触电极174可以位于第二绝缘膜182上。
248.第三绝缘膜183可以位于第二接触电极175上。第三绝缘膜183可以定位成覆盖第二接触电极175以电隔离第一接触电极174和第二接触电极175。第三绝缘膜183也可以覆盖第二绝缘膜182的在第二堤部192上的部分。第三绝缘膜183可以包括无机膜,诸如例如sio
x
、sin
x
或sio
x
ny的膜。
249.第二接触电极175可以通过穿透第一绝缘膜181的第二接触孔cct2连接到公共电极173。第二接触孔cct2可以在第三方向dr3上与第一堤部191中的一个重叠。第二接触电极175可以与发光元件le的第二端接触。因此,发光元件le的第二端可以经由第二接触电极175电连接到公共电极173。第二接触电极175可以位于第二绝缘膜182上。
250.第一接触电极174和第二接触电极175可以由能够透过光的透明导电氧化物(tco)形成,诸如例如铟锡氧化物(ito)或铟锌氧化物(izo)。可以防止从发光元件le发射的光被第一接触电极174和第二接触电极175阻挡。
251.发光元件le的第一端可以经由第一接触电极174和像素电极171电连接到薄膜晶体管的漏电极,并且发光元件le的第二端可以经由第二接触电极175和公共电极173电连接到第一电源线vsl。因此,发光元件le可以根据从其第一端流到第二端的电流发射光。
252.第一波长转换层qdl1可以位于第一子像素spx1中,第二波长转换层可以位于第二子像素spx2中,并且透明绝缘膜可以位于第三子像素spx3中。第一子像素spx1、第二子像素spx2和第三子像素spx3中的每个的发光元件le可以发射第三颜色光。第三颜色光可以是中心波长为370nm至490nm的短波长光,诸如例如蓝光或紫外(uv)光。
253.第一波长转换层qdl1可以将从第一子像素spx1的发光元件le发射的第三颜色光转换为第一颜色光。第一颜色光可以是中心波长为600nm至750nm的红光。
254.第二波长转换层可以将从第二子像素spx2的发光元件le发射的第三颜色光转换为第二颜色光。第二颜色光可以是中心波长为480nm至560nm的绿光。
255.第一波长转换层qdl1和第二波长转换层中的每个可以包括基础树脂、波长移位器和散射体。
256.基础树脂可以包括具有高透光率和用于波长移位器和散射体的合适的色散特性的材料。在一个示例中,基础树脂可以包括有机材料,诸如环氧树脂、丙烯酸树脂、卡多(cardo)树脂或酰亚胺树脂。
257.波长移位器可以转换或移位入射光的波长。波长移位器可以是量子点、量子杆或磷光体。第一波长转换层qdl1的量子点尺寸可以不同于第二波长转换层的量子点尺寸。
258.散射体可以在基本上不改变穿过第一波长转换层qdl1或第二波长转换层的光的波长的情况下在随机方向上散射入射光。因此,可以延长穿过第一波长转换层qdl1或第二波长转换层的光的路径,并且因此,可以改善波长移位器的颜色转换效率。散射体可以是光散射颗粒。在一个示例中,散射体可以是诸如钛氧化物(tio2)、硅氧化物(sio2)、锆氧化物(zro2)、铝氧化物(al2o3)、铟氧化物(in2o3)、锌氧化物(zno)或锡氧化物(sno2)的金属氧化物的颗粒。替代地,散射体可以是诸如丙烯酸树脂或聚氨酯树脂的有机材料的颗粒。
259.透明绝缘膜可以透射诸如蓝光或uv光的短波长光。透明绝缘膜可以形成为具有高透射率的有机膜。在一个示例中,透明绝缘膜可以形成为包括光敏树脂、丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机膜。
260.第一波长转换层qdl1可以位于第一子像素spx1的第一接触电极174和第三绝缘膜183上。第二波长转换层的布置可以与第一子像素spx1中的第一波长转换层qdl1的布置基本上相同,并且因此,将省略对其的详细描述。
261.低折射率膜lrl可以位于第一波长转换层qdl1、第二波长转换层和透明绝缘膜上。低折射率膜lrl可以具有比第一波长转换层qdl1的基础树脂、第二波长转换层的基础树脂和透明绝缘膜低的折射率。低折射率膜lrl可以形成为包括光敏树脂、丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机膜。
262.低折射率膜lrl位于第一封盖层cpl1和第二封盖层cpl2之间。低折射率膜lrl和第一封盖层cpl1之间的折射率差以及低折射率膜lrl和第二封盖层cpl2之间的折射率差可以小于0.1。第一封盖层cpl1和第二封盖层cpl2可以由包括sio
x
、sin
x
和sio
x
ny中的至少一种的无机膜形成。
263.第一滤色器cf1、第二滤色器、第三滤色器和黑矩阵bm可以位于低折射率膜lrl上。
264.第一滤色器cf1可以在第三方向dr3上与第一波长转换层qdl1重叠。第一滤色器cf1可以透过第一颜色光,例如红色波长光。因此,从第一子像素spx1的发光元件le发射并且未被转换成第一颜色光的短波长光可以不能穿过第一滤色器cf1。相反,由第一波长转换层qdl1从第一子像素spx1的发光元件le发射的短波长光获得的第一颜色光可以能够穿过第一滤色器cf1。
265.第二滤色器可以在第三方向dr3上与第二波长转换层重叠。第二滤色器可以透过第二颜色光,例如绿色波长光。因此,从第二子像素spx2的发光元件le发射并且未被转换成第二颜色光的短波长光可以不能穿过第二滤色器。相反,由第二波长转换层从第二子像素spx2的发光元件le发射的短波长光获得的第二颜色光可以能够穿过第二滤色器。
266.第三滤色器可以在第三方向dr3上与透明绝缘膜重叠。第三滤色器可以透过第三颜色光,例如蓝色波长光。因此,从第三子像素spx3的发光元件le发射的短波长光可以能够穿过第三滤色器。
267.黑矩阵bm可以位于第一滤色器cf1和第二滤色器之间、第一滤色器cf1和第三滤色器之间、以及第二滤色器和第三滤色器之间。黑矩阵bm可以覆盖第一滤色器cf1的边缘、第二滤色器的边缘和第三滤色器的边缘。黑矩阵bm可以包括能够阻挡光透射的光阻挡材料。在这种情况下,黑矩阵bm可以包括有机黑色颜料或诸如炭黑的无机黑色颜料。
268.抗反射层arl可以位于第一滤色器cf1、第二滤色器、第三滤色器和黑矩阵bm上。抗反射层arl可以包括第一无机膜、第二无机膜和有机膜。第二无机膜可以位于第一无机膜上,并且第一无机膜和第二无机膜可以包括不同的材料。在一个示例中,第一无机膜可以包括sio
x
ny,以及第二无机膜可以包括sio
x
。在该示例中,从第一无机膜和有机膜之间的界面反射的光和从有机膜和第二无机膜之间的界面反射的光可以彼此偏移。因此,可以通过抗反射层arl来减少可能由外部光的反射引起的图像的可见度的任何降低。可以不提供抗反射层arl。抗反射层arl可以由偏振膜代替,在这种情况下,偏振膜可以位于外涂层ocl上。
269.外涂层ocl可以位于抗反射层arl上,并且可以是平坦化层。外涂层ocl可以形成为包括丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机膜。
270.如图16至图18中所示,由于第一扫描晶体管gt1和第一扫描电容器gc1形成在与第一子像素spx1的第一晶体管st1和电容器cst相同的层中,并且由与第一子像素spx1的第一晶体管st1和电容器cst相同的材料形成,因此第一扫描晶体管gt1和第一扫描电容器gc1可以在不需要额外工艺的情况下形成。
271.图19是根据本公开的一些实施方式的第一显示装置的布局图。
272.图19的实施方式与图5的实施方式的不同之处在于,第一扫描驱动电路gdc1和第二扫描驱动电路gdc2分别位于第r显示区域dar和第(r+1)显示区域dar+1(其中,r是2或更大的正整数)中。下文中将描述图19的实施方式,主要集中于与图5的实施方式的不同之处。
273.参考图19,扫描驱动电路gdc可以包括位于第r显示区域dar中的第一扫描驱动电路gdc1和位于第(r+1)显示区域dar+1中的第二扫描驱动电路gdc2。第r显示区域dar和第(r+1)显示区域dar+1可以是第一显示面板100的中部中的显示区域。
274.第一扫描驱动电路gdc1可以从例如位于第r电路板cbr上的第r源极驱动电路sdcr接收第一扫描控制信号。第一扫描控制信号可以包括第一时钟信号和第一时钟条信号。在一个示例中,在第一时钟信号具有第一电平电压的情况下,第一时钟条信号可以具有第二电平电压,并且在第一时钟信号具有第二电平电压的情况下,第一时钟条信号可以具有第一电平电压。
275.第一扫描驱动电路gdc1可以位于第r显示区域dar的部分中。在一个示例中,第一扫描驱动电路gdc1可以沿着第r显示区域dar的一个边缘定位,例如沿着第r显示区域dar的右边缘定位,但是本公开不限于此。第一扫描驱动电路gdc1可以沿着第r显示区域dar的左边缘定位或者位于第r显示区域dar的中部中。
276.第二扫描驱动电路gdc2可以从例如位于第(r+1)电路板cbr+1上的第(r+1)源极驱动电路sdcr+1接收第二扫描控制信号。第二扫描控制信号可以包括第二时钟信号和第二时钟条信号。在一个示例中,在第二时钟信号具有第一电平电压的情况下,第二时钟条信号可
以具有第二电平电压,并且在第二时钟信号具有第二电平电压的情况下,第二时钟条信号可以具有第一电平电压。
277.第二扫描驱动电路gdc2可以位于第(r+1)显示区域dar+1的部分中。在一个示例中,第二扫描驱动电路gdc2可以沿着第(r+1)显示区域dar+1的一个边缘定位,例如,沿着第(r+1)显示区域dar+1的左边缘定位,但是本公开不限于此。第二扫描驱动电路gdc2可以沿着第(r+1)显示区域dar+1的右边缘定位或者位于第(r+1)显示区域dar+1的中部中。
278.第一扫描驱动电路gdc1的多个奇数级sta1、sta3、sta5、sta7、

、stam-3、stam-1和stam+1和第二扫描驱动电路gdc2的多个偶数级sta2、sta4、sta6、sta8、

、stam-2和stam可以与图6a或图6b的它们相应的对应部分基本上相同,并且因此,将省略对其的详细描述。
279.如图19中所示,在第一扫描驱动电路gdc1和第二扫描驱动电路gdc2分别位于第r显示区域dar和第(r+1)显示区域dar+1中的情况下,连接到第一扫描驱动电路gdc1的扫描线可以从第r显示区域dar延伸到第一显示区域da1,并且从第r显示区域dar延伸到第n显示区域dan,以及连接到第二扫描驱动电路gdc2的扫描线可以从第(r+1)显示区域dar+1延伸到第一显示区域da1,并且从第(r+1)显示区域dar+1延伸到第n显示区域dan。在这种情况下,可以减小或最小化从扫描线的左端到第一扫描驱动电路gdc1的距离、从第一扫描驱动电路gdc1到扫描线的右端的距离、从第二扫描驱动电路gdc2到扫描线的左端的距离、以及从第二扫描驱动电路gdc2到扫描线的右端的距离之间的差异。因此,可以减小或最小化第一扫描驱动电路gdc1和第二扫描驱动电路gdc2之间的扫描信号中的rc延迟的差异。
280.图20是根据本公开的一些实施方式的第一显示装置的布局图。
281.图20的实施方式与图5的实施方式的不同之处在于,扫描驱动电路gdc包括四个扫描驱动电路,例如,第一扫描驱动电路gdc1、第二扫描驱动电路gdc2、第三扫描驱动电路gdc3和第四扫描驱动电路gdc4。
282.参考图20,扫描驱动电路gdc可以包括位于第一显示区域da1中的第一扫描驱动电路gdc1、位于第二显示区域da2中的第二扫描驱动电路gdc2、位于第(n-1)显示区域dan-1中的第三扫描驱动电路gdc3以及位于第n显示区域dan中的第四扫描驱动电路gdc4。第一显示区域da1和第二显示区域da2可以位于第一显示面板100的一个部分(例如,左部分)中,并且第(n-1)显示区域dan-1和第n显示区域dan可以位于第一显示面板100的另一部分(例如,右部分)中。第一显示区域da1可以比第二显示区域da2更靠近第一显示面板100的一侧定位,并且第n显示区域dan可以比第(n-1)显示区域dan-1更靠近第一显示面板100的另一侧定位。
283.第一扫描驱动电路gdc1可以位于第一显示区域da1的部分中。在一个示例中,第一扫描驱动电路gdc1可以沿着第一显示区域da1的一个边缘定位,例如,沿着第一显示区域da1的左边缘定位,如图20中所示,但是本公开不限于此。在另一示例中,第一扫描驱动电路gdc1可以沿着第一显示区域da1的右边缘定位或者位于第一显示区域da1的中部中。第一扫描驱动电路gdc1可以包括多个第(4s-3)级sta1、sta5、sta9、sta13、

、stam-7、stam-3和stam+1(其中,s是正整数)。第(4s-3)级sta1、sta5、sta9、sta13、

、stam-7、stam-3和stam+1可以限定为第一组级。第(4s-3)级sta1、sta5、sta9、sta13、

、stam-7、stam-3和stam+1可以在第一方向dr1上延伸并且可以沿着第二方向dr2布置。第(4s-3)级sta1、sta5、sta9、sta13、

、stam-7、stam-3和stam+1可以根据来自第一源极驱动电路sdc1的第一扫描控制
信号产生扫描信号。第(4s-3)级sta1、sta5、sta9、sta13、

、stam-7、stam-3和stam+1可以连接到第(4s-3)扫描线,并且可以顺序地输出扫描信号。
284.第二扫描驱动电路gdc2可以位于第二显示区域da2的部分中。在一个示例中,第二扫描驱动电路gdc2可以沿着第二显示区域da2的一个边缘定位,例如,沿着第二显示区域da2的左边缘定位,如图20中所示,但是本公开不限于此。在另一示例中,第二扫描驱动电路gdc2可以沿着第二显示区域da2的右边缘定位或者位于第二显示区域da2的中部中。
285.第二扫描驱动电路gdc2可以包括多个第(4s-2)级sta2、sta6、sta10、sta14、

、stam-6和stam-2。第(4s-2)级sta2、sta6、sta10、sta14、

、stam-6和stam-2可以限定为第二组级。第(4s-2)级sta2、sta6、sta10、sta14、

、stam-6和stam-2可以在第一方向dr1上延伸并且可以沿着第二方向dr2布置。第(4s-2)级sta2、sta6、sta10、sta14、

、stam-6和stam-2可以根据来自第二源极驱动电路sdc2的第二扫描控制信号产生扫描信号。第(4s-2)级sta2、sta6、sta10、sta14、

、stam-6和stam-2可以连接到第(4s-2)扫描线,并且可以顺序地输出扫描信号。
286.第三扫描驱动电路gdc3可以从例如位于第(n-1)电路板cbn-1上的第(n-1)源极驱动电路sdcn-1接收第三扫描控制信号。第三扫描控制信号可以包括第三时钟信号和第三时钟条信号。例如,在第三时钟信号具有第一电平电压的情况下,第三时钟条信号可以具有第二电平电压,并且在第三时钟信号具有第二电平电压的情况下,第三时钟条信号可以具有第一电平电压。
287.第三扫描驱动电路gdc3可以位于第(n-1)显示区域dan-1的部分中。在一个示例中,第三扫描驱动电路gdc3可以沿着第(n-1)显示区域dan-1的一个边缘定位,例如,沿着第(n-1)显示区域dan-1的右边缘定位,如图20中所示,但是本公开不限于此。在另一示例中,第三扫描驱动电路gdc3可以沿着第(n-1)显示区域dan-1的左边缘定位或者位于第(n-1)显示区域dan-1的中部中。
288.第三扫描驱动电路gdc3可以包括多个第(4s-1)级sta3、sta7、sta11、sta15、

、stam-5和stam-1。第(4s-1)级sta3、sta7、sta11、sta15、

、stam-5和stam-1可以限定为第三组级。第(4s-1)级sta3、sta7、sta11、sta15、

、stam-5和stam-1可以在第一方向dr1上延伸并且可以沿着第二方向dr2布置。第(4s-1)级sta3、sta7、sta11、sta15、

、stam-5和stam-1可以根据来自第(n-1)源极驱动电路sdcn-1的第三扫描控制信号产生扫描信号。第(4s-1)级sta3、sta7、sta11、sta15、

、stam-5和stam-1可以连接到第(4s-1)扫描线,并且可以顺序地输出扫描信号。
289.第四扫描驱动电路gdc4可以从第n源极驱动电路sdcn接收第四扫描控制信号。第四扫描控制信号可以包括第四时钟信号和第四时钟条信号。例如,在第四时钟信号具有第一电平电压的情况下,第四时钟条信号可以具有第二电平电压,并且在第四时钟信号具有第二电平电压的情况下,第四时钟条信号可以具有第一电平电压。
290.第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号可以是其相位被顺序延迟的时钟信号。第一时钟条信号、第二时钟条信号、第三时钟条信号和第四时钟条信号可以是其相位被顺序延迟的时钟条信号。
291.第四扫描驱动电路gdc4可以位于第n显示区域dan的部分中。在一个示例中,第四扫描驱动电路gdc4可以沿着第n显示区域dan的一个边缘定位,例如,沿着第n显示区域dan
的右边缘定位,如图20中所示,但是本公开不限于此。在另一示例中,第四扫描驱动电路gdc4可以沿着第n显示区域dan的左边缘定位或者位于第n显示区域dan的中部中。
292.第四扫描驱动电路gdc4可以包括多个第4s级sta4、sta8、sta12、sta16、

、stam-4和stam。第4s级sta4、sta8、sta12、sta16、

、stam-4和stam可以限定为第四组级。第4s级sta4、sta8、sta12、sta16、

、stam-4和stam可以在第一方向dr1上延伸,并且可以沿着第二方向dr2布置。第4s级sta4、sta8、sta12、sta16、

、stam-4和stam可以根据来自第n源极驱动电路sdcn的第四扫描控制信号产生扫描信号。第4s级sta4、sta8、sta12、sta16、

、stam-4和stam可以连接到第4s扫描线,并且可以顺序地输出扫描信号。
293.第一扫描驱动电路gdc1的第(4s-3)级sta1、sta5、sta9、sta13、

、stam-7、stam-3和stam+1、第二扫描驱动电路gdc2的第(4s-2)级sta2、sta6、sta10、sta14、

、stam-6和stam-2、第三扫描驱动电路gdc3的第(4s-1)级sta3、sta7、sta11、sta15、

、stam-5和stam-1以及第四扫描驱动电路gdc4的第4s级sta4、sta8、sta12、sta16、

、stam-4和stam与图6a或图6b的它们相应的对应部分基本上相同,并且因此,将省略对其的详细描述。
294.如图20中所示,在第一扫描驱动电路gdc1和第二扫描驱动电路gdc2分别位于第一显示区域da1和第二显示区域da2中,以及第三扫描驱动电路gdc3和第四扫描驱动电路gdc4分别位于第(n-1)显示区域dan-1和第n显示区域dan中的情况下,连接到第一扫描驱动电路gdc1的扫描线可以从第一显示区域da1延伸到第n显示区域dan,连接到第二扫描驱动电路gdc2的扫描线可以从第二显示区域da2延伸到第一显示区域da1并且从第二显示区域da2延伸到第n显示区域dan,连接到第三扫描驱动电路gdc3的扫描线可以从第(n-1)显示区域dan-1延伸到第一显示区域da1并且从第(n-1)显示区域dan-1延伸到第n显示区域dan,以及连接到第四扫描驱动电路gdc4的扫描线可以从第n显示区域dan延伸到第一显示区域da1。在这种情况下,可以减小或最小化从第一扫描驱动电路gdc1到扫描线的右端的距离、从第二扫描驱动电路gdc2到扫描线的右端的距离、从第三扫描驱动电路gdc3到扫描线的左端的距离、以及从第四扫描驱动电路gdc4到扫描线的左端的距离之间的差异。因此,可以减小或最小化第一扫描驱动电路gdc1、第二扫描驱动电路gdc2、第三扫描驱动电路gdc3和第四扫描驱动电路gdc4之间的扫描信号中的rc延迟的差异。
295.图21a和图21b是示出图20的第一级至第(m+1)级的电路图。
296.图21a和图21b的实施方式与图7的实施方式的不同之处在于,第一级至第(m+1)级被分为第一扫描驱动电路gdc1的第(4s-3)级sta1、sta5、sta9、

、stam-7、stam-3和stam+1、第二扫描驱动电路gdc2的第(4s-2)级sta2、sta6、sta10、

、stam-6和stam-2、第三扫描驱动电路gdc3的第(4s-1)级sta3、sta7、sta11、

、stam-5和stam-1、以及第四扫描驱动电路gdc4的第4s级sta4、sta8、sta12、

、stam-4和stam。下文中将描述图21a和图21b的实施方式,主要集中于与图7的实施方式的不同之处。
297.参考图21a和图21b,第(4s-3)级sta1、sta5、sta9、

、stam-7、stam-3和stam+1、第(4s-2)级sta2、sta6、sta10、

、stam-6和stam-2、第(4s-1)级sta3、sta7、sta11、

、stam-5和stam-1和第4s级sta4、sta8、sta12、

、stam-4和stam可以各自包括起始信号输入端子st、复位信号输入端子rt、时钟信号输入端子ckt、时钟条信号输入端子cbt、扫描信号输出端子sout和进位信号输出端子cout。
298.起始信号输入端子st可以连接到第一起始线strl1、第二起始线strl2、第三起始
线strl3、第四起始线strl4或先前级的进位信号输出端子cout。在一个示例中,第一级sta1的起始信号输入端子st可以连接到第一起始线strl1,并且除了第一级sta1之外的所有第(4s-3)级sta5、sta9、

、stam-7、stam-3和stam+1的起始信号输入端子st可以连接到它们相应的先前级的进位信号输出端子cout。在一个示例中,第二级sta2的起始信号输入端子st可以连接到第二起始线strl2,并且除了第二级sta2之外的所有第(4s-2)级sta6、sta10、

、stam-6和stam-2的起始信号输入端子st可以连接到它们相应的先前级的进位信号输出端子cout。在一个示例中,第三级sta3的起始信号输入端子st可以连接到第三起始线strl3,并且除了第三级sta3之外的所有第(4s-1)级sta7、sta11、

、stam-5和stam-1的起始信号输入端子st可以连接到它们相应的先前级的进位信号输出端子cout。在一个示例中,第四级sta4的起始信号输入端子st可以连接到第四起始线strl4,并且除了第四级sta4之外的所有第4s级sta8、sta12、

、stam-4和stam的起始信号输入端子st可以连接到它们相应的先前级的进位信号输出端子cout。
299.第(m+1)级stam+1的复位信号输入端子rt可以连接到第一起始线strl1或虚设级的进位信号输出端子cout。所有第(4s-3)级sta1、sta5、sta9、

、stam-7和stam-3的复位信号输入端子rt可以连接到它们相应的后续级的进位信号输出端子cout。
300.第(m-2)级stam-2的复位信号输入端子rt可以连接到第二起始线strl2或虚设级的进位信号输出端子cout。所有第(4s-2)级sta2、sta6、sta10、

、和stam-6的复位信号输入端子rt可以连接到它们相应的后续级的进位信号输出端子cout。
301.第(m-1)级stam-1的复位信号输入端子rt可以连接到第三起始线strl3或虚设级的进位信号输出端子cout。所有第(4s-1)级sta3、sta7、sta11、

、和stam-5的复位信号输入端子rt可以连接到它们相应的后续级的进位信号输出端子cout。
302.第m级stam的复位信号输入端子rt可以连接到第四起始线strl4或虚设级的进位信号输出端子cout。所有第4s级sta4、sta8、sta12、

、和stam-4的复位信号输入端子rt可以连接到它们相应的后续级的进位信号输出端子cout。
303.第(4s-3)级sta1、sta5、sta9、

、stam-7、stam-3和stam+1可以公共连接到第一时钟线ckl1和第一时钟条线cbl1。即,第(4s-3)级sta1、sta5、sta9、

、stam-7、stam-3和stam+1的时钟信号输入端子ckt可以连接到第一时钟线ckl1,并且第(4s-3)级sta1、sta5、sta9、

、stam-7、stam-3和stam+1的时钟条信号输入端子cbt可以连接到第一时钟条线cbl1。
304.第(4s-2)级sta2、sta6、sta10、

、stam-6和stam-2可以公共连接到第二时钟线ckl2和第二时钟条线cbl2。即,第(4s-2)级sta2、sta6、sta10、

、stam-6和stam-2的时钟信号输入端子ckt可以连接到第二时钟线ckl2,并且第(4s-2)级sta2、sta6、sta10、

、stam-6和stam-2的时钟条信号输入端子cbt可以连接到第二时钟条线cbl2。
305.第(4s-1)级sta3、sta7、sta11、

、stam-5和stam-1可以公共连接到第三时钟线ckl3和第三时钟条线cbl3。即,第(4s-1)级sta3、sta7、sta11、

、stam-5和stam-1的时钟信号输入端子ckt可以连接到第三时钟线ckl3,并且第(4s-1)级sta3、sta7、sta11、

、stam-5和stam-1的时钟条信号输入端子cbt可以连接到第三时钟条线cbl3。
306.第4s级sta4、sta8、sta12、

、stam-4和stam可以公共连接到第四时钟线ckl4和第四时钟条线cbl4。即,第4s级sta4、sta8、sta12、

、stam-4和stam的时钟信号输入端子ckt
可以连接到第四时钟线ckl4,并且第4s级sta4、sta8、sta12、

、stam-4和stam的时钟条信号输入端子cbt可以连接到第四时钟条线cbl4。
307.第(4s-3)级sta1、sta5、sta9、

、stam-7、stam-3和stam+1可以连接到第(4s-3)扫描线sl1、sl5、sl9、

、slm-7、slm-3和slm+1。第(4s-2)级sta2、sta6、sta10、

、stam-6和stam-2可以连接到第(4s-2)扫描线sl2、sl6、sl10、

、slm-6和slm-2。第(4s-1)级sta3、sta7、sta11、

、stam-5和stam-1可以连接到第(4s-1)扫描线sl3、sl7、sl11、

、slm-5和slm-1。第4s级sta4、sta8、sta12、

、stam-4和stam可以连接到第4s扫描线sl4、sl8、sl12、

、slm-4和slm。
308.第(4s-3)扫描线sl1、sl5、sl9、

、slm-7、slm-3和slm+1可以限定为第一组扫描线,以及第(4s-2)扫描线sl2、sl6、sl10、

、slm-6和slm-2可以限定为第二组扫描线。第(4s-1)扫描线sl3、sl7、sl11、

、slm-5和slm-1可以限定为第三组扫描线,以及第4s扫描线sl4、sl8、sl12、

、slm-4和slm可以限定为第四组扫描线。
309.第(4s-3)级sta1、sta5、sta9、

、stam-7、stam-3和stam+1的进位信号输出端子cout可以连接到它们相应的先前级的复位信号输入端子rt和它们相应的后续级的起始信号输入端子st。然而,第一级sta1的进位信号输出端子cout可以连接到在第一级sta1之后的第五级sta5的起始信号输入端子st,并且第(m+1)级stam+1的进位信号输出端子cout可以连接到在第(m+1)级stam+1之前的第(m-3)级stam-3的复位信号输入端子rt。
310.第(4s-2)级sta2、sta6、sta10、

、stam-6和stam-2的进位信号输出端子cout可以连接到它们相应的先前级的复位信号输入端子rt和它们相应的后续级的起始信号输入端子st。然而,第二级sta2的进位信号输出端子cout可以连接到在第二级sta2之后的第六级sta6的起始信号输入端子st,并且第(m-2)级stam-2的进位信号输出端子cout可以连接到在第(m-2)级stam-2之前的第(m-6)级stam-6的复位信号输入端子rt。
311.第(4s-1)级sta3、sta7、sta11、

、stam-5和stam-1的进位信号输出端子cout可以连接到它们相应的先前级的复位信号输入端子rt和它们相应的后续级的起始信号输入端子st。然而,第三级sta3的进位信号输出端子cout可以连接到在第三级sta3之后的第七级sta7的起始信号输入端子st,并且第(m-1)级stam-1的进位信号输出端子cout可以连接到在第(m-1)级stam-1之前的第(m-5)级stam-5的复位信号输入端子rt。
312.第4s级sta4、sta8、sta12、

、stam-4和stam的进位信号输出端子cout可以连接到它们相应的先前级的复位信号输入端子rt和它们相应的后续级的起始信号输入端子st。然而,第四级sta4的进位信号输出端子cout可以连接到在第四级sta4之后的第八级sta8的起始信号输入端子st,并且第m级stam的进位信号输出端子cout可以连接到在第m级stam之前的第(m-4)级stam-4的复位信号输入端子rt。
313.图22是根据本公开的一些实施方式的第一显示装置的布局图。
314.图22的实施方式与图20的实施方式的不同之处在于,第一扫描驱动电路gdc1、第二扫描驱动电路gdc2、第三扫描驱动电路gdc3和第四扫描驱动电路gdc4分别位于第(r-1)显示区域dar-1、第r显示区域dar、第(r+1)显示区域dar+1和第(r+2)显示区域dar+2中。下文中将描述图22的实施方式,主要集中于与图20的实施方式的不同之处。
315.参考图22,第(r-1)显示区域dar-1、第r显示区域dar、第(r+1)显示区域dar+1和第(r+2)显示区域dar+2可以是位于第一显示面板100的中部中的显示区域。第r显示区域dar
可以比第(r-1)显示区域dar-1更靠近第一显示面板100的中心,并且第(r+1)显示区域dar+1可以比第(r+2)显示区域dar+2更靠近第一显示面板100的中心。
316.第一扫描驱动电路gdc1可以从位于第(r-1)电路板cbr-1上的第(r-1)源驱动电路sdcr-1接收第一扫描控制信号。第一扫描控制信号可以包括第一时钟信号和第一时钟条信号。
317.第一扫描驱动电路gdc1可以位于第(r-1)显示区域dar-1的部分中。在一个示例中,第一扫描驱动电路gdc1可以沿着第(r-1)显示区域dar-1的一个边缘定位,例如,沿着第(r-1)显示区域dar-1的右边缘定位,如图22中所示,但是本公开不限于此。在示例中,第一扫描驱动电路gdc1可以沿着第(r-1)显示区域dar-1的左边缘定位或者位于第(r-1)显示区域dar-1的中部中。
318.第二扫描驱动电路gdc2可以从第r源极驱动电路sdcr接收第二扫描控制信号。第二扫描控制信号可以包括第二时钟信号和第二时钟条信号。
319.第二扫描驱动电路gdc2可以位于第r显示区域dar的部分中。在一个示例中,第二扫描驱动电路gdc2可以沿着第r显示区域dar的一个边缘定位,例如,沿着第r显示区域dar的右边缘定位,如图22中所示,但是本公开不限于此。在示例中,第二扫描驱动电路gdc2可以沿着第r显示区域dar的左边缘定位或者位于第r显示区域dar的中部中。
320.第三扫描驱动电路gdc3可以从第(r+1)源极驱动电路sdcr+1接收第三扫描控制信号。第三扫描控制信号可以包括第三时钟信号和第三时钟条信号。
321.第三扫描驱动电路gdc3可以位于第(r+1)显示区域dar+1的部分中。在一个示例中,第三扫描驱动电路gdc3可以沿着第(r+1)显示区域dar+1的一个边缘定位,例如,沿着第(r+1)显示区域dar+1的右边缘定位,如图22中所示,但是本公开不限于此。在示例中,第三扫描驱动电路gdc3可以沿着第(r+1)显示区域dar+1的左边缘定位或者位于第(r+1)显示区域dar+1的中部中。
322.第四扫描驱动电路gdc4可以从位于第(r+2)电路板cbr+2上的第(r+2)源极驱动电路sdcr+2接收第四扫描控制信号。第四扫描控制信号可以包括第四时钟信号和第四时钟条信号。
323.第四扫描驱动电路gdc4可以位于第(r+2)显示区域dar+2的部分中。在一个示例中,第四扫描驱动电路gdc4可以沿着第(r+2)显示区域dar+2的一个边缘定位,例如,沿着第(r+2)显示区域dar+2的右边缘定位,如图22中所示,但是本公开不限于此。在示例中,第四扫描驱动电路gdc4可以沿着第(r+2)显示区域dar+2的左边缘定位或者位于第(r+2)显示区域dar+2的中部中。
324.第一扫描驱动电路gdc1的第(4s-3)级sta1、sta5、sta9、sta13、

、stam-7、stam-3和stam+1、第二扫描驱动电路gdc2的第(4s-2)级sta2、sta6、sta10、sta14、

、stam-6和stam-2、第三扫描驱动电路gdc3的第(4s-1)级sta3、sta7、sta11、sta15、

、stam-5和stam-1以及第四扫描驱动电路gdc4的第4s级sta4、sta8、sta12、sta16、

、stam-4和stam与图6a或图6b的它们相应的对应部分基本上相同,并且因此,将省略对其的详细描述。
325.如图22中所示,在第一扫描驱动电路gdc1和第二扫描驱动电路gdc2分别位于第(r-1)显示区域dar-1和第r显示区域dar中,并且第三扫描驱动电路gdc3和第四扫描驱动电路gdc4分别位于第(r+1)显示区域dar+1和第(r+2)显示区域dar+2中的情况下,连接到第一
扫描驱动电路gdc1的扫描线可以从第(r-1)显示区域dar-1延伸到第一显示区域da1并且从第(r-1)显示区域dar-1延伸到第n显示区域dan,连接到第二扫描驱动电路gdc2的扫描线可以从第r显示区域dar延伸到第一显示区域da1并且从第r显示区域dar延伸到第n显示区域dan,连接到第三扫描驱动电路gdc3的扫描线可以从第(r+1)显示区域dar+1延伸到第一显示区域da1并且从第(r+1)显示区域dar+1延伸到第n显示区域dan,以及连接到第四扫描驱动电路gdc4的扫描线可以从第(r+2)显示区域dar+2延伸到第一显示区域da1并且从第(r+2)显示区域dar+2延伸到第n显示区域dan。
326.在这种情况下,可以减小或最小化从第一扫描驱动电路gdc1到扫描线的左端的距离、从第一扫描驱动电路gdc1到扫描线的右端的距离、从第二扫描驱动电路gdc2到扫描线的左端的距离、从第二扫描驱动电路gdc2到扫描线的右端的距离、从第三扫描驱动电路gdc3到扫描线的左端的距离、从第三扫描驱动电路gdc3到扫描线的右端的距离、从第四扫描驱动电路gdc4到扫描线的左端的距离、以及从第四扫描驱动电路gdc4到扫描线的右端的距离之间的差异。因此,可以减小或最小化第一扫描驱动电路gdc1、第二扫描驱动电路gdc2、第三扫描驱动电路gdc3和第四扫描驱动电路gdc4之间的扫描信号中的rc延迟的差异。
327.然而,本公开的实施方式的方面和特征不限于本文中阐述的方面和特征。通过参考权利要求书(其功能等效物将被包括在其中),本公开的实施方式的以上和其它方面以及特征对于本公开所属领域中的普通技术人员将变得更加显而易见。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1