移位寄存器及其驱动方法、栅极驱动电路和显示装置与流程

文档序号:31541481发布日期:2022-09-16 23:59阅读:53来源:国知局
移位寄存器及其驱动方法、栅极驱动电路和显示装置与流程
移位寄存器及其驱动方法、栅极驱动电路和显示装置
1.本技术是申请日为2019年1月9日、申请号为201980000039.4、发明名称为“移位寄存器及其驱动方法、栅极驱动电路和显示装置”的专利申请的分案申请。
技术领域
2.本公开涉及显示技术领域,具体地,涉及移位寄存器及其驱动方法、栅极驱动电路和显示装置。


背景技术:

3.随着显示技术的进步,相对于传统的液晶显示(liquid crystal display,lcd)装置,新一代的有机发光二极管(organic light emitting diode,oled)显示装置具有更低的制造成本,更快的反应速度,更高的对比度,更广的视角,更大的工作温度范围,不需要背光单元,色彩鲜艳及轻薄等优点,因此oled显示技术成为当前发展最快的显示技术。
4.为了提高oled面板的工艺集成度并降低成本,通常采用阵列基板行驱动(gate driver on array,简称goa)技术而将薄膜晶体管(tft)的栅极驱动电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动。这种利用goa技术而集成在阵列基板上的栅极驱动电路也称为goa单元或移位寄存器。采用goa电路的显示装置由于省去了绑定驱动电路的部分,可以从材料成本和制作工艺两方面降低成本。


技术实现要素:

5.本公开的实施例提供了移位寄存器及其驱动方法、栅极驱动电路、以及显示装置。
6.根据本公开的第一方面,提供了一种移位寄存器。移位寄存器可包括消隐输入电路、消隐控制电路、消隐下拉电路、和移位寄存电路。消隐输入电路可根据来自第二时钟信号端的第二时钟信号将来自消隐输入信号端的消隐输入信号提供到第一控制节点。消隐控制电路可根据第一控制节点的电压将来自第一时钟信号端的第一时钟信号提供到第二控制节点,以及保持在第一控制节点和第二控制节点之间的电压差。消隐下拉电路可根据第一时钟信号将第二控制节点的电压提供到下拉节点。移位寄存电路被配置为根据下拉节点的电压,经由移位信号输出端提供移位信号,以及经由第一驱动信号输出端提供第一驱动信号。
7.在本公开的实施例中,消隐控制电路可包括第二晶体管和第一电容。第二晶体管的控制极和第一控制节点耦接,第二晶体管的第一极和第一时钟信号端耦接,第二晶体管的第二极和第二控制节点耦接。第一电容被耦接在第一控制节点和第二控制节点之间。
8.在本公开的实施例中,消隐输入电路可包括第一晶体管。第一晶体管的控制极和第二时钟信号端耦接,第一晶体管的第一极和消隐输入信号端耦接,第一晶体管的第二极和第一控制节点耦接。
9.在本公开的实施例中,消隐下拉电路可包括第三晶体管。第三晶体管的控制极和第一时钟信号端耦接,第三晶体管的第一极和第二控制节点耦接,第三晶体管的第二极和
下拉节点耦接。
10.在本公开的实施例中,移位寄存器还可包括显示输入电路和输出电路。显示输入电路可根据来自显示输入信号端的显示输入信号将来自第一电压端的第一电压提供到下拉节点。输出电路可根据下拉节点的电压,从移位信号输出端输出移位信号,以及从第一驱动信号输出端输出第一驱动信号。
11.在本公开的实施例中,显示输入电路可包括第四晶体管。第四晶体管的控制极和显示输入信号端耦接,第四晶体管的第一极和第一电压端耦接,第四晶体管的第二极和下拉节点耦接。
12.在本公开的实施例中,输出电路可包括第十九晶体管、第二十二晶体管和第二电容。第十九晶体管的控制极和下拉节点耦接,第十九晶体管的第一极和第四时钟信号端耦接以接收第四时钟信号,第十九晶体管的第二极和移位信号输出端耦接。第二十二晶体管的控制极和下拉节点耦接,第二十二晶体管的第一极和第四时钟信号端耦接以接收第四时钟信号,第二十二晶体管的第二极和第一驱动信号输出端耦接。第二电容被耦接在下拉节点和移位信号输出端之间。
13.在本公开的实施例中,移位寄存电路还可包括第一控制电路、上拉电路和第二控制电路。第一控制电路可根据下拉节点的电压控制上拉节点的电压。上拉电路可根据上拉节点的电压,将来自第二电压端的第二电压提供到下拉节点、移位信号输出端和驱动信号输出端。第二控制电路可根据第一时钟信号和第一控制节点的电压控制上拉节点的电压,以及根据显示输入信号控制上拉节点的电压。
14.在本公开的实施例中,上拉节点可包括第一上拉节点。第一控制电路可包括第七晶体管和第八晶体管。第七晶体管的控制极和第一极和第三电压端耦接,第七晶体管的第二极和第一上拉节点耦接。第八晶体管的控制极和下拉节点耦接,第八晶体管的第一极和第一上拉节点耦接,第八晶体管的第二极和第二电压端耦接。上拉电路可包括第九晶体管、第二十晶体管和第二十三晶体管。第九晶体管的控制极和第一上拉节点耦接,第九晶体管的第一极和下拉节点耦接,第九晶体管的第二极和第二电压端耦接。第二十晶体管的控制极和第一上拉节点耦接,第二十晶体管的第一极和移位信号输出端耦接,第二十晶体管的第二极和第二电压端耦接。第二十三晶体管的控制极和第一上拉节点耦接,第二十三晶体管的第一极和第一驱动信号输出端耦接,第二十三晶体管的第二极和第二电压端耦接。第二控制电路可包括第十三晶体管、第十四晶体管和第十五晶体管。第十三晶体管的控制极和第一时钟信号端耦接,第十三晶体管的第一极和第一上拉节点耦接。第十四晶体管的控制极和第一控制节点耦接,第十四晶体管的第一极和第十三晶体管的第二极耦接,第十四晶体管的第二极和第二电压端耦接。第十五晶体管的控制极和显示输入信号端耦接,第十五晶体管的第一极和第一上拉节点耦接,第十五晶体管的第二极和第二电压端耦接。
15.在本公开的实施例中,上拉节点还可包括第二上拉节点。第一控制电路还包括第十晶体管和第十一晶体管。第十晶体管的控制极和第一极和第四电压端耦接,第十晶体管的第二极和第二上拉节点耦接。第十一晶体管的控制极和下拉节点耦接,第十一晶体管的第一极和第二上拉节点耦接,第十一晶体管的第二极和第二电压端耦接。上拉电路还可包括第十二晶体管、第二十一晶体管和第二十四晶体管。第十二晶体管的控制极和第二上拉节点耦接,第十二晶体管的第一极和下拉节点耦接,第十二晶体管的第二极和第二电压端
耦接。第二十一晶体管的控制极和第二上拉节点耦接,第二十一晶体管的第一极和移位信号输出端耦接,二十一晶体管的第二极和第二电压端耦接。第二十四晶体管的控制极和第二上拉节点耦接,第二十四晶体管的第一极和第一驱动信号输出端耦接,第二十四晶体管的第二极和第二电压端耦接。第二控制电路还可包括第十六晶体管、第十七晶体管和第十八晶体管。第十六晶体管的控制极和第一时钟信号端耦接,第十六晶体管的第一极和第二上拉节点耦接。第十七晶体管的控制极和第一控制节点耦接,第十七晶体管的第一极和第十六晶体管的第二极耦接,第十七晶体管的第二极和第二电压端耦接。第十八晶体管的控制极和显示输入信号端耦接,第十八晶体管的第一极和第二上拉节点耦接,第十八晶体管的第二极和第二电压端耦接。
16.在本公开的实施例中,移位寄存电路还可包括复位电路。复位电路可根据来自消隐复位信号端的消隐复位信号对下拉节点进行复位,以及根据来自显示复位信号端的显示复位信号对下拉节点进行复位。
17.在本公开的实施例中,复位电路可包括第五晶体管和第六晶体管。第五晶体管的控制极和消隐复位信号端耦接,第五晶体管的第一极和下拉节点耦接,第五晶体管的第二极和第二电压端耦接。第六晶体管的控制极和显示复位信号端耦接,第六晶体管的第一极和下拉节点耦接,第六晶体管的第二极和第二电压端耦接。
18.在本公开的实施例中,输出电路还可包括第二十五晶体管和第三电容。第二十五晶体管的控制极和下拉节点耦接,第二十五晶体管的第一极和第五时钟信号端耦接以接收第五时钟信号,第二十五晶体管的第二极和第二驱动信号输出端耦接。第三电容被耦接在下拉节点和第二驱动信号输出端之间。
19.在本公开的实施例中,上拉电路还可包括第二十六晶体管和第二十七晶体管。第二十六晶体管的控制极和第一上拉节点耦接,第二十六晶体管的第一极和第二驱动信号输出端耦接,第二十六晶体管的第二极和第二电压端耦接。第二十七晶体管的控制极和第二上拉节点耦接,第二十七晶体管的第一极和第二驱动信号输出端耦接,第二十七晶体管的第二极和第二电压端耦接。
20.根据本公开的第二方面,提供了一种栅极驱动电路。栅极驱动电路可包括n个级联的如本公开的第一方面提供的移位寄存器、第一子时钟信号线和第二子时钟信号线。第i+1级移位寄存器的消隐输入信号端和第i级移位寄存器的移位信号输出端耦接。各级移位寄存器的第一时钟信号端和第一子时钟信号线耦接。各级移位寄存器的第二时钟信号端和第二子时钟信号线耦接。
21.在本公开的实施例中,栅极驱动电路还可包括消隐复位信号线、第一子时钟信号线和第二子时钟信号线。第i+2级移位寄存器的显示输入信号端和第i级移位寄存器的移位信号输出端耦接。各级移位寄存器的消隐复位信号端和消隐复位信号线耦接。第i级移位寄存器的显示复位信号端和第i+3级移位寄存器的移位信号输出端耦接。
22.在本公开的实施例中,栅极驱动电路还可包括第三子时钟信号线、第四子时钟信号线、第五子时钟信号线和第六子时钟信号线。第4i-3级移位寄存器的第四时钟信号端和第三子时钟信号线耦接。第4i-2级移位寄存器的第四时钟信号端和第四子时钟信号线耦接。第4i-1级移位寄存器的第四时钟信号端和第五子时钟信号线耦接。第4i级移位寄存器的第四时钟信号端和第六子时钟信号线耦接。
23.在本公开的实施例中,栅极驱动电路还可包括第七子时钟信号线、第八子时钟信号线、第九子时钟信号线和第十子时钟信号线。第4i-3级移位寄存器的第五时钟信号端和第七子时钟信号线耦接。第4i-2级移位寄存器的第五时钟信号端和第八子时钟信号线耦接。第4i-1级移位寄存器的第五时钟信号端和第九子时钟信号线耦接。第4i级移位寄存器的第五时钟信号端和第十子时钟信号线耦接。
24.根据本公开的第三方面,提供了一种显示装置。显示装置包括根据本公开的第二方面提供的栅极驱动电路。
25.根据本公开的第四方面,提供了一种用于驱动本公开的第一方面提供的移位寄存器的方法。在方法中,将消隐输入信号提供到第一控制节点,保持在第一控制节点和第二控制节点之间的电压差;根据第一控制节点的电压将第一时钟信号提供到第二控制节点,以及经由电压差控制第一控制节点的电压;根据第一时钟信号将第二控制节点的电压提供到下拉节点;以及根据下拉节点的电压,输出移位信号和第一驱动信号。
附图说明
26.为了更清楚地说明本公开的技术方案,下面将对实施例的附图进行简单说明。应当知道,以下描述的附图仅仅是本公开的一些实施例,而非对本公开的限制,其中相同的附图标记指示相同的元件或信号。在附图中:
27.图1示出了根据本公开的实施例的移位寄存器的示意性框图;
28.图2示出了根据本公开的实施例的移位寄存器的示意性框图;
29.图3示出了根据本公开的实施例的移位寄存器的示例性电路图;
30.图4(1)、(2)和(3)分别示出了根据本公开的实施例的显示输入电路的示例性电路图;
31.图5(1)和(2)分别示出了根据本公开的实施例的第二控制电路的示例性电路图;
32.图6示出了根据本公开的另一实施例的移位寄存器的示例性电路图;
33.图7示出了根据本公开的实施例的栅极驱动电路的示意图;
34.图8示出了根据本公开的实施例的栅极驱动电路的工作过程中各信号的时序图;以及
35.图9示出了根据本公开的实施例的用于驱动移位寄存器的方法的示意性流程图。
具体实施方式
36.为了使本公开的实施例的技术方案和优点更加清楚,下面将结合附图,对本公开的实施例的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本公开的一部分实施例,而并非全部的实施例。基于所描述的实施例,本领域的普通技术人员在无需创造性劳动的前提下所获得的所有其它实施例,也都属于本公开的范围。
37.除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其
等同,而不排除其他元件或者物件。“连接”或者“耦接”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,并且可以是直接连接也可以通过中间介质间接连接。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
38.在显示领域,特别是有机发光二极管oled显示技术中,栅极驱动电路通常都集成在集成电路ic中。集成电路ic设计中芯片的面积是影响芯片成本的主要因素。通常,栅极驱动电路包括检测电路、显示电路和输出两者复合脉冲的连接电路(或门电路)。此类电路结构非常复杂,难以满足高分辨率窄边框的要求。
39.在对oled显示面板中的子像素进行补偿时,除了在子像素中设置像素补偿电路进行内部补偿外,还可以通过设置感测晶体管进行外部补偿。在进行外部补偿时,由移位寄存器构成的栅极驱动电路需要向显示面板中的子像素分别提供用于扫描晶体管和感测晶体管的驱动信号。例如,在一帧的显示时段(display)提供用于扫描晶体管的扫描驱动信号,在一帧的消隐时段(blank)提供用于感测晶体管的感测驱动信号。
40.在本公开的实施例中,“一帧”、“每帧”或“某一帧”包括依次进行的显示时段和消隐时段。例如,在显示时段中,栅极驱动电路输出显示输出信号,该显示输出信号可以用于驱动显示面板中的扫描晶体管,以进行从第一行到最后一行的扫描,从而显示面板进行显示。在消隐时段中,栅极驱动电路输出消隐输出信号,该消隐输出信号可以用于驱动显示面板中的某一行子像素中的感测晶体管感测该行子像素的驱动电流,从而基于所感测的驱动电流进行补偿。。
41.本公开的实施例提供了移位寄存器及其驱动方法、栅极驱动电路、以及显示装置。下面结合附图对本公开的实施例及其示例进行详细说明。
42.图1示出了根据本公开的实施例的移位寄存器的示意性框图。如图1所示,移位寄存器10可包括消隐输入电路100、消隐控制电路200、消隐下拉电路300、和移位寄存电路1000。
43.在本公开的实施例中,消隐输入电路100可根据来自第二时钟信号端的第二时钟信号clkb将来自消隐输入信号端的消隐输入信号stu1提供到第一控制节点h,以控制第一控制节点h的电压。例如,消隐输入电路100可与第二时钟信号端耦接以接收第二时钟信号clkb,与消隐输入信号端耦接以接收消隐输入信号stu1。
44.消隐控制电路200可根据第一控制节点h的电压将来自第一时钟信号端的第一时钟信号clka提供到第二控制节点n,以控制第二控制节点n的电压。消隐控制电路200还可保持在第一控制节点h和第二控制节点n之间的电压差。例如,消隐控制电路200可与第一时钟信号端耦接以接收第一时钟信号clka。
45.消隐下拉电路300可根据第一时钟信号clka将第二控制节点n的电压提供到下拉节点q,以控制下拉节点q的电压。例如,消隐下拉电路300可与第一时钟信号端耦接以接收第一时钟信号clka。
46.在实施例中,由于消隐控制电路200可保持第一控制节点h和第二控制节点n之间的电压差,在第二控制节点n的电压改变时,第一控制节点h的电压也相应地改变,从而可以无损地将第一时钟信号clka提供到第二控制节点n。在此情况下,消隐下拉电路300可将第一时钟信号clka(即第二控制节点n的电压)无损地提供到下拉节点q。由此,可以消除消隐
时段在下拉节点q写入低电位时晶体管的阈值电压损失。
47.此外,由于消隐控制电路200和消隐下拉电路300设置在第一控制节点h和下拉节点q之间,所以可以防止第一控制节点h和第二控制节点n的电压对下拉节点q的电压产生影响。
48.移位寄存电路1000可在下拉节点q的控制下,经由移位信号输出端提供移位信号,以及经由第一驱动信号输出端提供第一驱动信号。在一帧的显示时段中,移位信号例如可以用于上下级移位寄存器单元的扫描移位。驱动信号可以用于驱动显示面板中的扫描晶体管,以进行驱动显示面板进行显示。在一帧的消隐时段中,移位信号例如也可以用于上下级移位寄存器单元的扫描移位。驱动信号可以用于驱动显示面板中的子像素中的感测晶体管,以进行该行子像素的外部补偿。
49.图2示出了根据本公开的另一实施例的移位寄存器的示意性框图。如图2所示,移位寄存器20可包括消隐输入电路100、消隐控制电路200、消隐下拉电路300、以及移位寄存电路1000。在实施例中,移位寄存电路1000可包括显示输入电路400和输出电路500。此外,在另外一些实施例中,移位寄存电路1000还可包括第一控制电路600、上拉电路700、第二控制电路800。进一步地,在又一些实施例中,移位寄存电路1000还可包括复位电路900。
50.图2示出了移位寄存电路1000包括显示输入电路400、输出电路500、第一控制电路600、上拉电路700、第二控制电路800和复位电路900的示例。其中,消隐输入电路100、消隐控制电路200和消隐下拉电路300已在上文中详细描述,在此不再赘述。以下主要描述移位寄存电路1000中的各部分电路。
51.如图2所示,显示输入电路400可根据来自显示输入信号端的显示输入信号stu2,将来自第一电压端的第一电压v1提供到下拉节点q,以控制下拉节点q的电压。例如,显示输入电路400可与显示输入信号端耦接以接收显示输入信号stu2,与第一电压端耦接以接收第一电压v1。在实施例中,第一电压端可提供直流低电平信号,即第一电压v1是低电平。
52.输出电路500可根据下拉节点q的电压,从移位信号输出端cr输出移位信号,以及从第一驱动信号输出端out1输出第一驱动信号。例如,输出电路500可与第四时钟信号端耦接以接收第四时钟信号clkd。输出电路500可根据下拉节点q的电压,将第四时钟信号clkd提供至移位信号输出端cr以输出第四时钟信号clkd作为移位信号,以及将第四时钟信号clkd提供至第一驱动信号输出端out1以输出第四时钟信号clkd作为第一驱动信号。
53.在实施例中,输出电路500也可根据下拉节点q的电压,从第二驱动信号输出端out2输出第二驱动信号。例如,输出电路500可以和第五时钟信号端耦接以接收第五时钟信号clke。在实施例中,输出电路500还可根据下拉节点q的电压,将第五时钟信号clke提供至第二驱动信号输出端out2以输出第五时钟信号clke作为第二输出信号。本领域技术人员可理解的是驱动信号输出端的数量不限于2个,也可以是2个以上,输出电路可根据相应的时钟信号输出相应的驱动信号。在实施例中,在显示时段,移位信号和相应的驱动信号也可被统称为显示输出信号,在消隐时段,移位信号和相应的驱动信号也可被统称为消隐输出信号。
54.第一控制电路600可根据下拉节点q的电压控制上拉节点qb的电压。例如,第一控制电路600可与第二电压端耦接以接收第二电压v2,与第三电压端耦接以接收第三电压v3。在实施例中,第二电压端可提供直流高电平信号,即第二电压v2是高电平。第一控制电路
600可在下拉节点q的电压的控制下,根据第二电压v2和第三电压v3控制上拉节点qb的电压。
55.进一步地,第一控制电路600还可与第四电压端耦接以接收第四电压v4。第三电压端和第四电压端可交替提供直流低电平信号,例如第三电压v3和第四电压v4中的一者是低电平,另一者是高电平。在实施例中,第一控制电路600可在下拉节点q的电压的控制下,根据第二电压v2和第三电压v3(或者第四电压)控制上拉节点qb的电压。
56.上拉电路700可根据上拉节点qb的电压,将来自第二电压端的第二电压v2提供到下拉节点q、移位信号输出端cr、第一驱动信号输出端out1和第二驱动信号输出端out2。例如,上拉电路700可与第二电压端耦接以接收第二电压v2。由此,上拉电路700通过对下拉节点q、移位信号输出端cr和相应的驱动信号输出端进行上拉来降低各端的噪声。
57.第二控制电路800可根据第一时钟信号clka和第一控制节点h的电压,控制上拉节点qb的电压。例如,第二控制电路800可与第一时钟信号端耦接以接收第一时钟信号clka,与第二电压端耦接以接收第二电压。在实施例中,第二控制电路800可在第一时钟信号clka和第一控制节点h的电压的控制下,将第二电压提供到上拉节点qb。此外,第二控制电路800还可根据显示输入信号stu2,控制上拉节点qb的电压。例如,第二控制电路800可与显示输入信号端耦接以接收显示输入信号stu2。在实施例中,第二控制电路800可在显示输入信号stu的控制下,将第二电压提供到上拉节点qb。由此,第二控制电路800可对上拉节点qb进行上拉。
58.此外,复位电路900可根据来自消隐复位信号端的消隐复位信号trst对下拉节点q进行复位,以及根据来自显示复位信号端的显示复位信号std对下拉节点q进行复位。例如,复位电路900可与消隐复位信号端耦接以接收消隐复位信号trst,与显示复位信号端耦接以接收显示复位信号std,以及与第二电压端耦接以接收第二电压v2。在实施例中,复位电路900可根据消隐复位信号trst将第二电压v2提供到下拉节点q,以及根据显示复位信号std将第二电压v2提供到下拉节点q。
59.本领域技术人员可以理解,尽管图2中的移位寄存电路1000示出了显示输入电路400、输出电路500、第一控制电路600、上拉电路700、第二控制电路800和复位电路900,然而上述示例并不能限制本公开的保护范围。在实际应用中,技术人员可以根据情况选择使用或不使用上述各电路中的一个或多个,基于前述各电路的各种组合变型均不脱离本公开的原理,对此不再赘述。
60.以下通过示例性电路结构来对本公开提供的移位寄存器进行描述。
61.图3示出了根据本公开的实施例的移位寄存器的示例性电路图。移位寄存器例如是图2中所示的移位寄存器20。如图3所示,移位寄存器可包括第一晶体管m1至第二十七晶体管m27、以及第一电容c1至第三电容c3。
62.需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管或场效应晶体管或其它特性相同的开关器件。本公开的实施例中均以薄膜晶体管为例进行说明。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极。晶体管的栅极可被称为控制极。此外,按照晶体管的特性区分可以将晶体管分为n型和p型晶体管。当晶体管为p型晶体管时,导通电压为低电平电压(例如,
0v、-5v、-10v或其它合适的电压),关断电压为高电平电压(例如,5v、10v或其它合适的电压)。当晶体管为n型晶体管时,导通电压为高电平电压(例如,5v、10v或其它合适的电压),关断电压为低电平电压(例如,0v、-5v、-10v或其它合适的电压)。
63.另外,需要说明的是,本公开的实施例中提供的移位寄存器中采用的晶体管均是以p型晶体管为例进行说明的。本公开的实施例包括但不限于此,例如移位寄存器中的至少部分晶体管也可以采用n型晶体管,并改变相应电压(第一电压、第二电压等)的电位。
64.在本公开的实施例中,上拉节点qb可包括第一上拉节点qb_a和第二上拉节点qb_b中的至少一个。图3示出了上拉节点qb包括第一上拉节点qb_a和第二上拉节点qb_b两者的情况。可以理解的是,上拉节点qb也可仅包括第一上拉节点qb_a和第二上拉节点qb_b中的一个,相关联的电路仅需进行相应地调整。
65.如图3所示,消隐输入电路100包括第一晶体管m1。第一晶体管m1的控制极和第二时钟信号端耦接以接收第二时钟信号clkb,第一晶体管m1的第一极和消隐输入信号端耦接以接收消隐输入信号stu1,第一晶体管m1的第二极和第一控制节点h耦接。在实施例中,当第二时钟信号clkb为低电平时,第一晶体管m1导通,从而可以将消隐输入信号提供到第一控制节点h,以控制第一控制节点h的电压。
66.消隐控制电路200包括第二晶体管m2和第一电容c1。第二晶体管m2的控制极和第一控制节点h耦接,第二晶体管m2的第一极和第一时钟信号端耦接以接收第一时钟信号clka,第二晶体管m2的第二极和第二控制节点n耦接。第一电容的第一端和第一控制节点h耦接,第一电容的第二端和第二控制节点n耦接。在实施例中,当第一控制节点h的电压为低电平时,第二晶体管m2导通,将第一时钟信号clka提供到第二控制节点n,以控制第二控制节点n的电压。当第二控制节点n的电压改变时,由于第一电容c1保持第一控制节点h和第二控制节点n之间的电压差,因此第一控制节点h的电压也相应地改变。
67.消隐下拉电路300包括第三晶体管m3。第三晶体管m3的控制极和第一时钟信号端耦接以接收第一时钟信号clka,第三晶体管m3的第一极和第二控制节点n耦接,第三晶体管m3的第二极和下拉节点q耦接。在实施例中,当第一时钟信号clka为低电平时,第三晶体管m3导通,将第二控制节点n的电压提供到下拉节点q。
68.显示输入电路400包括第四晶体管m4。第四晶体管m4的控制极和显示输入信号端耦接以接收显示输入信号stu2,第四晶体管m4的第一极和第一电压端耦接以接收第一电压v1,第四晶体管m4的第二极和下拉节点q耦接。在实施例中,当显示输入信号stu2为低电平时,第四晶体管m4导通,将第一电压v1提供到下拉节点q,使得下拉节点q的电压为低电平。
69.输出电路500包括第十九晶体管m19、第二十二晶体管m22、第二电容c2。第十九晶体管m19的控制极和下拉节点q耦接,第十九晶体管m19的第一极和第四时钟信号端耦接以接收第四时钟信号clkd,第十九晶体管m19的第二极和移位信号输出端cr耦接。第二十二晶体管m22的控制极和下拉节点q耦接,第二十二晶体管m22的第一极和第四时钟信号端耦接以接收第四时钟信号clkd,第二十二晶体管m22的第二极和第一驱动信号输出端耦接out1。第二电容c2的第一端和下拉节点q耦接,第二电容c2的第二端和移位信号输出端cr耦接。
70.此外,输出电路500还可包括第二十五晶体管m25和第三电容c3。第二十五晶体管m25的控制极和下拉节点q耦接,第二十五晶体管m25的第一极和第五时钟信号端耦接以接收第五时钟信号clke,第二十五晶体管m25的第二极和第二驱动信号输出端out2耦接。第三
电容c3的第一端和下拉节点q耦接,第三电容c3的第二端和第二驱动信号输出端out2耦接。
71.在实施例中,当下拉节点q为低电平时,第十九晶体管m19、第二十二晶体管m22、第二十五晶体管m25导通,将第四时钟信号clkd提供到移位信号输出端cr和第一驱动信号输出端耦接out1,以及将第五时钟信号clke提供到第二驱动信号输出端out2。
72.第一控制电路600包括第七晶体管m7、第八晶体管m8、第十晶体管m10和第十一晶体管m11。第七晶体管m7的控制极和第一极和第三电压端耦接以接收第三电压v3,第七晶体管m7的第二极和第一上拉节点qb_a耦接。第八晶体管m8的控制极和下拉节点q耦接,第八晶体管m8的第一极和第一上拉节点qb_a耦接,第八晶体管m8的第二极和第二电压端耦接以接收第二电压v2。第十晶体管m10的控制极和第一极与第四电压端v4耦接,第十晶体管m10的第二极和第二上拉节点qb_b耦接。第十一晶体管m11的控制极和下拉节点q耦接,第十一晶体管m11的第一极和第二上拉节点qb_b耦接,第十一晶体管m11的第二极和第二电压端v2耦接以接收第二电压v2。
73.可理解地是,当上拉节点qb仅包括第一上拉节点qb_a(或者第二上拉节点qb_b),第一控制电路600可包括第七晶体管m7和第八晶体管m8(或者第十晶体管m10和第十一晶体管m11)。具体电路结构类似,在此不再赘述。
74.在实施例中,第三电压端v3和第四电压端v4可以被配置为交替提供低电平。也就是说,第三电压端v3提供高电平时,第四电压端v4提供低电平,第十晶体管m10导通。第三电压端v3提供低电平时,第四电压端v4提供高电平,第七晶体管m7导通。因此,第七晶体管m7和第十晶体管m10中只有一个晶体管处于导通状态。这样可以避免晶体管长期导通引起的性能漂移。
75.当第七晶体管m7导通时第三电压可以对第一上拉节点qb_a进行充电,当第十晶体管m10导通时第四电压可以对第二上拉节点qb_b进行充电,从而将第一上拉节点qb_a或第二上拉节点qb_b的电压控制为低电平。当下拉节点q的电压为低电平时,第八晶体管m8和第十一晶体管m11导通。例如,在晶体管的设计上,可以将第七晶体管m7与第八晶体管m8配置为(例如对二者的尺寸比、阈值电压等配置)在m7和m8均导通时,第一上拉节点qb_a的电压可以被上拉至高电平,该高电平可以使得第二十晶体管m20、第二十三晶体管m23以及第二十六晶体管m26保持关断。另一方面,可以将第十晶体管m10与第十一晶体管m11配置为(例如对二者的尺寸比、阈值电压等配置)在m10和m11均导通时,第二上拉节点qb_b的电压可以被上拉至高电平,该高电平可以使得第二十一晶体管m21、第二十四晶体管m24以及第二十七晶体管m27保持关断。
76.如图3所示,上拉电路700包括第九晶体管m9、第二十晶体管m20、第二十三晶体管m23、第十二晶体管m12、第二十一晶体管m21、第二十四晶体管m24、第二十六晶体管m26和第二十七晶体管m27。
77.第九晶体管m9的控制极和第一上拉节点qb_a耦接,第九晶体管m9的第一极和下拉节点q耦接,第九晶体管m9的第二极和第二电压端v2耦接。第二十晶体管m20的控制极和第一上拉节点qb_a耦接,第二十晶体管m20的第一极和移位信号输出端cr耦接,第二十晶体管m20的第二极和第二电压端v2耦接。第二十三晶体管m23的控制极和第一上拉节点qb_a耦接,第二十三晶体管m23的第一极和第一驱动信号输出端out1耦接,第二十三晶体管m23的第二极和第二电压端v2耦接。第二十六晶体管m26的控制极和第一上拉节点qb_a耦接,第二
十六晶体管的第一极和第二驱动信号输出端out2耦接,第二十六晶体管的第二极和第二电压端v2耦接。在实施例中,当第一上拉节点qb_a的电压是低电平时,第九晶体管m9、第二十晶体管m20、第二十三晶体管m23、第二十六晶体管导通,以对下拉节点q、移位信号输出端cr、第一驱动信号输出端out1和第二驱动信号输出端out2进行上拉。
78.第十二晶体管m12的控制极和第二上拉节点qb_b耦接,第十二晶体管m12的第一极和下拉节点q耦接,第十二晶体管m12的第二极和第二电压端v2耦接。第二十一晶体管m21的控制极和第二上拉节点qb_b耦接,第二十一晶体管m21的第一极和移位信号输出端cr耦接,第二十一晶体管m21的第二极和第二电压端v2耦接。第二十四晶体管m24的控制极和第二上拉节点qb_b耦接,第二十四晶体管m24的第一极和第一驱动信号输出端out1耦接,第二十四晶体管m24的第二极和第二电压端v2耦接。第二十七晶体管m27的控制极和第二上拉节点qb_b耦接,第二十七晶体管的第一极和第二驱动信号输出端out2耦接,第二十七晶体管的第二极和第二电压端v2耦接。在实施例中,当第二上拉节点qb_b的电压是低电平时,第十二晶体管m12、第二十一晶体管m21、第二十四晶体管m24和第二十七晶体管m27导通,以对下拉节点q、移位信号输出端cr、第一驱动信号输出端out1和第二驱动信号输出端out2进行上拉。
79.可以理解的是,当上拉节点qb仅包括第一上拉节点qb_a(或者第二上拉节点qb_b)时,上拉电路700可包括第九晶体管m9、第二十晶体管m20、第二十三晶体管m23、第二十六晶体管(或者,第十二晶体管m12、第二十一晶体管m21、第二十四晶体管m24和第二十七晶体管m27)。具体电路结构相同,在此不再赘述。
80.如图3所示,第二控制电路800可包括第十三晶体管m13、第十四晶体管m14、第十五晶体管m15、第十六晶体管m16、第十七晶体管m17和第十八晶体管m18。
81.第十三晶体管m13的控制极和第一时钟信号端耦接以接收第一时钟信号clka,第十三晶体管m13的第一极和第一上拉节点qb_a耦接。第十四晶体管m14的控制极和第一控制节点h耦接,第十四晶体管m14的第一极和第十三晶体管m13的第二极耦接,第十四晶体管m14的第二极和第二电压端v2耦接。第十五晶体管m15的控制极和显示输入信号端耦接以接收显示输入信号stu2,第十五晶体管m15的第一极和第一上拉节点qb_a耦接,第十五晶体管m15的第二极和第二电压端耦接以接收第二电压v2。在实施例中,当第一时钟信号clka和第一控制节点h的电压均为低电平时,将第二电压提供到第一上拉节点qb_a。此外,当显示输入信号stu2为低电平时,将第二电压提供到第一上拉节点qb_a。
82.第十六晶体管m16的控制极和第一时钟信号端耦接以接收第一时钟信号clka,第十六晶体管m16的第一极和第二上拉节点qb_b耦接。第十七晶体管m17的控制极和第一控制节点h耦接,第十七晶体管m17的第一极和第十六晶体管m16的第二极耦接,第十七晶体管m17的第二极和第二电压端耦接以接收第二电压v2。第十八晶体管m18的控制极和显示输入信号端耦接以接收显示输入信号stu2,第十八晶体管m18的第一极和第二上拉节点qb_b耦接,第十八晶体管m18的第二极和第二电压端耦接以接收第二电压v2。在实施例中,当第一时钟信号clka和第一控制节点h的电压均为低电平时,将第二电压提供到第二上拉节点qb_b。此外,当显示输入信号stu2为低电平时,将第二电压提供到第二上拉节点qb_b。
83.可以理解的是,当上拉节点qb仅包括第一上拉节点qb_a(或者第二上拉节点qb_b)时,上拉电路700可包括第十三晶体管m13、第十四晶体管m14、第十五晶体管m15(或者,第十
六晶体管m16、第十七晶体管m17和第十八晶体管m18)。具体电路结构相同,在此不再赘述。
84.此外,如图3所示,复位电路900可包括第五晶体管m5和第六晶体管m6。第五晶体管m5的控制极和消隐复位信号端耦接以接收消隐复位信号trst,第五晶体管m5的第一极和下拉节点q耦接,第五晶体管m5的第二极和第二电压端耦接以接收第二电压v2。在实施例中,在消隐复位信号trst为低电平时,第五晶体管m5导通,将第二电压v2提供到下拉节点q。第六晶体管m6的控制极和显示复位信号端耦接以接收显示复位信号std,第六晶体管m6的第一极和下拉节点q耦接,第六晶体管m6的第二极和第二电压端v2耦接。在实施例中,在显示复位信号std为低电平时,第六晶体管m6导通,将第二电压v2提供到下拉节点q。
85.可以理解的是,本公开的实施例中移位寄存器中的各电路并不限于以上电路结构,以下结合附图示意性地描述可选择的电路变形,该变形也非限制性的。
86.图4(1)、(2)和(3)分别示出了根据本公开的实施例的显示输入电路410、显示输入电路420和显示输入电路430的示例性电路图。
87.如图4(1)所示,显示输入电路410可包括第四晶体管m4和第四防漏晶体管m4_b。第四晶体管m4的控制极和第一极以及第四防漏晶体管m4_b的控制极与显示输入信号端耦接以接收显示输入信号stu2,第四晶体管m4的第二极和第四防漏晶体管m4_b的第一极耦接,第四防漏晶体管m4_b的第二极和下拉节点q耦接。
88.如图4(2)所示,显示输入电路420可包括第四晶体管m4和第四防漏晶体管m4_b。第四晶体管m4的控制极和显示输入信号端耦接以接收显示输入信号stu2,第一极和第一电压端耦接以接收第一电压v1。第四防漏晶体管m4_b的控制极和第一极与第四晶体管m4的第二极耦接,第二极和下拉节点q耦接。
89.如图4(3)所示,显示输入电路430可包括第四晶体管m4。第四晶体管的控制极和第一极与显示输入信号端耦接以接收显示输入信号stu2,第二极和下拉节点q耦接。
90.图5(1)和(2)分别示出了根据本公开的实施例的第二控制电路800的示例性电路图。
91.如图5(1)所示,第二控制电路810包括第十三晶体管m13、第十五晶体管m15、第十六晶体管m16和第十八晶体管m18。第十三晶体管m13的控制极和第一时钟信号端clka耦接,第十三晶体管m13的第一极和第一上拉节点qb_a耦接,第十三晶体管m13的第二极和第二电压端v2耦接。第十五晶体管m15的控制极和显示输入信号端stu2耦接,第十五晶体管m15的第一极和第一上拉节点qb_a耦接,第十五晶体管m15的第二极和第二电压端v2耦接。第十六晶体管m16的控制极和第一时钟信号端clka耦接,第十六晶体管m16的第一极和第二上拉节点qb_b耦接,第十六晶体管m16的第二极和第二电压端v2耦接。第十八晶体管m18的控制极和显示输入信号端耦接,第十八晶体管m18的第一极和第二上拉节点qb_b耦接,第十八晶体管m18的第二极和第二电压端v2耦接。相对于图3中移位寄存器20的第二控制电路800,第二控制电路810不包含第十四晶体管m14和第十七晶体管m17。
92.如图5(2)所示,第二控制电路820包括第十五晶体管m15和第十八晶体管m18。第十五晶体管m15的控制极和显示输入信号端stu2耦接,第十五晶体管m15的第一极和第一上拉节点qb_a耦接,第十五晶体管m15的第二极和第二电压端v2耦接。第十八晶体管m18的控制极和显示输入信号端耦接,第十八晶体管m18的第一极和第二上拉节点qb_b耦接,第十八晶体管m18的第二极和第二电压端v2耦接。相对于图3中移位寄存器20的第二控制电路800,第
二控制电路820不包含第十三晶体管m13、第十四晶体管m14、第十六晶体管m16和第十七晶体管m17。
93.图6示出了根据本公开的另一实施例的移位寄存器的示例性电路图。如图6所示,移位寄存器与图3中的移位寄存器的区别在于,使用第二控制电路810替换第二控制电路800,并增加了第一防漏电晶体管m1_b、第三防漏电晶体管m3_b、第五防漏电晶体管m5_b、第六防漏电晶体管m6_b、第九防漏电晶体管m9_b、第十二防漏电晶体管m12_b、第二十八晶体管m28以及第二十九晶体管m29。下面以第一防漏电晶体管m1_b为例对防漏电的工作原理进行说明。
94.第一防漏电晶体管m1_b的控制极和第二时钟信号端clkb耦接,第一防漏电晶体管m1_b的第一极和第二十八晶体管m28的第二极耦接,第一防漏电晶体管m1_b的第二极和第一控制节点h耦接。第二十八晶体管m28的控制极和第一控制节点h耦接,第二十八晶体管m28的第一极和第五电压端v5耦接以接收低电平的第五电压。当第一控制节点h处于低电平时,第二十八晶体管m28在第一控制节点h的电平的控制下导通,从而可以将第五电压端v5输入的低电平信号输入到第一防漏电晶体管m1_b的第一极,从而使得第一防漏电晶体管m1_b的第一极和第二极都处于低电平状态,防止第一控制节点h处的电荷通过第一防漏电晶体管m1_b漏电。此时,由于第一防漏电晶体管m1_b的控制极和第一晶体管m1的控制极耦接,所以第一晶体管m1和第一防漏电晶体管m1_b的结合可以实现与前述第一晶体管m1相同的效果,同时具有防漏电的效果。类似地,第三防漏电晶体管m3_b、第五防漏电晶体管m5_b、第六防漏电晶体管m6_b、第九防漏电晶体管m9_b、第十二防漏电晶体管m12_b可以分别结合第二十九晶体管m29实现防漏电结构,从而可以防止下拉节点q处的电荷发生漏电。
95.如图6所示,消隐下拉电路310可包括第三晶体管m3和第三防漏电晶体管m3_b。第三晶体管m3的控制极和第一时钟信号端clka耦接,第三晶体管m3的第一极和第二控制节点n耦接,第三晶体管m3的第二极和第三防漏电晶体管m3_b的第一极耦接。第三防漏电晶体管m3_b的控制极和第一时钟信号端clka耦接,第三防漏电晶体管m3_b的第二极和下拉节点q耦接。
96.第二十九晶体管m29的控制极和下拉节点q耦接,第二十九晶体管m29的第一极和第一电压端v1耦接,第二十九晶体管m29的第二极和第三晶体管m3的第二极耦接。
97.防止下拉节点q发生漏电的工作原理和上述防止第一控制节点h发生漏电的工作原理相同,这里不再赘述。
98.本公开的实施例还提供了由移位寄存器构成的栅极驱动电路。如图7所示,栅极驱动电路30可包括多个(例如,n个)级联的移位寄存器,其中任意一个或多个移位寄存器可以采用本公开的实施例提供的移位寄存器,例如移位寄存器10或移位寄存器20的结构或其变型。需要说明的是,图7中仅示意性的示出了栅极驱动电路30的前四级移位寄存器(a1、a2、a3和a4)。
99.如图7所示,第一级移位寄存器a1的消隐输入信号端stu1和显示输入信号端stu2以及第二级移位寄存器a2的显示输入信号端stu2均接收输入信号stu。此外第i+1级移位寄存器的消隐输入信号端stu1和第i级移位寄存器的移位信号输出端cr耦接。第i+2级移位寄存器的显示输入信号端stu2和第i级移位寄存器的移位信号输出端cr耦接。除了最后三级移位寄存器外,第i级移位寄存器的显示复位信号端std和第i+3级移位寄存器的移位信号
输出端cr连接。此外,各级移位寄存器的消隐复位信号端trst和消隐复位信号线trst耦接。
100.在实施例中,栅极驱动电路30还可包括第一子时钟信号线clk_1和第二子时钟信号线clk_2。如图7所示,每一级移位寄存器的第一时钟信号端clka均和第一子时钟信号线clk_1耦接。每一级移位寄存器的第二时钟信号端clkb均和第二子时钟信号线clk_2耦接。
101.如图7所示,栅极驱动电路30还可包括第三子时钟信号线clkd_1、第四子时钟信号线clkd_2、第五子时钟信号线clkd_3和第六子时钟信号线clkd_4。在移位寄存器包括第四时钟信号端clkd的情形下,第4i-3级移位寄存器的第四时钟信号端clkd和第三子时钟信号线clkd_1耦接,第4i-2级移位寄存器的第四时钟信号端clkd和第四子时钟信号线clkd_2耦接,第4i-1级移位寄存器的第四时钟信号端clkd和第五子时钟信号线clkd_3耦接,第4i级移位寄存器的第四时钟信号端clkd和第六子时钟信号线clkd_4耦接。例如,第三子时钟信号线clkd_1向第一级移位寄存器提供第四时钟信号,第四子时钟信号线clkd_2向第二级移位寄存器提供第四时钟信号,第五子时钟信号线clkd_3向第三级移位寄存器提供第四时钟信号,第六子时钟信号线clkd_4向第四级移位寄存器提供第四时钟信号。
102.此外,栅极驱动电路30还可包括第七子时钟信号线clke_1、第八子时钟信号线clke_2、第九子时钟信号线clke_3和第十子时钟信号线clke_4。在移位寄存器包括第五时钟信号端clke的情形下,第4i-3级移位寄存器的第五时钟信号端clke和第七子时钟信号线clke_1耦接,第4i-2级移位寄存器的第五时钟信号端clke和第八子时钟信号线clke_2耦接,第4i-1级移位寄存器的第五时钟信号端clke和第九子时钟信号线clke_3耦接,第4i级移位寄存器的第五时钟信号端clke和第十子时钟信号线clke_4耦接。例如,第七子时钟信号线clke_1向第一级移位寄存器提供第五时钟信号,第八子时钟信号线clke_2向第二级移位寄存器提供第五时钟信号,第九子时钟信号线clke_3向第三级移位寄存器提供第五时钟信号,第十子时钟信号线clke_4向第四级移位寄存器提供第五时钟信号。
103.下面结合图8中的信号时序图,对图7中所示的栅极驱动电路30的工作过程进行说明。其中,栅极驱动电路30中的移位寄存器例如是图3所示的移位寄存器。
104.图8示出了图7所示的栅极驱动电路30在用于逐行顺序补偿时的信号时序图。在图9中,1f和2f分别表示第一帧和第二帧。display表示一帧中的显示时段,blank表示一帧中的消隐时段。
105.信号stu表示输入信号stu。trst表示提供给消隐复位信号线trst的信号。信号v3和v4分别表示提供给栅极驱动电路30中移位寄存器的第三电压端和第四电压端的信号。信号clk_1和clk_2分别表示提供给第一子时钟信号线clk_1和第二子时钟线的信号clk_2的信号。信号clkd_1、clkd_2、clkd_3和clkd_4分别表示提供给第三子时钟信号线clkd_1、第四子时钟信号线clkd_2、第五子时钟信号线clkd_3和第六子时钟信号线clkd_4的信号。信号clke_1、clke_2、clke_3和clke_4分别表示提供给第七子时钟信号线clke_1、第八子时钟信号线clke_2、第九子时钟信号线clke_3和第十子时钟信号线clke_4的信号。
106.h《1》和h《2》分别表示栅极驱动电路30中第一级移位寄存器a1和第二级移位寄存器a2中的第一控制节点h的电压。n《1》、n《2》分别表示第一级移位寄存器a1和第二级移位寄存器a2中的第二控制节点n的电压。q《1》和q《2》分别表示栅极驱动电路30中第一级移位寄存器a1和第二级移位寄存器a2中的下拉节点q的电压。out1《1》、out1《2》、out1《3》和out1《4》分别表示栅极驱动电路30中的第一级移位寄存器a1、第二级移位寄存器a2、第三级移位寄
存器a3以及第四级移位寄存器a4中相应的第一驱动信号输出端out1。out2《1》、out2《2》分别表示栅极驱动电路30中的第一级移位寄存器a1、第二级移位寄存器a2中相应的第二驱动信号输出端out2。需要说明的是,由于每一级移位寄存器中的移位信号输出端cr和驱动信号输出端out1的电压相同,所以在图8中未示出移位信号输出端cr。
107.需要说明的是,图8所示的信号时序图中的信号电平只是示意性的,不代表真实电平值。
108.下面结合图8中的信号时序图,对图7中所示的栅极驱动电路30在用于逐行顺序补偿时的工作原理进行说明,例如,图7中所示的栅极驱动电路20中的移位寄存器可以采用图3中所示的移位寄存器。
109.在第一帧1f开始前,消隐复位信号线trst和第二子时钟信号线clk_2均提供低电平,以向各级移位寄存器的消隐复位信号端trst和第二时钟信号端clkb提供低电平,使得各级移位寄存器中的第一晶体管m1和第五晶体管m5导通。将消隐输入信号stu1(高电平的输入信号stu)提供到第一控制节点h,第一控制节点h的电压为高电平,以及将第二电压v2(高电平)提供到下拉节点q,下拉节点q的电压为高电平。由此,对各级的第一控制节点h和下拉节点q进行复位,以实现全局复位。
110.然后,第一帧1f开始,第三电压v3为高电平,第四电压v4为低电平。消隐复位信号线trst提供的信号变为高电平,第五晶体管m5关断。
111.在第一帧1f的显示时段display中,对第一级的移位寄存器a1的工作过程描述如下。
112.在第1时段中,第一级移位寄存器的消隐输入信号端stu1和显示输入信号端stu2均和输入信号线stu连接,因此消隐输入信号端stu1和显示输入信号端stu2均提供低电平信号。第二时钟信号端clkb提供低电平信号,使得第一晶体管m1导通,从而将消隐输入信号stu1提供到第一控制节点h《1》。在此情况下,第一控制节点h《1》的电压为低电平,第一时钟信号clka(与第一子时钟信号线clk_1耦接)为高电平,第二晶体管m2导通,将第一时钟信号clka提供到第二控制节点n《1》,使得第二控制节点n《1》的电压为高电平。此外,由于第一时钟信号clka为高电平,第三晶体管m3关断,以隔离第一控制节点h《1》和第二控制节点n《1》对下拉节点q《1》的影响。第一电容c1保持第一控制节点h《1》与第二控制节点n《1》之间的电压差直到消隐时段。
113.另一方面,第四电压v4为低电平,第十晶体管m10导通,以控制第十二晶体管m12的控制极的电压为低电平。因此,第十二晶体管m12导通,将第二电压v2提供至下拉节点q《1》,使得下拉节点q《1》的电压为高电平。由于第1时段中显示输入信号stu2为低电平,第四晶体管m4导通,因此将第一电压v1提供到下拉节点q《1》,使得下拉节点q《1》的电压变为低电平。由此,第八晶体管m8和第十一晶体管m11导通,将第一上拉节点qb_a和第二上拉节点qb_b拉高。此外,下拉节点q《1》为低电平,使得第十九晶体管m19、第二十二晶体管m22和第二十五晶体管m25导通,将第四时钟信号clkd(与第三子时钟信号线clkd_1耦接)和第五时钟信号clke(与第七子时钟信号线clke_1耦接)相应地提供到移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》,从而分别输出高电平信号。
114.此外,由于显示输入信号stu2为低电平,第十五晶体管m15和第十八晶体管m18导通,将高电平的第二电压v2分别提供到第一上拉节点qb_a和第二上拉节点qb_b,从而可以
对第一上拉节点qb_a和第二上拉节点qb_b进行辅助上拉。
115.在第2时段中,通过第三子时钟信号线clkd_1向第四时钟信号端clkd提供低电平信号,通过第七子时钟信号线clke_1向第五时钟信号端clke提供低电平信号。由于第二电容c2的存在,使得下拉节点q《1》的电压由于自举效应而进一步被拉低。第十九晶体管m19、第二十二晶体管m22和第二十五晶体管m25保持导通,从而移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》均输出低电平信号。例如,从移位信号输出端输出的低电平信号可以用于上下级移位寄存器的扫描移位,而从两个驱动信号输出端输出的低电平信号可以用于驱动显示面板中的子像素进行显示。
116.在第3时段中,下拉节点q《1》保持低电平,第十九晶体管m19、第二十二晶体管m22和第二十五晶体管m25保持导通。通过第三子时钟信号线clkd_1向第四时钟信号端clkd提供高电平信号,通过第七子时钟信号线clke_1向第五时钟信号端clke提供高电平信号,使得移位信号输出端cr、第一驱动信号输出端out1和第二驱动信号输出端out2均输出高电平信号。由于移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》被复位至高电平,通过晶体管之间的耦合作用,下拉节点q《1》的电压会上升一个幅度。此外,由于第一级移位寄存器a1的显示复位信号端std和第四级移位寄存器a4的移位信号输出端cr《4》(即,out1《4》)连接,此时第四级移位寄存器a4的移位信号输出端cr《4》还未输出低电平信号,所以不会对下拉节点q《1》进行上拉,使得上拉节点q《1》可以保持在一个较低的电平。
117.在第4时段中,第四级移位寄存器a4的移位信号输出端cr《4》输出低电平信号,向第一级移位寄存器a1的显示复位信号端std提供低电平信号,第六晶体管m6导通,下拉节点q《1》的电压变为高电平,实现对下拉节点q《1》的复位。此外,由于下拉节点q《1》的电压为高电平,第十一晶体管m11关断,第二上拉节点qb_b的电压通过第十晶体管m10而被拉低至低电平。由此,第十二晶体管m12导通,以对下拉节点q《1》放噪。此外,第二十一晶体管m21、第二十四晶体管m24和第二十七晶体管m27导通,以将第二电压v2提供至移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》,从而分别输出高电平信号。
118.在上述第一帧的显示时段中,由于第一时钟信号clka一直保持为低电平,所以第三晶体管m3保持关断。第三晶体管m3可以隔离第一控制节点h《1》和第二控制节点n《1》处的电压对显示时段的下拉节点q的影响。
119.第一级移位寄存器驱动显示面板中第一行的子像素完成显示后,依次类推,第二级、第三级等移位寄存器逐行驱动显示面板中的子像素进行一帧的显示驱动。至此,第一帧的显示时段结束。
120.在显示时段display开始时,第一控制节点h《1》被写入低电平并且保持到消隐时段blank。第二晶体管导通,第一时钟信号clka为高电平,因此第二控制节点n《1》被写入高电平并且保持到消隐时段blank。
121.在第一帧1f的消隐时段blank中,对第一级移位寄存器a1的工作过程描述如下。
122.在第5时段中,第一子时钟信号线clk_1向第一时钟信号clka提供低电平信号,第一控制节点h《1》保持低电平,第二晶体管m2导通。第一时钟信号clka被提供到第二控制节点n《1》,以使第二控制节点n《1》的电压变为低电平。由于第一电容c1保持第一控制节点h《1
》和第二控制节点n《1》之间的电压差,因此第一控制节点h《1》的电压也相应地降低,从而可以无损地将第一时钟信号clka提供到第二控制节点n《1》,以使得第二控制节点n《1》的电压可达到第一时钟信号clka的最低电位无损输出。此外,第三晶体管m3导通,进而将第二控制节点n《1》的电压(无损的第一时钟信号clka)提供到下拉节点q《1》,使得下拉节点q《1》变为低电平。在此时段,第四时钟信号clkd和第五时钟信号端clke均为高电平信号,使得移位信号输出端cr、第一驱动信号输出端out1和第二驱动信号输出端out2均输出高电平信号。
123.在第6时段中,第一子时钟信号线clk_1向第一时钟信号clka提供高电平信号,第二控制节点n《1》的电压变为高电平,经由第一电容c1所保持的电压差,使得第一控制节点h《1》的电压也相应地升高。
124.在第7时段中,第二子时钟信号线clk_2向第二时钟信号clkb提供低电平信号,第一晶体管m1导通,将高电平的消隐输入信号stu1提供到第一控制节点h《1》,已将其拉高至高电平。第二晶体管m2关断,第二控制节点n《1》的电压保持不变。
125.第三晶体管m3关断,第四时钟信号clkd和第五时钟信号端clke均为低电平信号,移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》均输出低电平信号。经由第二电容c2和第三电容c3的作用,将下拉节点q《1》的电压再次拉低。
126.此外,因为第二时钟信号clkb为低电平,使得第二级移位寄存器中的第一晶体管m1导通,且消隐输入信号stu1《2》耦接第一级移位寄存器a1中的移位信号输出端cr《1》,因此第二级移位寄存器a2中的第一控制节点h《2》的电压降低为低电平。
127.在第8时段中,第二子时钟信号线clk_2向第二时钟信号clkb提供高电平信号,第三子时钟线clkd_1向第四时钟信号端clkd提供低电平信号,第七子时钟信号线clke_1向第五时钟信号端clke提供高电平信号。此时,移位信号输出端cr《1》、第一驱动信号输出端out1《1》输出低电平信号,第二驱动信号输出端out2《1》输出高电平信号。第二级移位寄存器a2中的第一晶体管m1关断,第一控制节点h《2》保持低电平直至下一帧的消隐时段blank。
128.在第9时段中,第二时钟信号clkb保持高电平,第四时钟信号clkd和第五时钟信号clke均为低电平。移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》均输出低电平信号。
129.由上,在消隐时段的第7-9时段,第一驱动信号输出端out1《1》输出低电平的第一驱动信号,以驱动第一行子像素中的感测晶体管(例如,p型晶体管)。由此,第一行子像素中的感测晶体管能够感测该行子像素的驱动电流,从而基于所感测的驱动电流进行补偿。
130.在第10时段中,第四时钟信号clkd和第五时钟信号clke均变为高电平。移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》均输出高电平信号。在第二电容c2和第三电容c3的控制下,下拉节点q的电压上升。
131.在第11时段中,消隐复位信号线trst向消隐复位信号端trst提供低电平信号,第五晶体管m5导通,下拉节点q的电压变为高电平。第四电压为低电平,第十晶体管m10导通,使得第二上拉节点qb_b的电压变为低电平。相应地,第二十一晶体管m21、第二十四晶体管m24和第二十七晶体管m27均导通,移位信号输出端cr《1》、第一驱动信号输出端out1《1》和第二驱动信号输出端out2《1》分别输出高电平信号。
132.然后,在第二帧2f、第三帧3f等更多时间段中对栅极驱动电路的驱动可以参考上述描述,这里不再赘述。
133.如上所述,在每一帧的消隐时段,栅极驱动电路输出的消隐输出信号可用于驱动显示面板中子像素中的感测晶体管。如图所示,该驱动信号是逐行顺序提供的。例如,在第一帧的消隐时段,栅极驱动电路输出用于显示面板第一行子像素的驱动信号。在第二帧的消隐时段,栅极驱动电路输出用于显示面板第二行子像素的驱动信号,依次类推,进行逐行顺序补偿。
134.另一方面,本公开的实施例还提供包括以上所描述的栅极驱动电路30的阵列基板和显示装置。在实施例中,显示装置可以为液晶面板、液晶电视、显示器、oled面板、oled电视、电子纸显示装置、手机、平板电脑、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
135.此外,本公开的实施例还提供了用于驱动移位寄存器的方法。图9示出了根据本公开的实施例的用于驱动移位寄存器的方法的示意性流程图。移位寄存器可以是基于本公开实施例的任何可适用的移位寄存器。
136.在一帧的显示阶段,在步骤910,在来自第二时钟信号端的第二时钟信号clkb的控制下,将来自消隐输入信号端的消隐输入信号stu1提供到第一控制节点h,并保持在第一控制节点h和第二控制节点n之间的电压差。例如,参见对图8中的第1时段的描述。
137.在实施例中,可根据来自显示输入信号端的显示输入信号stu2将来自第一电压端的第一电压v1提供到下拉节点q。例如,参见对图8中的第2时段的描述。
138.相应地,可根据下拉节点q的电压,输出显示输出信号。例如,参见对图8中的第3时段的描述。
139.此外,可根据显示复位信号std对下拉节点q进行复位。例如,参见对图8中的第4时段的描述。
140.在一帧的消隐阶段,在步骤920,可根据第一控制节点h的电压将来自第一时钟信号端的第一时钟信号clka提供到第二控制节点n,以及根据第二控制节点n的电压经由所保持的电压差来控制第一控制节点h的电压。由此,可使得第一时钟信号clka可被无损输出到第二控制节点n。
141.在步骤930,可根据第一时钟信号clka将第二控制节点n的电压(即无损的第一时钟信号clka)提供到下拉节点q。
142.步骤920和步骤930例如参见上文中对图8的第5时段的描述。
143.然后,在第一时钟信号clka改变后,第二控制节点n接收第一时钟信号clka,因此第二控制节点n的电压改变,进而根据第二控制节点n的电压经由所保持的电压差来控制第一控制节点h的电压。例如参见上文中对图8的第6时段的描述。
144.在步骤940,根据下拉节点q的电压,输出移位信号和驱动信号(例如第一驱动信号和第二驱动信号)。此外,在第二时钟信号的控制下,将来自消隐输入信号端的消隐输入信号stu1提供到第一控制节点h,从而控制第一时钟信号不再提供给第二控制节点n。例如参见上文中对图8的第7-10时段的描述。
145.然后,还可根据消隐复位信号trst对下拉节点q进行复位。例如,参见对图8中的第11时段的描述。
146.本领域技术人员可以理解,以上各步骤虽然按顺序描述,但并不构成对方法顺序的限定,本公开实施例也可以以任何其它合适顺序实施。在实施例中,以上步骤可发生在同
一帧的不同时段,也可发生在不同帧的不同时段。例如,第一步骤可发生在第一帧的消隐时段,其它步骤可发生在第二帧的显示时段和消隐时段。本公开对此不进行限制。
147.以上对本公开的若干实施方式进行了详细描述,但本公开的保护范围并不限于此。显然,对于本领域的普通技术人员来说,在不脱离本公开的精神和范围的情况下,可以对本公开的实施例进行各种修改、替换或变形。本公开的保护范围由所附权利要求限定。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1