像素电路及其驱动方法和显示装置与流程

文档序号:33007450发布日期:2023-01-18 05:39阅读:74来源:国知局
像素电路及其驱动方法和显示装置与流程

1.本发明实施例涉及显示技术,尤其涉及一种像素电路及其驱动方法和显示装置。


背景技术:

2.有机发光二极管(organic light emitting diode,oled)具有对比度高、反应速度快和广视角等优势,逐渐取代lcd成为主流显示技术。
3.oled属于电流驱动型器件,oled发光大小由驱动晶体管产生的电流决定。驱动晶体管根据数据电压产生驱动电流驱动oled发光,但是在相同数据电压输入的情况下,驱动晶体管产生的驱动电流不同,导致显示的均一性较差。


技术实现要素:

4.本发明提供一种像素电路及其驱动方法和显示装置,以提高显示的均一性。
5.第一方面,本发明实施例提供了一种像素电路,包括:驱动模块、第一存储模块、数据写入模块、第一初始化模块和发光模块;
6.驱动模块包括双栅晶体管,双栅晶体管包括第一栅极和第二栅极,第一栅极和第二栅极分别为顶栅和底栅中的一个和另一个;
7.第一初始化模块连接于第一初始化信号线与第一栅极之间,第一栅极与双栅晶体管的第一极连接;
8.数据写入模块连接于数据线与第二栅极之间,数据写入模块用于向第二栅极传输数据线上的数据电压;
9.第一存储模块连接于第二栅极和双栅晶体管的第一极之间;
10.第一初始化模块用于向第一栅极传输第一初始化电压,以及还用于传输侦测的像素电路的侦测信号;
11.双栅晶体管用于根据自身第二栅极的电压生成驱动电流,驱动发光模块发光。
12.可选的,数据写入模块连接第一扫描线,第一初始化模块连接第一扫描线;
13.其中,像素电路的工作过程包括初始化阶段和阈值电压侦测阶段;
14.数据写入模块用于在初始化阶段,响应第一扫描线上的扫描信号将数据线上的数据电压传输至第二栅极,第一初始化模块用于在初始化阶段,响应第一扫描线上的扫描信号,将第一初始化电压传输至第一栅极和双栅晶体管的第一极;
15.数据写入模块还用于在阈值电压侦测阶段,响应第一扫描线上的扫描信号将数据线上的数据电压传输至第二栅极,第一初始化模块还用于在阈值电压侦测阶段,将侦测的侦测信号输出。
16.可选的,数据写入模块包括第二晶体管,第一初始化模块包括第三晶体管,第一存储模块包括第一电容;
17.第二晶体管的第一极与数据线连接,第二晶体管的第二极与第二栅极连接,第二晶体管的栅极与第一扫描线连接;
18.第三晶体管的第一极与第一初始化信号线连接,第三晶体管的第二极分别与第一栅极和双栅晶体管的第一极连接,第三晶体管的栅极与第一扫描线连接;
19.双栅晶体管的第二极与第一电源连接,双栅晶体管的第一极与发光模块的第一端连接,发光模块的第二端与第二电源连接;
20.第一电容的第一端与第二栅极连接,第一电容的第二端与双栅晶体管的第一极连接。
21.可选的,像素电路还包括补偿模块,补偿模块连接于第一初始化模块和双栅晶体管的第一极之间;其中,像素电路的工作过程还包括数据电压写入阶段;
22.补偿模块用于在初始化阶段、阈值电压侦测阶段和数据电压写入阶段将第一栅极和双栅晶体管的第一极连通;
23.数据写入模块用于在数据电压写入阶段将补偿后的数据电压写入双栅晶体管的第二栅极。
24.可选的,补偿模块包括第四晶体管,第四晶体管的第一极与第一栅极连接,第四晶体管的第二极与双栅晶体管的第一极连接,第四晶体管的栅极与第二扫描线连接。
25.可选的,像素电路还包括补偿模块和第二初始化模块,补偿模块连接于第一初始化模块和双栅晶体管的第一极之间,第二初始化模块连接于第二初始化信号线和双栅晶体管的第一极之间;其中,像素电路的工作过程还包括数据电压写入阶段,
26.补偿模块用于在初始化阶段和阈值电压侦测阶段,将第一栅极和双栅晶体管的第一极连通;
27.数据写入模块用于在数据电压写入阶段将补偿后的数据电压写入双栅晶体管的第二栅极;
28.第二初始化模块用于在数据电压写入阶段,将第二初始化信号线上的第二初始化电压传输至双栅晶体管的第一极;
29.可选的,补偿模块包括第四晶体管、第二初始化模块包括第五晶体管;
30.第四晶体管的第一极与第一栅极连接,第四晶体管的第二极与双栅晶体管的第一极连接,第四晶体管的栅极与第二扫描线连接;
31.第五晶体管的第一极与第二初始化信号线连接,第五晶体管的第二极与双栅晶体管的第一极连接,第五晶体管的栅极与第三扫描线连接。
32.可选的,像素电路还包括第二存储模块,第二存储模块连接于第一栅极和双栅晶体管的第一极之间,用于存储第一栅极和双栅晶体管的第一极之间的电压;
33.可选的,第二存储模块包括第二电容,第二电容的第一端与第一栅极连接,第二电容的第二端与双栅晶体管的第一极连接。
34.第二方面,本发明实施例还提供了一种像素电路的驱动方法,像素电路包括驱动模块、第一存储模块、数据写入模块、第一初始化模块和发光模块;驱动模块包括双栅晶体管,双栅晶体管包括第一栅极和第二栅极,第一栅极和第二栅极分别为顶栅和底栅中的一个和另一个;第一初始化模块连接于第一初始化信号线与双栅晶体管的第一栅极之间,第一栅极与双栅晶体管的第一极连接,数据写入模块连接于数据线与第二栅极之间,第一存储模块连接于第二栅极和双栅晶体管的第一极之间;
35.该驱动方法包括:
36.在初始化阶段,控制第一初始化模块以及数据写入模块导通,第一初始化模块向第一栅极传输第一初始化信号线上的第一初始化电压,数据写入模块向第二栅极传输数据线上的数据电压;
37.在阈值电压侦测阶段,控制第一初始化模块和数据写入模块导通,数据写入模块向第二栅极传输数据线上的数据电压,第一初始化模块向第一初始化信号线传输侦测的像素电路的侦测信号;
38.在数据电压写入阶段,控制第一初始化模块和数据写入模块导通,第一初始化模块向第一栅极传输第一初始化信号线上的第一初始化电压,数据写入模块向第二栅极传输数据线上补偿后的数据电压;其中,数据线上的数据电压在初始化阶段和阈值电压侦测阶段相同,数据线上的数据电压在数据电压写入阶段和初始化阶段不同;
39.在发光阶段,控制第一初始化模块和数据写入模块关断,双栅晶体管根据数据电压写入阶段写入的补偿后的数据电压驱动发光模块发光。
40.第三方面,本发明实施例还提供了一种显示装置,包括驱动芯片以及第一方面任一项的像素电路,驱动芯片与第一初始化信号线和数据线连接;
41.驱动芯片用于向像素电路提供第一初始化电压和数据电压;
42.驱动芯片用于根据侦测的侦测信号、双栅晶体管不同阈值电压对应的多个双栅晶体管的第一极的电流和栅源电压差的第一预设曲线,确定出驱动模块所属的双栅晶体管的第一极的电流和栅源电压差的第二预设曲线;
43.并根据当前灰阶下的电流值和第二预设曲线,确定当前灰阶下数据电压的大小,其中栅源电压差为双栅晶体管的第二栅极和双栅晶体管的第一极的电压差。
44.可选的,显示灰阶至少包括第一灰阶段和第二灰阶段,每一第一预设曲线至少包括第一子曲线和第二子曲线,第一子曲线为第一灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线,第二子曲线为第二灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线;其中,第二灰阶段的任一灰阶值大于或等于第一灰阶段的最大灰阶值;其中,驱动芯片用于根据侦测的侦测信号和第一子曲线,确定与第一灰阶段对应的第二预设曲线;根据侦测的侦测信号和第二子曲线,确定与第二灰阶段对应的第二预设曲线;
45.可选的,显示灰阶还包括第三灰阶段,每一第一预设曲线还包括第三子曲线,第三子曲线为第三灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线;其中,第三灰阶段的任一灰阶值大于或等于第二灰阶段的最大灰阶值,驱动芯片用于根据侦测的侦测信号和第三子曲线,确定与第三灰阶段对应的第二预设曲线。
46.本发明实施例提供的像素电路包括驱动模块、第一存储模块、数据写入模块、第一初始化模块和发光模块。驱动模块包括双栅晶体管,双栅晶体管包括第一栅极和第二栅极。第一初始化模块连接于第一初始化信号线与第一栅极之间,第一栅极与双栅晶体管的第一极连接。数据写入模块连接于数据线与第二栅极之间,数据写入模块用于向第二栅极传输数据线上的数据电压,第一初始化模块用于向第一栅极传输第一初始化电压,以及还用于传输侦测的像素电路的侦测信号。第一初始化信号线可传输侦测的像素电路的侦测信号,其中侦测信号包括双栅晶体管的第一极的电压和电流,第二栅极的电压为数据线传输的数据电压,双栅晶体管的第一极的电流值与栅源电压差(第二栅极与第一极的电压差)的关系一一对应。提前获取双栅晶体管在不同阈值电压下时,对应的第一极的电流值与栅源电压
差的预设曲线,根据侦测的多个双栅晶体管的第一极的电流值与对应的栅源电压差可确定出双栅晶体管所属的预设曲线,进而根据需点亮的灰阶下的电流值和双栅晶体管当前所属的预设曲线实现对数据电压的补偿。在写入补偿后的数据电压的阶段,双栅晶体管的第一极的电压固定,第二栅极的电压可变化,使得栅源电压差可被控制,进而使得双栅晶体管输出想要的电流值,消除阈值电压/临界电压和ss(次临界斜率)波动对电流的影响,提高显示均一性。
附图说明
47.图1为本发明实施例提供的一种像素电路的结构示意图;
48.图2为本发明实施例提供的另一种像素电路的结构示意图;
49.图3为本发明实施例提供的一种像素电路的驱动时序图;
50.图4为本发明实施例提供的另一种像素电路的结构示意图;
51.图5为本发明实施例提供的另一种像素电路的结构示意图;
52.图6为本发明实施例提供的另一种像素电路的驱动时序图;
53.图7为本发明实施例提供的另一种像素电路的结构示意图;
54.图8为本发明实施例提供的另一种像素电路的结构示意图;
55.图9为本发明实施例提供的另一种像素电路的驱动时序图;
56.图10为本发明实施例提供的一种像素电路的驱动方法的流程图;
57.图11为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
58.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
59.正如背景技术所述,现有技术中的像素电路显示均一性不高。经发明人研究发现,出现上述问题的原因在于,像素电路的制作过程中,工艺波动将导致驱动晶体管各物理参数存在波动,故而使得相同数据电压输入的情况下,驱动晶体管产生的驱动电流存在差异,影响屏体的显示效果。常规的补偿技术均是针对驱动晶体管的阈值电压进行补偿,且补偿机理建立在饱和区的电流公式(μ为驱动晶体管的电子迁移率,cox为驱动晶体管单位面积的沟道电容,w/l为驱动晶体管的宽长比,vth为驱动晶体管的阈值电压,v
gs
为驱动晶体管的栅极、源极电压差)基础上,抓取阈值电压的大小,并将之反馈到驱动晶体管的栅极,将阈值电压从饱和区的电流公式中消除。但是上述补偿机理是建立在饱和区的,在亚阈值区的电流公式并不适用,因而在亚阈值区的阈值电压补偿有误差。
60.针对上述问题,本发明实施例提供一种新型像素电路结构,以提高显示均一性。图1为本发明实施例提供的一种像素电路的结构示意图,参考图1,像素电路包括驱动模块10、第一存储模块11、数据写入模块12、第一初始化模块13和发光模块14。
61.驱动模块10包括双栅晶体管t1,双栅晶体管t1包括第一栅极g和第二栅极b,第一栅极g和第二栅极b分别为顶栅和底栅中的一个和另一个。
62.第一初始化模块13连接于第一初始化信号线vref1与第一栅极g之间,第一栅极g与双栅晶体管t1的第一极s连接。
63.数据写入模块12连接于数据线vdata与第二栅极b之间,数据写入模块12用于向第二栅极b传输数据线vdata上的数据电压。
64.第一存储模块11连接于第二栅极b和第一极s之间。
65.第一初始化模块13用于向第一栅极g传输第一初始化电压,以及还用于传输侦测的像素电路的侦测信号;
66.双栅晶体管t1用于根据自身第二栅极b的电压生成驱动电流,驱动发光模块14发光。
67.具体的,双栅晶体管t1作为该像素电路的驱动晶体管,驱动发光模块14发光。其中,双栅晶体管t1通常为垂直型双栅晶体管,第一栅极g可以为顶栅,第二栅极b可以为底栅,或者第一栅极g可以为底栅,第二栅极b可以为顶栅,本实施例中,第一栅极g为顶栅,第二栅极b为底栅。通过设置第一初始化化信号线vref1侦测双栅晶体管t1的第一极s的侦测信号来完成阈值电压的补偿,其中侦测信号可以包括双栅晶体管t1的第一极s的电压和电流。可选的,双栅晶体管t1的第二极d连接第一电源线vdd,发光模块14还与第二电源线vss连接。示例性的,双栅晶体管t1的第一极s为源极,第二极d为漏极。
68.本发明实施例提供的像素电路的工作过程至少包括初始化阶段、阈值电压侦测阶段和数据电压写入阶段。第一初始化模块13和数据写入模块12均与扫描线连接,用于响应扫描线上的信号导通或关断。第一初始化模块13导通,即指将第一初始化信号线vref1与第一栅极g连接,第一初始化模块13关断,即指断开第一初始化信号线vref1与第一栅极g之间的连接。数据写入模块12导通,即指将数据线vdata与第二栅极b连接,数据写入模块12关断,即指断开数据线vdata与第二栅极b之间的连接。
69.在初始化阶段,控制第一初始化模块13导通,将第一初始化信号线vref1上的第一初始化电压分别传输至双栅晶体管t1的第一栅极g和双栅晶体管t1的第一极s,实现对双栅晶体管t1的第一栅极g和双栅晶体管t1的第一极s电位的初始化。可以设置第一初始化电压与第二电源线vss提供的第二电源电压之间的电压差小于发光模块14的阈值电压,以保证发光模块14在此阶段不发光。控制数据写入模块12导通,导通的数据写入模块12将此阶段的数据线vdata上的数据电压传输至第二栅极b。此阶段,通过配置数据电压和第一初始化电压的大小,使得双栅晶体管t1的阈值电压小于0v,而第一栅极g与双栅晶体管t1的第一极s的电压差为0v,第一栅极g与双栅晶体管t1的第一极s的电压差大于双栅晶体管t1的阈值电压,双栅晶体管t1导通。
70.在阈值电压侦测阶段,控制第一初始化模块13和数据写入模块12导通,此阶段,第一初始化信号线vref1不再是写入信号的状态,而是将侦测的侦测信号输出的状态。第一初始化模块13可用于通过第一初始化信号线vref1传输侦测的像素电路的侦测信号。因双栅晶体管t1在初始化阶段已经导通,第一电源电压通过双栅晶体管t1对双栅晶体管t1的第一极s进行充电,双栅晶体管t1的第一极s和第一栅极g的电位升高,第一初始化信号线vref1将侦测的侦测信号输出,即输出多组侦测信号,每一组侦测信号包括双栅晶体管t1的第一极s的电压值和电流值。与第一初始化信号线vref1连接的控制电路中提前存储有多个双栅晶体管t1的第一极的电流值与栅源电压差(第二栅极b与第一极s的电压差)的预设曲线,每
一预设曲线可对应一个阈值电压。根据输出的多组双栅晶体管t1的第一极s的电压值和电流值,拟合出双栅晶体管t1的第一极s的电流值和栅源电压差的曲线,提前存储的预设曲线中与拟合出的曲线最贴合的曲线,即为双栅晶体管t1所属的预设曲线。
71.在数据电压写入阶段,控制数据写入模块12以及第一初始化模块13导通,导通的数据写入模块12将数据线vdata上传输的补偿后的数据电压写入双栅晶体管t1的第二栅极b。值得注意的是,数据电压写入阶段写入的数据电压是补偿后的数据电压,根据当前灰阶对应的目标电流值和在阈值电压侦测阶段确定的双栅晶体管所属的预设曲线,获取到当前灰阶下的第二栅极b与双栅晶体管t1的第一极s的电压差,因在数据电压写入阶段,第一初始化信号线vref1为写入信号的状态,即导通的第一初始化模块13将第一初始化信号线vref1的第一初始化电压写入双栅晶体管t1的第一极s,使得双栅晶体管t1的第一极s的电压为第一初始化电压。根据确定的当前双栅晶体管t1所属的预设曲线的栅源电压差以及双栅晶体管t1的第一极s的电压值,即可确定应写入第二栅极b的电压的大小(即补偿后的数据电压的大小),因此,补偿后的数据电压为在数据电压写入阶段写入的第一初始化电压与当前灰阶对应的栅源电压差之和。其中,发光模块14为电流驱动型发光二极管,其显示亮度与其接收到的驱动电流有确定的对应关系,当需要发光模块14显示某一灰阶(亮度)时,可根据该对应关系得到其需要的目标电流值,也就是说,像素电路需要向发光器件提供该目标电流值。
72.相较于现有技术中,对双栅晶体管的补偿建立在饱和区的基础上,将阈值电压从电流公式中消除来进行阈值补偿而言,现有技术的补偿机理在亚阈值区补偿误差较大。本实施例通过侦测的多组双栅晶体管t1的第一极s的电流值和栅源电压差数据,确定出双栅晶体管t1所属的预设曲线,直接根据预设曲线进行补偿,充分考虑了亚阈值区和饱和区不同区域下双栅晶体管t1的第一极s的电流值和栅源电压差关系的不同,补偿效果较好,可以提高显示均一性。第一初始化信号线可传输侦测的像素电路的侦测信号,其中侦测信号包括双栅晶体管的第一极s的电压和电流,第二栅极b的电压为数据线传输的数据电压,双栅晶体管t1的第一极的电流值与栅源电压差(第二栅极与第一极的电压差)的关系一一对应。提前获取双栅晶体管t1在不同阈值电压下时,对应的双栅晶体管t1的第一极s的电流值与栅源电压差的预设曲线,根据侦测的多个双栅晶体管t1的第一极s的电流值与对应的栅源电压差可确定出双栅晶体管t1所属的预设曲线,进而根据需点亮的灰阶下的电流值和双栅晶体管t1当前所属的预设曲线实现对数据电压的补偿。在写入补偿后的数据电压的阶段,双栅晶体管t1的第一极s的电压固定,第二栅极b的电压可变化,使得栅源电压差可被控制,进而使得双栅晶体管t1输出想要的电流值,消除阈值电压/临界电压和ss(次临界斜率)波动对电流的影响,提高显示均一性。
73.图2为本发明实施例提供的另一种像素电路的结构示意图,参考图1和图2,可选的,在上述技术方案的基础上,数据写入模块12连接第一扫描线s1,第一初始化模块13连接第一扫描线s1。
74.其中,像素电路的工作过程包括初始化阶段和阈值电压侦测阶段。
75.数据写入模块12用于在初始化阶段,响应第一扫描线s1上的扫描信号将数据线vdata上的数据电压传输至第二栅极b,第一初始化模块13用于在初始化阶段,响应第一扫描线s1上的扫描信号,将第一初始化电压传输至第一栅极g和双栅晶体管t1的第一极s。
76.数据写入模块12还用于在阈值电压侦测阶段,响应第一扫描线s1上的扫描信号将数据线vdata上的数据电压传输至第二栅极b,第一初始化模块13还用于在阈值电压侦测阶段,将侦测的侦测信号输出。
77.在初始化阶段,通过第一初始化电压完成对第一栅极g和双栅晶体管t1的第一极s的初始化。在阈值电压侦测阶段,双栅晶体管t1导通,第一电源电压通过双栅晶体管t1对双栅晶体管t1的第一极s进行充电,双栅晶体管t1的第一极s和第一栅极g的电位升高,进而多组双栅晶体管t1的第一极s的电流值和第一极s的电压值通过第一初始化信号线vref1输出。在阈值电压侦测阶段,第二栅极b的电压为数据电压,根据第二栅极b的电压和双栅晶体管t1的第一极s的电压差可得到栅源电压差,进而得到多组双栅晶体管t1的第一极的电流值与对应的栅源电压差的数据,便于后续进行阈值补偿。第一初始化模块13和数据写入模块12连接相同的扫描线,可以节约扫描线的数量,有利于减少栅极驱动单元的数量,简化面板结构,同时有利于高ppi,降低成本。
78.继续参考图1和2,可选的,数据写入模块12包括第二晶体管t2。可选的,第一初始化模块13包括第三晶体管t3。可选的,第一存储模块11包括第一电容c1。
79.第二晶体管t2的第一极与数据线vdata连接,第二晶体管t2的第二极与第二栅极b连接,第二晶体管t2的栅极与第一扫描线s1连接。
80.第三晶体管t3的第一极与第一初始化信号线vref1连接,第三晶体管t3的第二极分别与第一栅极g和双栅晶体管t1的第一极s连接,第三晶体管t3的栅极与第一扫描线s1连接。
81.双栅晶体管t1的第二极d与第一电源vdd连接,双栅晶体管t1的第一极s与发光模块14的第一端连接,发光模块14的第二端与第二电源vss连接;
82.第一电容c1的第一端与第二栅极b连接,第一电容c1的第二端与双栅晶体管t1的第一极s连接。
83.双栅晶体管t1可以为n型晶体管,也可以为p型晶体管。第二晶体管t2可以为n型晶体管,也可以为p型晶体管。第三晶体管t3可以为n型晶体管,也可以为p型晶体管。本实施例中,双栅晶体管t1、第二晶体管t2和第三晶体管t3均为n型晶体管。图3为本发明实施例提供的一种像素电路的驱动时序图,适用于图2所示的像素电路。结合图2和图3,本发明实施例提供的像素电路的工作过程至少包括:初始化阶段t1、阈值电压侦测阶段t2、数据电压写入阶段t3和发光阶段t4。
84.在初始化阶段t1,第二晶体管t2和第三晶体管t3均响应于第一扫描线s1上的高电平信号导通,第一初始化信号线vref1上的第一初始化电压经导通的第三晶体管t3传输至双栅晶体管t1的第一栅极g和第一极s,对第一栅极g和双栅晶体管t1的第一极s的电位进行初始化。数据线vdata上的数据电压经导通的第二晶体管t2传输至第二栅极b。通过配置第一初始化信号线vref1传输的第一初始化电压,以使得第一初始化电压与第二电源vss之间的电压差小于发光模块14的阈值电压(起亮电压),保证发光模块14在初始化阶段t1不发光。此阶段,通过配置数据电压和第一初始化电压的大小,使得双栅晶体管t1的阈值电压小于0v,进而使得双栅晶体管t1导通。
85.在阈值电压侦测阶段t2,第二晶体管t2和第三晶体管t3均响应于第一扫描线s1上的高电平信号导通。数据电压经导通的第二晶体管t2传输至第二栅极b,维持第二栅极b的
电压不变。此阶段,第一初始化信号线vref1不再向第一栅极g写入电压,而是进行信号的输出。第一电源电压通过双栅晶体管t1对双栅晶体管t1的第一极s进行充电,双栅晶体管t1的第一极s和第一栅极g的电位升高。在双栅晶体管t1的第一极s的电位升高的过程中,可得到多组双栅晶体管t1的第一极s的电流值和电压值的数据。第一初始化信号线vref1将侦测的双栅晶体管t1的第一极s的电流值和电压值输出,第二栅极b的电压值为数据电压,进而可得到栅源电压差,进一步得到多组双栅晶体管t1的第一极s的电流值与对应的栅源电压差数据。与第一初始化信号线vref1连接的控制电路中提前存储有多个双栅晶体管t1的第一极s的电流值与栅源电压差的预设曲线。根据输出的多组双栅晶体管t1的第一极s的电压值和电流值,拟合出双栅晶体管t1的第一极s的电流值和栅源电压差的曲线,提前存储的预设曲线中与拟合出的曲线最贴合的曲线,即为双栅晶体管t1所属的预设曲线。
86.在数据电压写入阶段t3,第二晶体管t2和第三晶体管t3均响应于第一扫描线s1上的高电平信号导通。导通的第三晶体管t3将第一初始化电压vref1写入第一栅极g和双栅晶体管t1的第一极s。导通的第二晶体管t2将此阶段数据线vdata上补偿后的数据电压写入第二栅极b。值得注意的是,数据电压写入阶段t3写入的数据电压是补偿后的数据电压。具体的,根据当前灰阶对应的电流值和在阈值电压侦测阶段确定的双栅晶体管t1所属的预设曲线,获取到当前灰阶下的第二栅极b与双栅晶体管t1的第一极s的电压差,因在数据电压写入阶段,双栅晶体管t1的第一极s的电压为第一初始化电压,因此,补偿后的数据电压为第一初始化电压与当前灰阶对应的栅源电压差之和。相较于现有技术中,对双栅晶体管t1的补偿建立在饱和区的基础上,将阈值电压从电流公式中消除来进行阈值补偿而言,现有技术的补偿机理在亚阈值区补偿误差较大。本实施例通过侦测的多组双栅晶体管t1的第一极s的电流值和栅源电压差数据,确定出双栅晶体管t1所属的预设曲线,直接根据预设曲线进行补偿,充分考虑了亚阈值区和饱和区不同区域下双栅晶体管t1的第一极s的电流值和栅源电压差关系的不同,补偿效果较好,可以提高显示均一性。
87.在发光阶段t4,第一扫描线s1上的扫描信号为低电平,第二晶体管t2和第三晶体管t3响应低电平关断。双栅晶体管t1根据第二栅极b写入的补偿后的数据电压产生驱动电流,驱动发光模块14发光。
88.进一步地,不需要每一帧都做阈值电压侦测。在屏体刚上电时,对像素电路执行一次初始化和阈值电压侦测即可,在后续像素电路工作时,每一帧均包括数据电压写入阶段t3和发光阶段t4。
89.图4为本发明实施例提供的另一种像素电路的结构示意图,参考图4,可选的,像素电路还包括补偿模块15,补偿模块15连接于第一初始化模块13和双栅晶体管t1的第一极s之间;其中,像素电路的工作过程还包括数据电压写入阶段;
90.补偿模块15用于在初始化阶段、阈值电压侦测阶段和数据电压写入阶段将第一栅极g和双栅晶体管t1的第一极s连通;
91.数据写入模块12用于在数据电压写入阶段将补偿后的数据电压写入双栅晶体管t1的第二栅极b。
92.补偿模块15还连接扫描线,并响应扫描线上连接的扫描信号导通或关断。补偿模块15导通后,将第一栅极g和双栅晶体管t1的第一极s连通,补偿模块15关断后,断开第一栅极g和双栅晶体管t1的第一极s之间的连接。本实施例中除补偿模块15外的各模块的工作过
程同图1所示的像素电路的工作过程,在此不再赘述。在初始化阶段,控制补偿模块15导通,第一初始化电压经导通的第一初始化模块13和补偿模块15传输至第一栅极g和双栅晶体管t1的第一极s,完成对第一栅极g和双栅晶体管t1的第一极s的初始化。阈值电压侦测阶段,控制补偿模块15导通,双栅晶体管t1的第一极s的电流值和电压值经导通的补偿模块15和第一初始化模块13输出。数据电压写入阶段,控制补偿模块15导通,第一初始化电压经导通的补偿模块15和第一初始化模块13传输至双栅晶体管t1的第一极s。因补偿后的数据电压等于双栅晶体管t1的第一极s的电压与当前灰阶的目标电流所对应的栅源电压差之和,因此,将双栅晶体管t1的第一极s的电压固定为一个固定的电位,便于计算补偿后的数据电压。图4中的像素电路适用于4t1c的像素电路,增加补偿模块15后,该4t1c对应的像素电路依然可以实现数据电压的补偿,即无论图2中所示的3t1c的像素电路还是图4中的4t1c的像素电路均可实现数据电压的补偿,提高像素电路设计的灵活性。
93.图5为本发明实施例提供的另一种像素电路的结构示意图,参考图4和图5,可选的,补偿模块15包括第四晶体管t4,第四晶体管t4的第一极与第一栅极g连接,第四晶体管t4的第二极与双栅晶体管t1的第一极s连接,第四晶体管t4的栅极与第二扫描线s2连接。
94.第四晶体管t4可以为n型晶体管,也可以为p型晶体管,图4中以第四晶体管t4为n型晶体管为例。本实施例中,数据写入模块12包括第二晶体管t2、第一初始化模块13包括第三晶体管t3,第一存储模块11包括第一电容c1,且第二晶体管t2、第三晶体管t3和第一电容c1的连接关系与图2相同。图6为本发明实施例提供的另一种像素电路的驱动时序图,适用于图5所示像素电路。可选的,第一扫描线s1和第二扫描线s2上的信号相同。本实施例中,第一扫描线s1和第二扫描线s2的信号相同,可由同一信号提供,进而简化面板的结构。结合图5和图6,本发明实施例提供的像素电路的工作过程至少包括:初始化阶段t1、阈值电压侦测阶段t2、数据电压写入阶段t3和发光阶段t4。第四晶体管t4在初始化阶段t1、阈值电压侦测阶段t2和数据电压写入阶段t3响应第二扫描线s2上的高电位导通,以将第一栅极g和双栅晶体管t1的第一极s连通,连通后的工作过程同图2所示的像素电路,本实施例在此不再赘述。第四晶体管t4在发光阶段t4,响应第二扫描线s2上的高电位关断,断开第一栅极g和双栅晶体管t1的第一极s之间的连接,双栅晶体管t1根据写入第二栅极b的补偿后的数据电压驱动发光模块14发光。本发明实施例提供的像素电路,同样可以通过侦测的多组双栅晶体管t1的第一极s的电流值和栅源电压差数据,确定出双栅晶体管t1所属的预设曲线,直接根据预设曲线进行补偿,充分考虑了亚阈值区和饱和区不同区域下双栅晶体管t1的第一极s的电流值和栅源电压差关系的不同,补偿效果较好,可以提高显示均一性。
95.图7为本发明实施例提供的另一种像素电路的结构示意图,参考图7,可选的,像素电路还包括补偿模块15和第二初始化模块16,补偿模块15连接于第一初始化模块13和双栅晶体管t1的第一极s之间,第二初始化模块16连接于第二初始化信号线vref2和双栅晶体管t1的第一极s之间;其中,像素电路的工作过程还包括数据电压写入阶段;
96.补偿模块15用于在初始化阶段和阈值电压侦测阶段,将第一栅极g和双栅晶体管t1的第一极s连通。
97.数据写入模块12用于在数据电压写入阶段将补偿后的数据电压写入双栅晶体管t1的第二栅极b;
98.第二初始化模块16用于在数据电压写入阶段,将第二初始化信号线vref2上的第
二初始化电压传输至双栅晶体管t1的第一极s。
99.补偿模块15和第二初始化模块16还分别连接不同的扫描线,补偿模块15和第二初始化模块16响应各自连接的扫描线上的扫描信号导通或关断。
100.像素电路的工作过程包括初始化阶段、阈值电压侦测阶段、数据电压写入阶段和发光阶段。在初始化阶段,控制第一初始化模块13、补偿模块15和数据写入模块12导通,控制第二初始化模块16关断。第一初始化电压经导通的第一初始化模块13和补偿模块15传输至第一栅极g和双栅晶体管t1的第一极s,以对第一栅极g和双栅晶体管t1的第一极s初始化。数据电压经导通的数据写入模块12写入第二栅极b。通过配置数据电压和第一初始化电压的大小,使得双栅晶体管t1的阈值电压小于0v,进而使得双栅晶体管t1导通。
101.在阈值电压侦测阶段,控制第一初始化模块13、补偿模块15和数据写入模块12导通,控制第二初始化模块16关断。此阶段,因双栅晶体管t1已经导通,第一电源电压通过双栅晶体管t1对双栅晶体管t1的第一极s进行充电,双栅晶体管t1的第一极s和第一栅极g的电位升高。在阈值电压侦测阶段,第一初始化信号线vref1将侦测的侦测信号输出,即输出多组侦测信号,每一组侦测信号包括双栅晶体管t1的第一极s的电压值和电流值。与第一初始化信号线vref1连接的控制电路中提前存储有多个双栅晶体管t1的第一极的电流值与栅源电压差的预设曲线,每一预设曲线可对应一个阈值电压。根据输出的多组双栅晶体管t1的第一极s的电压值和电流值,拟合出第一极s的电流值和栅源电压差的曲线,提前存储的预设曲线中与拟合出的曲线最贴合的曲线,即为双栅晶体管t1所属的预设曲线。
102.在数据电压写入阶段,控制第一初始化模块13、数据写入模块12和第二初始化模块16导通,控制补偿模块15关断。导通的第一初始化模块13将第一初始化电压传输至第一栅极g,导通的数据写入模块12将数据线vdata上传输的补偿后的数据电压写入双栅晶体管t1的第二栅极b。值得注意的是,数据电压写入阶段写入的数据电压是补偿后的数据电压。其中,补偿后的数据电压为第二初始化电压与当前灰阶对应的栅源电压差之和。补偿后的数据电压的计算方法参照上述实施例,在此不再赘述。因补偿模块15在数据电压写入阶段断开,为将双栅晶体管t1的第一极s的电位稳定在一个已知的固定电位,以便后续计算补偿后的数据电压,因此,通过导通的第二初始化模块16向双栅晶体管t1的第一极s写入第二初始化电压,将双栅晶体管t1的第一极s的电位固定为第二初始化电压。
103.在发光阶段,双栅晶体管t1根据第二栅极b写入的补偿后的数据电压产生驱动电流,驱动发光模块14发光。
104.本实施例中的补偿模块15相较于图4中的补偿模块,在数据电压写入阶段关断,为了后续计算补偿电压的大小需将双栅晶体管t1的第一极s的电压固定在一已知值,因此,通过设置第二初始化模块16,并通过第二初始化模块16将第二初始化电压写入双栅晶体管t1的第一极s以固定第一极s的电压值。图7和图4所示的像素电路均可实现数据电压的补偿,且二者补偿模块15的驱动时序不同,进而提高了控制补偿模块15导通或者关断的扫描信号的灵活性。
105.继续参考图7,可选的,像素电路还包括第二存储模块17,第二存储模块17连接于第一栅极g和双栅晶体管t1的第一极s之间,用于存储第一栅极g和双栅晶体管t1的第一极s之间的电压。
106.第二存储模块17用于存储双栅晶体挂管t1的第一栅极g和双栅晶体管t1的第一极
s的电位,以使得第一栅极g和双栅晶体管t1的第一极s的电位稳定,两者电位差保持不变,进而保证发光阶段发光的稳定性。
107.图8为本发明实施例提供的另一种像素电路的结构示意图,参考图6和图7,可选的,补偿模块15包括第四晶体管t4。可选的,第二初始化模块16包括第五晶体管t5。
108.可选的,第四晶体管t4的第一极与第一栅极g连接,第四晶体管t4的第二极与双栅晶体管t1的第一极s连接,第四晶体管t4的栅极与第二扫描线s2连接。
109.可选的,第五晶体管t5的第一极与第二初始化信号线vref2连接,第五晶体管t5的第二极与双栅晶体管t1的第一极s连接,第五晶体管t5的栅极与第三扫描线s3连接。
110.可选的,第二存储模块17包括第二电容c2,第二电容c2的第一端与第一栅极g连接,第二电容c2的第二端与双栅晶体管t1的第一极连接。
111.示例性的,图8所示的像素电路中数据写入模块12包括第二晶体管、第一初始化模块13包括第三晶体管t3,第二晶体管t2和第三晶体管t3的连接关系与图2相同,在此不再赘述。
112.双栅晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4和第五晶体管t5,可以为n型晶体管,也可以为p型晶体管。本实施例中,双栅晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4和第五晶体管t5均为n型晶体管。图9为本发明实施例提供的另一种像素电路的驱动时序图,适用于图8所示像素电路。结合图8和图9,本发明实施例提供的像素电路的工作过程至少包括:初始化阶段t1、阈值电压侦测阶段t2、数据电压写入阶段t3和发光阶段t4。
113.在初始化阶段t1,第二晶体管t2和第三晶体管t3响应第一扫描线s1上的高电平信号导通,第四晶体管t4响应第二扫描线s2上的高电平信号导通,第五晶体管t5响应第三扫描线s3上的低电平信号关断。第一初始化电压经导通的第三晶体管t3和第四晶体管t4传输至第一栅极g和双栅晶体管t1的第一极s,以对第一栅极g和第一极s初始化。数据电压经导通的第二晶体管t2写入第二栅极b。通过配置数据电压和第一初始化电压的大小,使得双栅晶体管t1的阈值电压小于0v,而第一栅极g与双栅晶体管t1的第一极s的电压差为0v,第一栅极g与双栅晶体管t1的第一极s的电压差大于双栅晶体管t1的阈值电压,双栅晶体管t1导通。
114.在阈值电压侦测阶段t2,第二晶体管t2和第三晶体管t3响应第一扫描线s1上的高电平信号导通,第四晶体管t4响应第二扫描线s2上的高电平信号导通,第五晶体管t5响应第三扫描线s3上的低电平信号关断。此阶段,因双栅晶体管t1导通,第一电源电压通过双栅晶体管t1对双栅晶体管t1的第一极s进行充电,第一极s和第一栅极g的电位升高。在阈值电压侦测阶段,第一初始化信号线vref1将侦测的侦测信号输出,即输出多组侦测信号,每一组侦测信号包括双栅晶体管t1的第一极s的电压值和电流值。与第一初始化信号线vref1连接的控制电路中提前存储有多个双栅晶体管t1的第一极s的电流值与栅源电压差的预设曲线,每一预设曲线可对应一个阈值电压。根据输出的多组双栅晶体管t1的第一极s的电压值和电流值和多个预设曲线,确定出双栅晶体管t1所属的预设曲线。
115.在数据电压写入阶段t3,第二晶体管t2和第三晶体管t3响应第一扫描线s1上的高电平信号导通,第四晶体管t4响应第二扫描线s2上的低电平信号关断,第五晶体管t5响应第三扫描线s3上的高电平信号导通。导通的第三晶体管t3将第一初始化电压传输至第一栅
极g,导通的第二晶体管t2将数据线vdata上传输的补偿后的数据电压写入双栅晶体管t1的第二栅极b。值得注意的是,数据电压写入阶段t3写入的数据电压是补偿后的数据电压。补偿后的数据电压的计算方法参照图2所示的像素电路的计算方法,在此不再赘述。因第四晶体管t4在数据电压写入阶段断开,为将双栅晶体管t1的第一极s的电位稳定在一个已知的固定电位,以便后续计算补偿后的数据电压,因此,通过导通的第五晶体管t5向双栅晶体管t1的第一极s写入第二初始化电压,将双栅晶体管t1的第一极s的电位固定为第二初始化电压。
116.在发光阶段t4,双栅晶体管t1根据第二栅极b写入的补偿后的数据电压产生驱动电流,驱动发光模块14发光。
117.图8和图2所示的像素电路均能实现数据电压的补偿,提高了像素电路设计时的灵活性。
118.在图5所示的像素电路中还可设置第二存储模块17,对应的时序图可与图6相同,工作工程与图5所示的像素电路未设置第二存储模块17时相同或类似,此处不再赘述。
119.本发明实施例还提供了一种像素电路的驱动方法,参考图1,像素电路包括驱动模块10、第一存储模块11、数据写入模块12、第一初始化模块13和发光模块14;驱动模块10包括双栅晶体管t1,双栅晶体管t1包括第一栅极g和第二栅极b,第一栅极g和第二栅极b分别为顶栅和底栅中的一个和另一个;第一初始化模块13连接于第一初始化信号线vref1与双栅晶体管t1的第一栅极g之间,第一栅极g与双栅晶体管t1的第一极s连接,数据写入模块12连接于数据线vdata与第二栅极b之间,第一存储模块11连接于第二栅极b和双栅晶体管t1的第一极s之间。图10为本发明实施例提供的一种像素电路的驱动方法的流程图,参考图1和图10,该驱动方法包括:
120.s110、在初始化阶段,控制第一初始化模块以及数据写入模块导通,第一初始化模块向第一栅极传输第一初始化信号线上的第一初始化电压,数据写入模块向第二栅极传输数据线上的数据电压。
121.第一初始化电压经导通的第一初始化模块13传输至第一栅极g和第一极s,实现对双栅晶体管t1的第一栅极g和第一极s电位的初始化。导通的数据写入模块12将此阶段的数据线vdata上的数据电压传输至第二栅极b。
122.s120、在阈值电压侦测阶段,控制第一初始化模块和数据写入模块导通,数据写入模块向第二栅极传输数据线上的数据电压,第一初始化模块向第一初始化信号线传输侦测的像素电路的侦测信号。
123.在阈值电压侦测阶段,数据写入模块向第二栅极传输的数据电压存在一定要求。在阈值电压侦测阶段,数据电压写入双栅晶体管t1的第二栅极b之后,第二栅极b与双栅晶体管t1的第一极s之间存在压差,双栅晶体管t1的第一极s会被充电,进而双栅晶体管t1的第一极s的电压被抬升,直至抬升至写入的数据电压与双栅晶体管t1的阈值电压之差为止。即,此时发光模块14的第一端的电压为写入的数据电压与双栅晶体管t1的阈值电压之差。为保证发光模块14在阈值电压侦测阶段不发光,需使得发光模块14的第一端的电压和第二端的电压差小于发光模块14的启亮电压。示例性的,发光模块14第二端接入的第二电源电压为0v,发光模块14的启亮电压为2v,则发光模块14的第一端的电压需小于2v,即写入的数据电压与双栅晶体管t1的阈值电压之差小于2v。双栅晶体管t1的阈值电压虽此时无法准确
得知,但是会存在一个范围,可根据阈值电压的范围,确定出写入的数据电压的大概范围,以避免发光模块14的误发光。
124.双栅晶体管t1的第二栅极b和第一极s之间存在压差,使得双栅晶体管t1的第一极s存在电流,第一电源电压通过双栅晶体管t1对自身第一极s进行充电,双栅晶体管t1的第一极s和第一栅极g的电位升高,使得双栅晶体管t1的第一极s的电流随之改变。在阈值电压侦测阶段,第一初始化信号线vref1将侦测的侦测信号输出,即输出多组侦测信号,每一组侦测信号包括双栅晶体管t1的第一极s的电压值和电流值。为拟合出双栅晶体管t1的第一极s的电流值和栅源电压差的曲线,可以选取几组典型灰阶值对应的电流值,因发光模块14一般为发光二极管,发光二极管确定后,灰阶值与电流值有固定的对应关系。根据固定的对应关系,可以确定典型灰阶下的电流值的大小,例如128灰阶下对应的电流值50na、64灰阶下对应的电流值20na和32灰阶下对应的电流值10na。在第一初始化信号线vref1输出的多组侦测信号中,仅选取上述三个电流50na、20na和10na三组数据进行拟合即可。与第一初始化信号线vref1连接的外部控制电路中提前存储有多个双栅晶体管t1的第一极的电流值与栅源电压差的预设曲线,每一预设曲线可对应一个阈值电压。根据输出的多组双栅晶体管t1的第一极s的电压值和电流值,拟合出双栅晶体管t1的第一极s的电流值和栅源电压差的曲线,提前存储的预设曲线中与拟合出的曲线最贴合的曲线,即为双栅晶体管t1所属的预设曲线。
125.s130、在数据电压写入阶段,控制第一初始化模块和数据写入模块导通,第一初始化模块向第一栅极传输第一初始化信号线上的第一初始化电压,数据写入模块向第二栅极传输数据线上的补偿后的数据电压;其中,数据线上的数据电压在初始化阶段和阈值电压侦测阶段相同,数据线上的数据电压在数据电压写入阶段和初始化阶段不同。
126.导通的数据写入模块12将数据线vdata上传输的数据电压写入双栅晶体管t1的第二栅极b。值得注意的是,数据电压写入阶段写入的数据电压是补偿后的数据电压,根据当前灰阶对应的电流值和在阈值电压侦测阶段确定的双栅晶体管所属的预设曲线,获取到当前灰阶下的第二栅极b与双栅晶体管t1的第一极s的电压差,因在数据电压写入阶段双栅晶体管t1的第一极s的电压为第一初始化电压,因此,补偿后的数据电压为第一初始化电压与当前灰阶对应的栅源电压差之和。相较于现有技术中,对双栅晶体管的补偿建立在饱和区的基础上,将阈值电压从电流公式中消除来进行阈值补偿而言,现有技术的补偿机理在亚阈值区补偿误差较大。本实施例通过侦测的多组双栅晶体管t1的第一极s的电流值和栅源电压差数据,确定出双栅晶体管所属的预设曲线,直接根据预设曲线进行补偿,充分考虑了亚阈值区和饱和区不同区域下双栅晶体管t1的第一极s的电流值和栅源电压差关系的不同,补偿效果较好,可以提高显示均一性。
127.s140、在发光阶段,控制第一初始化模块和数据写入模块关断,双栅晶体管根据数据电压写入阶段写入的补偿后的数据电压驱动发光模块发光。
128.本发明实施例提供的像素电路的驱动方法的有益效果与像素电路具备的有益效果相同,在此不再赘述。
129.本发明实施例还提供了一种显示装置,图11为本发明实施例提供的一种显示装置的结构示意图,参考图11,该显示装置01包括驱动芯片02以及上述任一项所述的像素电路03,驱动芯片02与第一初始化信号线vref1和数据线vdata连接。
130.驱动芯片02用于向像素电路提供第一初始化电压和数据电压。
131.驱动芯片02用于根据侦测的侦测信号、双栅晶体管不同阈值电压对应的多个双栅晶体管t1的第一极的电流和栅源电压差的第一预设曲线,确定出驱动模块所属的双栅晶体管t1的第一极的电流和栅源电压差的第二预设曲线。
132.并根据当前灰阶下的电流值和第二预设曲线,确定当前灰阶下数据电压的大小,其中栅源电压差为双栅晶体管的第二栅极和双栅晶体管t1的第一极的电压差。
133.显示装置具备的有益效果与像素电路相同,本实施例在此不再赘述。
134.双栅晶体管不同阈值电压下,双栅晶体管第一极的电流值和栅源电压差的第一预设曲线不同,提前获取双栅晶体管多个阈值电压下,每一阈值电压对应的第一预设曲线,不同第一预设曲线对应的阈值电压不同,并存储于驱动芯片02中,以便从多个第一预设曲线中得到匹配当前双栅晶体管的预设曲线。驱动芯片02根据初始化信号线传输出的双栅晶体管的第一极的电流值和电压值,可确定出多组双栅晶体管的第一极的电流值和栅源电压差数据,根据双栅晶体管的第一极的电流值和栅源电压差数据可确定出最贴合当前双栅晶体管的预设曲线即第二预设曲线。在进行发光模块点亮时,驱动芯片02根据当前灰阶对应的电流值和第二预设曲线,获取到当前灰阶对应的栅源电压差,当前灰阶的数据电压等于双栅晶体管第一极的电压和栅源电压差之和。
135.其中,第二预设曲线为第一预设曲线中的一个,或,多个第二预设曲线为多个第一预设曲线中的不同部分。
136.值得注意的是,第一预设曲线可以为包括各个灰阶的一个曲线,对应的,确定出的第二预设曲线也为一个,即第二预设曲线为第一预设曲线中的一个。第一预设曲线还可以为根据不同的灰阶区间分成的多个子曲线,则对应的确定出的第二预设曲线也为多个,即从多个第一预设曲线中的不同部分(即不同的子曲线)匹配得到与多个灰阶区间对应的多个第二预设曲线(即为不同的子曲线)。
137.为避免根据阈值电压侦测阶段的侦测信号数据较少,导致拟合的曲线拟合的准确性不高,以及拟合曲线可能比较短的问题,本技术可在驱动芯片中提前存储多条第一预设曲线,该第一预设曲线根据更多组数据拟合而来,准确度较高,进而根据阈值电压侦测阶段的侦测信号,去挑选驱动芯片中与其最贴合的曲线作为后续计算的基础。
138.可选的,显示灰阶至少包括第一灰阶段和第二灰阶段,每一第一预设曲线至少包括第一子曲线和第二子曲线,第一子曲线为第一灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线,第二子曲线为第二灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线;其中,第二灰阶段的任一灰阶值大于或等于第一灰阶段的最大灰阶值,其中,驱动芯片确定出与第一灰阶段和第二灰阶段对应的至少两个第二预设曲线。驱动芯片用于根据侦测的侦测信号和第一子曲线,确定与第一灰阶段对应的第二预设曲线;根据侦测的侦测信号和第二子曲线,确定与第二灰阶段对应的第二预设曲线。
139.为了提高根据多组数据点确定第二预设曲线的准确性,可将每一阈值电压对应的第一预设曲线分成多段曲线,示例性的,在255灰阶下,第一灰阶段为0-128灰阶,第二灰阶段为128-255灰阶,则第一子曲线为0-128灰阶下的电流值与栅源电压差的曲线,第二子曲线为128-255灰阶下的电流值与栅源电压差的曲线。将第一预设曲线分成多段后,例如针对0-128灰阶,在侦测出的多组侦测数据中,选取0-128灰阶之间的几组典型数值进行曲线拟
合,例如24灰阶对应的电流值、48灰阶对应的电流值、64灰阶对应的电流值和128灰阶对应的电流值,根据选取的几组电流值及其对应的栅源电压差的数值进行电流值和栅源电压差曲线的拟合。对该灰阶段的曲线拟合完成后,与每一第一子曲线比对,最贴合的第一子曲线即为所需的目标曲线,也即一条第二预设曲线。128-255灰阶段对应的第二预设曲线的确定过程与上述过程类似,在此不再赘述。相较于直接选取四组数据拟合出的0-255灰阶的曲线与存储的0-255灰阶的第一预设曲线去对比,本实施例中,将第一预设曲线分为多段,在分段内的灰阶范围内去选取四组数据拟合出本段内的曲线,与每一子曲线比对而言,本实施例拟合出的曲线准确性更高,进而使得根据第一极的电流和栅源电压差数据确定对应的第二预设曲线时的准确性更高。
140.进一步的,显示灰阶包括第一灰阶段、第二灰阶段和第三灰阶段,每一第一预设曲线包括第一子曲线、第二子曲线和第三子曲线,第一子曲线为第一灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线,第二子曲线为第二灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线,第三子曲线为第三灰阶段对应的双栅晶体管的第一极的电流和栅源电压差的关系曲线;其中,第三灰阶段的任一灰阶值大于或等于第二灰阶段的最大灰阶值,第二灰阶段的任一灰阶值大于或等于第一灰阶段的最大灰阶值,驱动芯片确定出分别与第一灰阶段、第二灰阶段和第三灰阶段对应的三个第二预设曲线。驱动芯片用于根据侦测的侦测信号和第一子曲线,确定与第一灰阶段对应的第二预设曲线;根据侦测的侦测信号和第二子曲线,确定与第二灰阶段对应的第二预设曲线;根据侦测的侦测信号和第三子曲线,确定与第三灰阶段对应的第二预设曲线。
141.示例性的,在255灰阶下,第一灰阶段为0-32灰阶,第二灰阶段为32-128灰阶,第三灰阶段为128-255灰阶,第一子曲线为0-32灰阶下的电流值与栅源电压差的曲线,第二子曲线为32-128灰阶下的电流值与栅源电压差的曲线,第三子曲线为128-256灰阶下的电流值与栅源电压差的曲线。针对不同灰阶段,双栅晶体管的ss(次临界斜率)不同,将第一预设曲线分为多段子曲线,也即,在阈值电压侦测阶段,将侦测出的电流进行分区,针对不同的区,拟合出不同的曲线,进而针对不同灰阶段,可对每一灰阶段的ss进行补偿。相较于直接将整个灰阶范围对应一条第一预设曲线,第一预设曲线可能与实际工作时的曲线存在误差,使得对ss的补偿误差较大。而本实施例中,根据拟合出的每一灰阶段下的曲线去选取对应的第二预设曲线,使得每一灰阶段的第二预设曲线更贴近晶体管的工作特性,进而提高对不同灰阶段下ss的补偿效果。通过分区,增加补偿中心的位置,降低ss变化对电流的影响。
142.本实施例中,将每一第一预设曲线分为三段子曲线后,可以进一步提高根据第一极的电流和栅源电压差数据确定第二预设曲线时的准确性,进而提高数据电压的补偿效果,进一步提高显示均一性。
143.注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1