像素驱动电路、显示面板和显示装置的制作方法

文档序号:33511660发布日期:2023-03-22 00:14阅读:67来源:国知局
像素驱动电路、显示面板和显示装置的制作方法

1.本技术属于显示技术领域,尤其涉及一种像素驱动电路、显示面板和显示装置。


背景技术:

2.目前,显示面板通常是由阵列排布的多个发光像素组成,发光像素由像素驱动电路和发光元件构成。像素驱动电路通常是由tft(thin film transistor,薄膜晶体管)和电容组成。发光元件则通常可以包括oled(organic light-emitting diode,有机发光二极管)或者其他发光器件。
3.像素驱动电路中的驱动晶体管在导通时,栅源极之间将会产生阈值电压的电压差。阈值电压将会影响流过驱动晶体管的驱动电流,从而导致发光元件的发光亮度受到影响。


技术实现要素:

4.本技术实施例提供了一种像素驱动电路、显示面板和显示装置,能够解决驱动晶体管的阈值电压影响发光元件的显示效果的技术问题。
5.第一方面,本技术实施例提供一种像素驱动电路,像素驱动电路包括:
6.驱动模块,用于为发光元件提供驱动电流;
7.第一补偿模块,用于在非发光阶段的第一时段,接入阈值补偿信号对驱动模块的控制端进行阈值补偿;
8.数据写入模块,用于在非发光阶段的第二时段和第三时段,分别接入第一数据信号和第二数据信号;
9.耦合模块,用于根据第二数据信号调整驱动模块的控制端电压;其中,
10.第一时段与第二时段至少存在部分重合。
11.在一些实施例中,像素驱动电路包括:
12.初始化模块,用于在非发光阶段,接入初始化信号;
13.存储模块,用于在非发光阶段接收初始化信号,并在发光阶段维持驱动模块的控制端电压。
14.在一些实施例中,像素驱动电路包括:
15.第二补偿模块,用于在非发光阶段的第四时段,接入第一电源信号对驱动模块的控制端进行初始化;在非发光阶段的第一时段,接入阈值补偿信号对驱动模块的控制端进行阈值补偿;其中,第四时段在第一时段之前。
16.在一些实施例中,在非发光阶段的第一时段,初始化模块用于将初始化信号接入存储模块的第一端,存储模块的第二端与驱动模块的控制端连接;
17.在非发光阶段的第二时段,数据写入模块用于将第一数据信号接入耦合模块的第一端,耦合模块的第二端与驱动模块的控制端连接。
18.在一些实施例中,像素驱动电路包括:
19.第一发光控制模块,用于在非发光阶段,接入第一电源信号对驱动模块的控制端进行初始化;
20.第二发光控制模块,用于选择性地允许发光元件进入发光阶段。
21.在一些实施例中,第一发光控制模块的控制端与第一发光控制信号线连接,第二发光控制模块的控制端与第二发光控制信号线连接;
22.在非发光阶段的第四时段,第一发光控制模块用于接收第一发光控制信号线的导通信号,将第一电源信号接入驱动模块的控制端;第四时段位于第一时段之前;
23.在非发光阶段,第二发光控制模块用于接收第二发光控制信号线的截止信号。
24.在一些实施例中,数据写入模块的第一端与数据信号线连接,数据写入模块的第二端与耦合模块的第一端连接,数据写入模块的控制端与第一扫描信号线连接;
25.在非发光阶段的第二时段,数据写入模块用于接收第一扫描信号线的导通信号,将数据信号线输出的第一数据信号接入耦合模块的第一端;
26.在非发光阶段的第三时段,数据写入模块用于接收第一扫描信号线的导通信号,将数据信号线输出的第二数据信号接入耦合模块的第一端。
27.在一些实施例中,像素驱动电路还包括:
28.第二初始化模块,用于在非发光阶段,接入初始化信号对发光元件的第一极进行初始化。
29.第二方面,提供一种显示面板,显示面板包括发光元件和与发光元件连接的像素驱动电路,像素驱动电路被配置为如上述方面的像素驱动电路。
30.第三方面,提供一种显示装置,该显示装置包括上述方面的显示面板。
31.与现有技术相比,本技术实施例提供的像素驱动电路、显示面板和显示装置,在非发光阶段的第一时段内可以接入阈值补偿信号对驱动模块进行阈值补偿,在第二时段内可以接入第一数据信号至耦合模块以调整驱动模块的控制端电压。在第一时段和第二时段的重合时段内,阈值补偿信号与第一数据信号能够共同对驱动模块的控制端电压进行补偿和调整,以使驱动模块的控制端电压包含阈值电压分量,在第三时段内,可以接入第二数据信号对像素驱动电路进行充电,以使像素驱动电路在发光阶段中为发光元件提供驱动电流。在阈值补偿过程中能够将驱动模块的栅源电压差补偿为包含有阈值电压的分量,使得与驱动电流相关的电压分量中阈值电压的分量发生抵消,避免阈值电压影响驱动电流的大小,提升发光元件的显示效果。
附图说明
32.为了更清楚地说明本技术实施例的技术方案,下面将对本技术实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
33.图1是本技术一实施例提供的像素驱动电路的结构示意图;
34.图2是本技术另一实施例提供的像素驱动电路的结构示意图;
35.图3是本技术又一实施例提供的像素驱动电路的结构示意图;
36.图4是本技术再一实施例提供的像素驱动电路的结构示意图;
37.图5是本技术又一实施例提供的像素驱动电路的结构示意图;
38.图6是本技术一实施例提供的像素驱动电路的电路结构示意图;
39.图7是本技术一实施例提供的像素驱动电路的时序示意图;
40.图8是本技术一实施例的显示装置的结构示意图。
41.附图中:
42.l、发光元件;11、驱动模块;12、第一补偿模块;13、第二补偿模块;14、初始化模块;15、第一发光控制模块;16、第二发光控制模块;17、数据写入模块;18、第二初始化模块;21、耦合模块;22、存储模块;t1、驱动晶体管;t2、第一补偿晶体管;t3、第二补偿晶体管;t4、第一初始化晶体管;t5、第一发光控制晶体管;t6、第二发光控制晶体管;t7、数据写入晶体管;c1、第一电容;cst、存储电容;vdd、第一电源信号;vss、第二电源信号;vref1、初始化信号;vtc、阈值补偿信号;em1、第一发光控制信号;em2、第二发光控制信号。
具体实施方式
43.为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本技术,并不用于限定本技术。
44.需说明的是,术语“上”、“下”、“左”、“右”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利的限制。术语“第一”、“第二”仅用于便于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明技术特征的数量。“多个”的含义是两个或两个以上,除非另有明确具体的限定。此外,术语“水平”、“竖直”、“悬垂”等术语并不表示要求部件绝对水平或悬垂,而是可以稍微倾斜。如“水平”仅仅是指其方向相对“竖直”而言更加水平,并不是表示该结构一定要完全水平,而是可以稍微倾斜。
45.还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义。
46.为了说明本技术的技术方案,以下结合具体附图及实施例进行详细说明。
47.目前,显示面板通常是由阵列排布的多个发光像素组成,发光像素由像素驱动电路和发光元件构成。像素驱动电路通常是由tft(thin film transistor,薄膜晶体管)和电容组成。发光元件则通常可以包括oled(organic light-emitting diode,有机发光二极管)或者其他发光器件。
48.像素驱动电路中的驱动晶体管在导通时,栅源极之间将会产生阈值电压的电压差。阈值电压将会影响流过驱动晶体管的驱动电流,从而导致发光元件的发光亮度受到影响。因此,为了保障发光元件的发光亮度稳定性,需要对阈值电压进行补偿。
49.现有的阈值电压补偿方式中,无法将阈值电压进行完全补偿,此时将会导致发光元件所接收到的驱动电流仍受到阈值电压的影响。并且,由于驱动晶体管的亚阈值摆幅s.s
较小,在低灰阶下阈值电压对驱动电流的影响更为明显,从而导致低灰阶下的阈值补偿效果不佳,显示画面的亮度不均匀。
50.为了解决上述技术问题,本技术提供一种像素驱动电路、显示面板和显示装置,下面首先对本技术实施例的像素驱动电路进行介绍。
51.请参照图1,图1示出了本技术一个实施例提供的像素驱动电路的结构示意图。像素驱动电路包括驱动模块11、第一补偿模块12、数据写入模块17以及耦合模块21。
52.驱动模块11能够为发光元件l提供驱动电流,发光元件l可以在驱动电流的驱动下进行发光。
53.发光元件l在进行发光显示时,可以包括发光阶段和非发光阶段。在非发光阶段中,像素驱动电路可以接收扫描信号和数据信号,并根据数据信号进行充电。在发光阶段中,像素驱动电路可以通过放电以维持驱动模块11导通,使得发光元件l能够在第一电源信号vdd和第二电源信号vss的驱动下进行发光。
54.第一补偿模块12可以在非发光阶段的第一时段,接入阈值补偿信号vtc至驱动模块11的控制端,以通过阈值补偿信号vtc对驱动模块11的控制端进行阈值补偿。
55.数据写入模块17可以在非发光阶段的第二时段,接入第一数据信号vdata0;在非发光阶段的第三时段,接入第二数据信号vdata1。
56.可以理解的是,数据写入模块17的一端可以与数据信号线连通。在非发光阶段的第二时段和第三时段中,数据写入模块17可以进行导通,以将数据信号线提供的数据信号接入像素驱动电路中。数据信号线可以在第二时段中提供第一数据信号vdata0,在第三时段中提供第二数据信号vdata1。
57.耦合模块21可以在数据写入模块17接入第二数据信号vdata1时,根据第二数据信号vdata1调整驱动模块11的控制端电压。
58.上述非发光阶段的多个时段中,第一时段与第二时段至少存在部分重合。在第一时段与第二时段形成的重合时段内,第一补偿模块12可以接入阈值补偿信号vtc对驱动模块11的控制端进行阈值补偿。即,在该重合时段内,驱动模块11的控制端电压由阈值补偿信号vtc调节。在该重合时段内,数据写入模块17可以接入第一数据信号vdata0。此时耦合模块21的两端压差与第一数据信号vdata0和阈值补偿信号vtc相关联。
59.可以理解的是,在非发光阶段的第一时段,可以通过阈值补偿信号vtc对驱动模块11的控制端电压进行调整。在非发光阶段的第二时段内,可以通过第一数据信号vdata0调节耦合模块21其中一端的电压。在非发光阶段的第一时段与第二时段的重合时段内,可以通过第一数据信号vdata0以及阈值补偿信号vtc调整耦合模块21的两端电压,使得耦合模块21的两端压差与第一数据信号vdata0和阈值补偿信号vtc相关联。在非发光阶段的第三时段,可以根据该发光元件l在相应的图像帧中对应的发光亮度,输出相应的第二数据信号vdata1,并通过第二数据信号vdata1对像素驱动电路进行充电,以使像素驱动电路在发光阶段中为发光元件l提供相应的驱动电流,使得发光元件l进行发光。
60.在发光元件l的不同发光周期中,第一数据信号vdata0的信号电压可以保持一致,第二数据信号vdata1的信号电压则与发光元件l在发光周期中的发光亮度相关。例如,在根据发光元件l对应的发光像素的灰阶值确定发光元件l的目标亮度后,可以根据该目标亮度确定对应的数据电压,并作为第二数据信号vdata1输出至发光元件l对应的像素驱动电路
中。
61.在第一时段与第二时段的重合时段中,耦合模块21的两端压差由阈值补偿信号vtc与第一数据信号vdata0共同进行调整。可以理解的是,第一补偿模块12在接入阈值补偿信号vtc对驱动模块11的控制端进行阈值补偿时,该补偿值与驱动模块11的阈值电压相关联。即,驱动模块11的控制端电压在进行阈值补偿后,控制端电压的电压分量中包含有驱动模块11的阈值电压。
62.以驱动模块11为n型tft为例,如图1所示,在发光阶段,流过驱动模块11的驱动电流ids与驱动模块11的栅源电压差vgs和阈值电压vth的差值(vgs-vth)具有正相关关系。驱动模块11的控制端电压即为驱动模块11的栅极电压vg,在栅极电压vg包含有阈值电压vth的电压分量时,栅源电压差vgs与阈值电压vth的差值可以将该阈值电压的电压分量进行抵消,从而使得驱动电流ids与驱动模块11的阈值电压vth不具有关联关系。此时,在调整第二数据信号vdata1以使得发光元件l在不同的发光周期产生不同的发光亮度时,实际发光亮度将不会受到驱动模块11的阈值电压的影响,从而能够实现阈值电压的补偿,保障发光元件l的亮度稳定,提升显示效果。
63.在本实施例中,通过设置第一补偿模块12在非发光阶段的第一时段内接入阈值补偿信号vtc对驱动模块11进行阈值补偿,在第二时段内可以接入第一数据信号vdata0,在第一时段与第二时段的重合时段中,耦合模块21的两端电压分别由第一数据信号vdata0和阈值补偿信号vtc进行调整,使得耦合模块21的两端压差与第一数据信号vdata0和阈值补偿信号vtc相关联。在第三时段内,可以接入第二数据信号vdata1对像素驱动电路进行充电,以使像素驱动电路在发光阶段中为发光元件l提供驱动电流。在发光阶段中,流过驱动模块11的驱动电流与驱动模块11的栅源电压差以及阈值电压的差值具有正相关关系,通过阈值补偿使得驱动模块11的控制端电压包含有阈值电压分量,能够使得栅源电压差以及阈值电压的差值结果中关于阈值电压的分量能够进行抵消,以使得驱动电流不与阈值电压相关。通过对驱动模块11进行阈值补偿,能够使得发光阶段中的驱动电流与阈值电压不具有关联关系,从而避免阈值电压影响驱动电流的大小,提升发光元件l的显示效果。
64.上述实施例中的像素驱动电路和发光元件l可以应用于显示面板中。显示面板产品可以为oled面板产品。在小尺寸的产品中,通常采用ltps(low temperature poly-silicon,低温多晶硅)晶体管,ltps晶体管为p型晶体管。而在中尺寸或大尺寸的产品中,对于晶体管的大小限制较为宽松,此时可以选择igzo(indium gallium zinc oxide,铟镓锌氧化物)晶体管或者其他氧化物晶体管,上述igzo晶体管为n型晶体管。
65.可以理解的是,在像素驱动电路中的各个模块为igzo晶体管时,由于n型的晶体管的亚阈值摆幅较小,栅极电压较小的变化量即可导致源漏电流发生较大变化。在低灰阶显示时,驱动电流较小,阈值电压对驱动电流的影响较大,从而导致显示面板在低灰阶的显示效果较差。通过上述实施例中提出的在非发光阶段对驱动晶体管t1的控制端电压进行阈值补偿,能够消除阈值电压对驱动电流的影响,从而提升低灰阶下的显示效果。
66.请参照图2,在一些实施例中,上述像素驱动电路可以包括初始化模块14和存储模块22。
67.初始化模块14可以在非发光阶段中接入初始化信号vref1至存储模块22。存储模块22的第一端与初始化模块14连接,存储模块22的第二端与驱动模块11的控制端连接。耦
合模块21可以在非发光阶段的第三时段中,根据第二数据信号vdata1对驱动模块11的控制端电压进行调整。此时存储模块22的第二端的电压在第二数据信号vdata1的输入下发生变化。即,在第三时段中,第二数据信号vdata1输入像素驱动电路时,存储模块22能够进行充电。
68.存储模块22在非发光阶段的第三时段中通过第二数据信号vdata1进行充电后,可以在发光阶段中对驱动模块11的控制端进行放电,以维持驱动模块11的控制端电压稳定,使得驱动模块11保持导通状态,从而驱动发光元件l进行发光。
69.在数据写入模块17接入第二数据信号vdata1时,可以通过第二数据信号vdata1对耦合模块21和存储模块22进行充电,由于耦合模块21和存储模块22均与驱动模块11的控制端连接,并且驱动模块11的控制端未与放电回路相连接,此时耦合模块21与存储模块22两端的电荷守恒,根据耦合模块21和存储模块22中不与驱动模块11的控制端连接的一端的电位,可以确定驱动模块11的控制端电位。
70.根据驱动模块11的控制端电位以及驱动模块11的源极电位,能够计算得到驱动模块11的栅源电压差,该栅源电压差中包含有阈值电压分量,在计算栅源电压差与阈值电压的差值时,栅源电压差中的阈值电压分量与阈值电压进行抵消,从而使得计算出的差值中不包含阈值电压。而栅源电压差与阈值电压的差值跟驱动电流存在正相关关系,即,在计算出的差值中能够将阈值电压部分抵消后,驱动电流的大小与阈值电压无关,从而能够使得发光元件l接收到的驱动电流不受阈值电压的影响,提升显示面板的显示效果。
71.请参照图3,在一些实施例中,上述像素驱动电路还可以包括第二补偿模块13。
72.第二补偿模块13可以在非发光阶段的第四时段中,接入第一电源信号vdd,通过第一电源信号vdd对驱动模块11的控制端进行初始化,此时驱动模块11的控制端电压即为第一电源信号vdd的信号电压。
73.在非发光阶段的第二阶段,第二补偿模块13可以与第一补偿模块12一同导通,以通过第一补偿模块12、驱动模块11以及第二补偿模块13将阈值补偿信号vtc输出至驱动模块11的控制端,通过该阈值补偿信号vtc对驱动模块11的控制端进行阈值补偿。
74.上述第四时段在第一时段之前。第四时段可以为非发光阶段中的初始化阶段。即,单个非发光阶段中,第二补偿模块13可以先将驱动模块11的控制端电压初始化为第一电源信号vdd的信号电压,再与第一补偿模块12一同接入阈值补偿信号vtc,将驱动模块11的控制端电压调整为阈值补偿后的电压。
75.可以理解的是,第一补偿模块12可以将阈值补偿信号vtc接入驱动模块11的第一端,第二补偿模块13则可以将驱动模块11的控制端与第二端导通。在驱动模块11为n型晶体管时,驱动模块11在导通状态下的控制端电压与第一端电压的电压差值应当大于等于驱动模块11的阈值电压vth。即,在第一补偿模块12将阈值补偿信号vtc引入驱动模块11的第一端时,驱动模块11的控制端电压可以由第一电源信号vdd的信号电压变为阈值补偿后的电压,该阈值补偿后的电压为阈值补偿信号vtc与阈值电压vth的和值,即(vtc+vth)。可以理解的是,上述经过阈值补偿后的驱动模块11的控制端电压中包含阈值电压vth的分量。
76.在一些实施例中,在非发光阶段的第一时段中,初始化模块14可以将初始化信号vref1接入存储模块22的第一端,存储模块22的第二端与驱动模块11的控制端连接。
77.在非发光阶段的第二时段中,数据写入模块17可以将第一数据信号vdata0接入耦
合模块21的第一端,耦合模块21的第二端与驱动模块11的控制端连接。
78.在单个非发光阶段中,第一时段在前,第二时段在后,第一时段与第二时段存在重合时段。
79.在第一时段中的非重合时段中,初始化模块14可以将初始化信号vref1接入存储模块22的一端,第一补偿模块12可以将阈值补偿信号vtc接入驱动模块11的控制端,数据写入模块17未导通,第一数据信号vdata0未接入。此时,存储模块22的第一端电压即为初始化信号vref1的信号电压,存储模块22的第二端电压即为驱动模块11的控制端电压,该控制端电压为阈值补偿信号vtc与阈值电压vth的和值(vtc+vth)。
80.在第一时段与第二时段的重合时段中,初始化模块14和第一补偿模块12继续保持导通状态,此时数据写入模块17导通,将第一数据信号vdata0写入耦合模块21的第一端,此时耦合模块21的第一端电压为第一数据信号vdata0的信号电压。
81.在非发光阶段的第三时段中,数据信号线提供的数据信号由第一数据信号vdata0调整为第二数据信号vdata1。此时耦合模块21的第一端电压由第一数据信号vdata0的信号电压变为第二数据信号vdata1的信号电压,由于驱动模块11的控制端分别与耦合模块21的第二端和存储模块22的第二端连接,并且驱动模块11的控制端未与放电回路连通,则根据耦合模块21的第一端电压的变换幅度,可以计算出驱动模块11的控制端电压。
82.在由非发光阶段变为发光阶段时,驱动模块11的控制端电压与源极电压的电压差值与非发光阶段的第三时段结束时相同。由于驱动模块11的控制端电压中包含有阈值电压分量,在计算驱动模块11的栅源电压差时,阈值电压分量可以在计算过程中进行抵消,使得计算出的影响驱动电流的电压分量中不包含阈值电压,从而实现非发光阶段中的阈值电压补偿。
83.请参照图4,在一些实施例中,上述像素驱动电路还可以包括第一发光控制模块15和第二发光控制模块16。
84.第一发光控制模块15可以在非发光阶段中接入第一电源信号vdd对驱动模块11的控制端进行初始化,以使得驱动模块11的控制端电压初始化为第一电源信号vdd的信号电压。第一电源信号vdd可以通过第一发光控制模块15和第二补偿模块13接入驱动模块11的控制端。
85.第二发光控制模块16可以选择性地允许发光元件l进入发光阶段。在第二发光控制模块16与第一发光控制模块15均导通时,第一电源信号vdd可以依次通过第一发光控制模块15、驱动模块11以及第二发光控制模块16接入发光元件l的第一极,发光元件l可以在第一电源信号vdd和第二电源信号vss的驱动下进行发光。
86.可以理解的是,在第一发光控制模块15与第二发光控制模块16均导通时,发光元件l的第一极可以与第一电源信号vdd连接并发光。因此,在非发光阶段中的任一时刻,第一发光控制模块15与第二发光控制模块16中至少有一个为断开状态,以避免发光元件l在非发光阶段中误发光。
87.第一发光控制模块15在非发光阶段的第四时段,即初始化阶段中导通,将第一电源信号vdd接入驱动模块11的控制端进行初始化。为了避免发光元件l在该第四时段中误发光,第二发光控制模块16需要在第四时段中保持断开状态。即,第一发光控制模块15与第二发光控制模块16可以分别通过不同的发光控制信号进行通断控制,以避免第一发光控制模
块15与第二发光控制模块16在非发光阶段同时导通造成发光元件l误发光。
88.在一些实施例中,上述第一发光控制模块15的控制端可以与第一发光控制信号线连接,第二发光控制模块16的控制端可以与第二发光控制信号线连接。
89.在非发光阶段的第四时段中,第一发光控制模块15能够接收第一发光控制信号线输出的导通信号,将第一电源信号vdd接入驱动模块11的控制端,以将驱动模块11的控制端电压初始化为第一电源信号vdd的信号电压。可以理解的是,上述初始化过程应当位于阈值补偿信号vtc的阈值补偿之前,即第四时段位于第一时段之前。
90.在非发光阶段中,第二发光控制模块16能够接收第二发光控制信号线输出的截止信号,并保持断开状态,以使得完整的非发光阶段中,发光元件l的第一极不会接收到第一电源信号vdd。
91.在一些实施例中,上述数据写入模块17的第一端可以与数据信号线连接,数据写入模块17的第二端可以与耦合模块21的第一端连接,数据写入模块17的控制端可以与第一扫描信号线连接。
92.在非发光阶段的第二时段中,数据写入模块17可以接收第一扫描信号线输出的导通信号并导通,此时数据信号线输出的第一数据信号vdata0可以通过数据写入模块17接入耦合模块21的第一端,以将耦合模块21的第一端电压调整为第一数据信号vdata0的信号电压。
93.在非发光阶段的第三时段中,数据写入模块17可以接收第一扫描信号线的导通信号并导通,此时数据信号线输出的第二数据信号vdata1可以通过数据写入模块17接入耦合模块21的第一端,以将耦合模块21的第一端电压调整为第二数据信号vdata1的信号电压。
94.请参照图4,在一些实施例中,上述初始化模块14的第一端可以与初始化信号线连接,初始化模块14的第二端分别与存储模块22的第一端以及发光元件l的第一极连接。在初始化模块14断开时,初始化信号vref1未接入存储模块22以及发光元件l的第一极。在初始化模块14导通时,初始化信号vref1可以将存储模块22的第一端电压调整为初始化信号vref1的信号电压,并对发光元件l的第一极电压进行初始化。
95.在本实施例中,由于存储模块22的第一端与发光元件l的第一极连接,在发光阶段中,发光元件l的第一极电压与存储模块22的第一端电压较为接近。由于发光元件l的第一极电压与驱动模块11的源极电压相接近,此时存储模块22的第一端电压也与驱动模块11的源极电压较为一致。存储模块22的第二端电压即为驱动模块11的控制端电压,此时存储模块22能够通过放电维持驱动模块11的栅源电压差大于或等于驱动模块11的阈值电压,以使得驱动模块11维持导通状态。
96.请参照图5,在一些实施例中,上述像素驱动电路还可以包括第二初始化模块18。
97.第二初始化模块18的一端与初始化信号线连接,另一端与发光元件l的第一极连接。在第二初始化模块18导通时,初始化信号vref1可以对发光元件l的第一极进行初始化。
98.初始化模块14的一端与初始化信号线连接,另一端与存储模块22的第一端连接。即,初始化模块14能够将初始化信号vref1引入存储模块22,第二初始化模块18则能够将初始化信号vref1引入发光元件l的第一极。
99.作为一种可选的实施方式,上述驱动模块11、数据写入模块17、第一补偿模块12、第二补偿模块13、初始化模块14、第一发光控制模块15与第二发光控制模块16可以为薄膜
晶体管tft。例如,可以是n沟道igzo tft。耦合模块21与存储模块22可以分别为第一电容c1和存储电容cst。各个晶体管与电容的连接方式如附图6所示,像素驱动电路可以包括驱动晶体管t1,第一补偿晶体管t2,第二补偿晶体管t3,第一初始化晶体管t4,第一发光控制晶体管t5,第二发光控制晶体管t6,数据写入晶体管t7,第二初始化晶体管t8,第一电容c1以及存储电容cst。可以理解的时,上述各个模块也可以为其他类型的氧化物晶体管,在此不做限制。
100.如图7所示,非发光阶段中至少包括第四时段t4、第一时段t1、第二时段t2以及第三时段t3,发光阶段则可以包括第五时段t5。
101.第四时段t4为初始化阶段,发光元件l的第一极和驱动晶体管t1的栅极在该时段中进行初始化。
102.第一时段t1为阈值补偿阶段,阈值补偿信号vtc可以接入驱动晶体管t1的源极,此时驱动晶体管t1为导通状态,驱动晶体管t1的栅极电压为源极电压与阈值电压之和,即(vtc+vth)。
103.第二时段t2为补偿和写入并存阶段,阈值补偿信号vtc可以将驱动晶体管t1的栅极电压补偿为(vtc+vth),第一数据信号vdata0可以将第一电容c1的第一端电压提升为vdata0,初始化信号vref1可以将存储电容cst的第一端电压调整为vref1。
104.可以理解的是,第一时段t1与第二时段t2存在重合时段ta,在ta时段内,阈值补偿信号vtc和第一数据信号vdata0可以分别对第一电容c1的两端电压进行调节。
105.第三时段t3为数据写入阶段,第二数据信号vdata1可以将第一电容c1的第一端电压由vdata0调整为vdata1。由于驱动晶体管t1的栅极电压未连接放电回路,则第一电容c1与存储电容cst两端的电荷量守恒。根据第一电容c1的第一端电压的变化量以及存储电容cst的第一端电压,可以确定驱动晶体管t1的栅极电压,栅极电压的确定公式可以为:
106.vg=vtc+vth-(vdata0+vref1)+(vdata1*c1+vref1*cst)/(c1+cst);
107.在确定驱动晶体管t1的栅极电压后,可以根据栅极电压与源极电源计算驱动晶体管t1的栅源电压差,栅源电压差可以为:
108.vga=vg-va=vtc+vth-vdata0+(vdata1-vref1)*c1/(c1+cst)-vref1;
109.在非发光阶段的第三时段结束后,第一发光控制信号em1与第二发光控制信号em2可以向对应的发光控制晶体管输出导通信号,以进入发光阶段t5。
110.在发光阶段t5的起始节点,若驱动晶体管t1工作在饱和导通区,则驱动晶体管t1的栅源电压差与第三时段中的栅源电压差保持一致。此时流过驱动晶体管t1的驱动电流与栅源电压差和阈值电压的差值存在正相关关系,即:
111.ids=1/2*μ*w/l*(vgs-vth)^2

(vgs-vth)^2;
112.其中,μ是驱动晶体管t1的迁移率,w/l是驱动晶体管t1的宽长比。即,在驱动晶体管t1的参数确定的情况下,驱动电流与栅源电压差和阈值电压的差值具有正相关关系。
113.在第二发光控制晶体管t6导通时,a点电位与s点电位一致,即vgs=vga,此时可得:
114.(vgs-vth)=(vga-vth)=[vtc-vdata0+(vdata1-vref1)*c1/(c1+cst)-vref1]。
[0115]
由上述分析可知,流过驱动晶体管t1的驱动电流大小与第一数据信号vdata0、第二数据信号vdata1、初始化信号vref1、阈值补偿信号vtc、第一电容c1、存储电容cst具有相
关关系,而与阈值电压vth的大小无关。此时阈值电压不会影响到发光元件l所接收到的驱动电流的大小,从而能够实现非发光阶段中阈值电压的补偿,提升发光元件l的显示效果。
[0116]
在上述像素驱动电路实施例的基础上,本技术实施例还保护一种显示面板和显示装置。
[0117]
参看图8,图8是本技术提供的一种显示装置的示意图,显示装置可以包括显示面板,该显示装置可以是可穿戴设备、相机、手机、平板电脑、显示屏、电视机以及车载显示终端中的至少一项。
[0118]
其中,显示面板包括上述实施例所提供的像素驱动电路以及发光元件,显示装置包括该显示面板,因此显示装置和显示面板具有上述显示面板的全部有益效果。
[0119]
以上,仅为本技术的具体实施方式,但本技术的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本技术揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本技术的保护范围之内。因此,本技术的保护范围应以权利要求的保护范围为准。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1