栅极驱动电路及显示面板的制作方法

文档序号:36930427发布日期:2024-02-02 21:55阅读:35来源:国知局
栅极驱动电路及显示面板的制作方法

本发明涉及显示,具体涉及一种栅极驱动电路及一种显示面板。


背景技术:

1、在采用3t1c(3个晶体管和1个电容)的像素驱动电路按顺序逐行实现实时迁移率侦测补偿时,显示画面会存在线形不均的问题,影响显示画质。采用随机选行实现迁移率侦测补偿的方式,通过在每帧的消隐间隔内输出随机行的迁移率侦测控制信号,可以实现随机选行的迁移率侦测补偿,但相邻扫描信号的有效脉冲的起始时刻或结束时刻差异较大,仍会导致显示画面出现显示不均问题。


技术实现思路

1、本发明实施例提供一种栅极驱动电路及一种显示面板,可以改善因相邻扫描信号的有效脉冲的起始时刻或结束时刻差异较大,导致显示画面出现显示不均的问题。

2、本发明实施例提供一种栅极驱动电路,包括上拉控制模块、第一上拉输出模块、第二上拉输出模块以及随机选行模块。所述上拉控制模块与第一节点电性连接,被配置为根据上拉控制信号将预设电压输出至所述第一节点,以抬升所述第一节点的电位。所述第一上拉输出模块与所述第一节点、多条第一时钟信号线及所述栅极驱动电路的多个第一输出端电性连接,被配置为根据所述第一节点的电位将多条所述第一时钟信号线传输的多个第一时钟信号输出至多个所述第一输出端。其中,多个所述第一输出端被配置为输出多级扫描信号。所述第二上拉输出模块与所述第一节点、第二时钟信号线及所述栅极驱动电路的级传输出端电性连接,被配置为根据所述第一节点的电位将所述第二时钟信号线传输的第二时钟信号输出至所述级传输出端。所述随机选行模块与所述第一节点、第二节点电性连接,被配置为根据选行控制信号、重置信号及所述上拉控制信号,在消隐阶段内将所述预设电压输出至所述第一节点,将第一电源端输出的第一电压输出至所述第二节点,以抬升所述第一节点的电位及拉低所述第二节点的电位。其中,在所述第二时钟信号的第二有效脉冲被输出至所述级传输出端的第一阶段内,多个所述第一时钟信号的第一有效脉冲被输出至多个所述第一输出端;在所述第一阶段内,多个所述第一有效脉冲的起始时刻均滞后于所述第二有效脉冲的起始时刻,多个所述第一有效脉冲的结束时刻均超前于所述第二有效脉冲的结束时刻。

3、本发明还提供一种显示面板,包括任一上述的栅极驱动电路。

4、本发明实施例提供一种栅极驱动电路及显示面板。栅极驱动电路包括上拉控制模块、第一上拉输出模块、第二上拉输出模块以及随机选行模块。上拉控制模块被配置为根据上拉控制信号抬升第一节点的电位。第一上拉输出模块被配置为根据第一节点的电位将多条第一时钟信号线传输的多个第一时钟信号输出至多个第一输出端,多个第一输出端被配置为输出多级扫描信号。第二上拉输出模块被配置为根据第一节点的电位将第二时钟信号线传输的第二时钟信号输出至级传输出端。随机选行模块被配置为根据选行控制信号、重置信号及上拉控制信号,在消隐阶段内抬升第一节点的电位及拉低第二节点的电位。其中,在第二时钟信号的第二有效脉冲被输出至级传输出端的第一阶段内,多个第一时钟信号的第一有效脉冲被输出至多个第一输出端,以改善因相邻扫描信号的有效脉冲的起始时刻或结束时刻差异较大,导致包括栅极驱动电路的显示画面出现显示不均的问题。



技术特征:

1.一种栅极驱动电路,其特征在于,包括:

2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一上拉输出模块包括:

3.根据权利要求2所述的栅极驱动电路,其特征在于,所述第二上拉输出模块包括:

4.根据权利要求2所述的栅极驱动电路,其特征在于,还包括:

5.根据权利要求4所述的栅极驱动电路,其特征在于,还包括下拉控制模块,所述下拉控制模块包括第一下拉控制晶体管、第二下拉控制晶体管、第三下拉控制晶体管、第四下拉控制晶体管、第五下拉控制晶体管和第六下拉控制晶体管;

6.根据权利要求5所述的栅极驱动电路,其特征在于,

7.根据权利要求4所述的栅极驱动电路,其特征在于,还包括下拉维持模块,所述下拉维持模块包括第一下拉维持晶体管、第二下拉维持晶体管、第三下拉维持晶体管、第四下拉维持晶体管、第五下拉维持晶体管及第六下拉维持晶体管;

8.根据权利要求1所述的栅极驱动电路,其特征在于,

9.根据权利要求1所述的栅极驱动电路,其特征在于,

10.一种显示面板,其特征在于,包括如权利要求1~9任一所述的栅极驱动电路。


技术总结
本发明提供一种栅极驱动电路及显示面板,栅极驱动电路包括上拉控制模块、第一上拉输出模块、第二上拉输出模块及随机选行模块。上拉控制模块根据上拉控制信号抬升第一节点的电位。第一上拉输出模块根据第一节点的电位将多条第一时钟信号线传输的第一时钟信号输出至多个第一输出端,多个第一输出端输出多级扫描信号。第二上拉输出模块根据第一节点电位将第二时钟信号线传输的第二时钟信号输出至级传输出端。随机选行模块根据选行控制信号、重置信号及上拉控制信号在消隐阶段内抬升第一节点的电位及拉低第二节点的电位。其中,在第二时钟信号的第二有效脉冲被输出至级传输出端的第一阶段内,多个第一时钟信号的第一有效脉冲被输出至多个第一输出端。

技术研发人员:尹翔
受保护的技术使用者:深圳市华星光电半导体显示技术有限公司
技术研发日:
技术公布日:2024/2/1
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1