像素电路及其驱动方法和一种显示装置的制造方法

文档序号:8396639阅读:163来源:国知局
像素电路及其驱动方法和一种显示装置的制造方法
【技术领域】
[0001] 本申请设及显示器件领域,具体设及一种显示装置及其像素电路和驱动方法。
【背景技术】
[000引有机发光二极管的rganicLi曲t-EmittingDiode,OLED)显示因具有高亮度、高 发光效率、宽视角和低功耗等优点,近年来被人们广泛研究,并迅速应用到新一代的显示当 中。0LED显示的驱动方式可W为无源矩阵驱动(PassiveMatrix0LED,PM0LED)和有源矩 阵驱动(ActiveMatrix0LED,AM0LED)两种。无源矩阵驱动虽然成本低廉,但是存在交叉 串扰现象不能实现高分辨率的显示,且无源矩阵驱动电流大,降低了 0L邸的使用寿命。相 比之下,有源矩阵驱动方式在每个像素上设置数目不同的晶体管作为电流源,避免了交叉 串扰,所需的驱动电流较小,功耗较低,使0LED的寿命增加,可W实现高分辨的显示,同时, 有源矩阵驱动更容易满足大面积和高灰度级显示的需要。
[0003] 传统的AM0L抓像素电路由两个薄膜晶体管(TFT;ThinFilmTransistor)和一 个存储电容构成,如图1所示,该像素电路包括驱动晶体管11、开关晶体管12、存储电容13 和发光器件0L邸14,扫描控制信号线15上的信号控制开关晶体管12,采样数据信号线16 上的数据信号,提供给驱动晶体管11的栅极,使得驱动晶体管11产生0L邸14所需要的电 流,从而产生所需要的灰度,并将该灰度信息存储在存储电容13中,存储电容13保持采样 到的数据信息直到下一帖。该像素电路中流过0L邸14的电流可W表示为:
[0004]
【主权项】
1. 一种像素电路,其特征在于,包括: 用于串联在第一电平端(VDD)和第二电平端(VS巧之间的驱动晶体管订1)、第四晶体 管(T4)和发光元件(OLED),W及第二晶体管(T2)、第;晶体管(T3)、第五晶体管(間和存 储电容(Cs); 驱动晶体管(T1)的第一极用于连接至第一电平端(VDD),驱动晶体管(T1)的第二极连 接至第四晶体管(T4)的第一极,第四晶体管(T4)的第二极连接至发光元件(OLED)的第一 端,发光元件(OLED)的第二端用于连接至第二电平端(VSS),第四晶体管(T4)的控制极用 于输入第二扫描控制信号(Vm); 第S晶体管(T3)的第一极用于输入数据信号(Vdata),第S晶体管(T3)的控制极用于 输入第一扫描控制信号(VseM); 存储电容(Cs)的两端分别连接至驱动晶体管(T1)的控制极和第S晶体管(T3)的第 二极,分别形成第一节点(A)和第二节点炬); 第五晶体管(T5)的第二极连接至驱动晶体管(T1)的控制极,第五晶体管(T5)的控制 极用于输入第S扫描控制信号(V3),第五晶体管订5)的第一极用于输入参考电位; 第二晶体管(T2)的第一极连接至驱动晶体管(T1)的控制极,第二晶体管(T2)的第二 极连接至驱动晶体管(T1)的第二极,第二晶体管(T2)的控制极用于输入第一扫描控制信 号(VsCAN); 在初始化阶段,第五晶体管(T5)和第四晶体管(T4)分别响应第S扫描控制信号(V3) 的有效电平和第二扫描控制信号(Vm)的第一有效电平导通,初始化第一节点(A)和第二节 点做的电位; 在阔值提取与数据写入阶段,第二晶体管(T2)响应第一扫描控制信号(Vs?)的有效电 平导通提取驱动晶体管(T1)的阔值电压,第S晶体管(T3)响应第一扫描控制信号(VscM) 的有效电平导通向第二节点炬)传输数据信号(Vdata); 在发光阶段,第四晶体管(T4)响应第二扫描控制信号(VcM)的第二有效电平导通,驱动 晶体管(T1)响应第一节点(A)的电位导通驱动发光元件(OLED)发光; 第S扫描控制信号(V3)的有效电平和第二扫描控制信号(Vm)的第一有效电平、第一 扫描控制信号(VsoJ的有效电平、第二扫描控制信号(VcM)的第二有效电平依次到来。
2. 如权利要求1所述的像素电路,其特征在于,本行像素电路的第=扫描控制信号 (V3)由上一行像素电路的第一扫描控制信号(VseM)提供。
3. 如权利要求1所述的像素电路,其特征在于,所述第五晶体管(T5)的第一极连接至 第五晶体管(T5)的控制极,第五晶体管(T5)第一极输入的参考电位由第S扫描控制信号 (V3)提供。
4. 如权利要求1-3任意一项所述的像素电路,其特征在于,还包括;第六晶体管(T6); 第六晶体管(T6)的第一极连接至第二节点炬),第六晶体管(T6)的第二极连接至第四 晶体管(T4)的第一极,第六晶体管(T6)的控制极连接至第四晶体管(T4)的控制极。
5. 如权利要求4所述的像素电路,其特征在于,第四晶体管(T4)和第六晶体管(T6)为 N型晶体管,第四晶体管(T4)和第六晶体管(T6)导通的有效电平为高电平。
6. 如权利要求4所述的像素电路,其特征在于, 第四晶体管(T4)和第六晶体管(T6)为P型晶体管,第四晶体管(T4)和第六晶体管 (T6)导通的有效电平为低电平; 第四晶体管(T4)的控制极和第六晶体管(T6)的控制极还连接至第二晶体管(T2) 的控制极或者第S晶体管(T3)的控制极,第二扫描控制信号(Vc")由第一扫描控制信号 (VsCM)提供。
7. -种显示装置,其特征在于,包括: 像素电路矩阵,所述像素电路矩阵包括排列成n行m列矩阵的如权利要求1-6任意一 项所述的像素电路,所述n和m为大于0的整数; 栅极驱动电路,用于产生扫描脉冲信号,并通过沿第一方向形成的各行扫描线向像素 电路提供所需的扫描控制信号; 数据驱动电路,用于产生代表灰度信息的数据电压信号,并通过沿第二方向形成的各 数据线向像素电路提供数据信号; 控制器,用于向栅极驱动电路和数据驱动电路提供控制时序。
8. -种像素电路驱动方法,其特征在于,所述像素电路的每一驱动周期依次包括初始 化阶段、阔值提取与数据写入阶段和发光阶段,所述驱动方法包括: 在所述初始化阶段,第五晶体管(T5)和第四晶体管(T4)分别响应第=扫描控制信号 (V3)的有效电平和第二扫描控制信号(Vem)的第一有效电平导通,初始化第一节点(A)和第 二节点做的电位; 在所述阔值提取与数据写入阶段,第四晶体管(T4)由第二扫描控制信号(Vc")控制在 截止状态;第二晶体管(T2)响应第一扫描控制信号(Vs?)的有效电平导通,W提取驱动晶 体管(T1)的阔值电压,通过存储电容(Cs)存储于第一节点(A);第;晶体管爪)响应第 一扫描控制信号(VsoJ的有效电平导通向第二节点炬)传输数据信号(Vmta); 在所述发光阶段,第四晶体管(T4)响应第二扫描控制信号(Vc")的第二有效电平导通, 驱动晶体管(T1)响应第一节点(A)的电位导通驱动发光元件(0LED)发光。
9. 如权利要求8所述的像素电路驱动方法,其特征在于,第二扫描控制信号(VCM)的第 二有效电平到来时间与第二扫描控制信号(Vem)的第一有效电平结束时间之间的时长大于 阔值提取与数据写入阶段所需的时长。
【专利摘要】提供一种像素电路,在驱动晶体管的控制极和一个导通电极之间连接第二晶体管来形成二极管接法的拓扑结构,利用这种电路结构并配合存储电容,在当前行选通时提取驱动晶体管的阈值电压和灰度有关的数据电压信息并存储于存储电容上,从而补偿了驱动晶体管的阈值电压,增加了显示器的对比度。还公开了一种像素电路驱动方法及显示装置。
【IPC分类】G09G3-32
【公开号】CN104715724
【申请号】CN201510133524
【发明人】张盛东, 王翠翠, 冷传利, 孟雪, 鲁文高
【申请人】北京大学深圳研究生院
【公开日】2015年6月17日
【申请日】2015年3月25日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1