显示面板的制作方法_4

文档序号:9548402阅读:来源:国知局
]图26示出有机发光二极管面板的像素结构。像素可具有各种电路结构。在图26中,一个栅极截止电压施加器600连接到每个单元像素的各条栅极线。栅极截止电压施加器600施加用于使开关晶体管TRs截止的电压,并且包括栅极截止电压施加晶体管Tp。栅极截止电压施加晶体管Tp具有连接到下一级的栅极线的栅极端子、连接到上一级的栅极线的源极端子和连接到当前级的栅极线的漏极端子。
[0129]在本实施例中,栅极截止电压施加器600按每个单元像素形成。在可选择的实施例中,两个或更多个栅极截止电压施加器600连接到一条栅极线。
[0130]图27示出施加到每条栅极线的栅极信号。参照图27,栅极导通电压(例如,低电平电压)顺序地施加到相应的栅极线。栅极截止电压(例如,高电平电压)施加在未被施以栅极导通电压(例如,低电平电压)的部分中。在图26和图27的实施例中,采用使用多晶硅半导体的晶体管,并且栅极导通电压为低电平电压。在本实施例中,向相应的栅极线施加的栅极导通电压彼此不重叠。
[0131]将基于图27的信号来描述图26的结构。一旦向当前级的栅极线施加栅极导通电压(低电平电压),像素的开关晶体管TRs被导通以将施加到数据线的数据电压传送至驱动晶体管TRd的栅极端子。传送的电压在电容器中累积。从驱动晶体管TRd输出的电流的量取决于电容器的累积的电压。从驱动晶体管TRd输出的电流传送至发光二极管以发射光。从发光二极管发射的光的亮度还取决于来自驱动晶体管TRd的电流的大小。
[0132]一旦栅极截止电压(高电平电压)施加到当前级的栅极线且栅极导通电压(低电平电压)施加到下一级的栅极线,栅极截止电压施加器600的连接到当前级的栅极线的栅极截止电压施加晶体管Tp被下一级的栅极导通电压(低电平电压)导通。在这种情况下,栅极截止电压(高电平电压)施加到上一级的栅极线。因此,向上一级的栅极线施加的栅极截止电压(高电平电压)施加到当前级的栅极线。因此,在当前级的栅极线处,因为另外施加了上一级的栅极截止电压(高电平电压),所以减小了当信号从栅极导通电压(低电平电压)转换成栅极截止电压(高电平电压)时产生的延迟。因此,信号快速地转换成栅极截止电压(高电平电压)。
[0133]因此,通过栅极截止电压施加器600的作用,像素均未遇到由延迟导致的任何问题。这是因为在施加栅极导通电压之后快速地维持了栅极截止电压(高电平电压)。
[0134]图28至图30示出用于显示装置的其它实施例。图28示出显示面板的像素,图29和图30是从根据图28的实施例的显示面板传送的信号的波形图。图28的电路图为有机发光二极管面板的电路图。
[0135]与在图26的实施例中不同,在图28的实施例中,栅极截止电压施加晶体管Tp的源极端子连接到电源电压ELVDD。在下文中,将描述图28的结构。
[0136]图28中的有机发光二极管面板包括以行和列的矩阵布置的多个像素。每个像素包括开关晶体管TRs、驱动晶体管TRd和发光二极管(LED)。开关晶体管TRs具有连接到栅极线的栅极端子、连接到数据线的源极端子和连接到驱动晶体管TRd的栅极端子的漏极端子。驱动晶体管TRd的源极端子连接到电源电压ELVDD,驱动晶体管TRd的漏极端子连接到有机发光二极管的一个端子。电容器可形成在驱动晶体管TRd的栅极端子和源极端子之间。低电平电压ELVSS连接到有机发光二极管的另一端子。
[0137]在图28中,示出了有机发光二极管面板的像素结构,像素可具有各种电路结构。在图28的实施例中,一个栅极截止电压施加器600连接到每个单元像素的各条栅极线。栅极截止电压施加器600施加用于使开关晶体管TRs截止的电压,并且包括栅极截止电压施加晶体管Tp。栅极截止电压施加晶体管Tp具有连接到下一级的栅极线的栅极端子、连接到电源电压ELVDD的源极端子和连接到当前级的栅极线的漏极端子。
[0138]在本实施例中,栅极截止电压施加器600按每个单元像素形成。在另一实施例中,两个或更多个栅极截止电压施加器600可连接到一条栅极线。
[0139]图29示出施加到每条栅极线的栅极信号。参照图29,栅极导通电压(低电平电压)顺序地施加到相应的栅极线,栅极截止电压(高电平电压)施加在未被施以栅极导通电压(低电平电压)的部分中。在图28和图29的实施例中,晶体管使用多晶硅半导体,并且栅极导通电压为低电平电压。在本实施例中,施加到相应的栅极线的栅极导通电压彼此不重叠。
[0140]将基于图29的信号来描述图28的结构。一旦对当前级的栅极线施加栅极导通电压(低电平电压),像素的开关晶体管TRs被导通以将施加到数据线的数据电压传送至驱动晶体管TRd的栅极端子。传送的电压在电容器中累积。从驱动晶体管TRd输出的电流的量取决于电容器的累积的电压。从驱动晶体管TRd输出的电流传送至发光二极管以发射光。从发光二极管发射的光的亮度还取决于从驱动晶体管TRd输出的电流的大小。
[0141]一旦栅极截止电压(高电平电压)施加到当前级的栅极线且栅极导通电压(低电平电压)施加到下一级的栅极线,栅极截止电压施加器600的连接到当前级的栅极线的栅极截止电压施加晶体管Tp被下一级的栅极导通电压(低电平电压)导通。因此,电源电压ELVDD施加到当前级的栅极线。
[0142]因为电源电压ELVDD被设定成高电平电压,所以在本实施例中采用电源电压ELVDD来代替栅极截止电压。然而,栅极截止电压(高电平电压)和电源电压ELVDD可具有不同的值。参照图30,在本实施例中,栅极截止电压(高电平电压)具有比电源电压ELVDD高的值。
[0143]因此,在当前级的栅极线处,执行两步操作:首先利用通过栅极截止电压施加晶体管Tp施加的电源电压ELVDD来增大栅极电压,并利用栅极截止电压来再次增大栅极电压(见图30)。尽管执行这两步操作,但由于栅极电压的延迟仍会导致问题。这是因为利用电源电压ELVDD快速地增大了电压电平。
[0144]除了图30的情况之外,栅极截止电压施加器600施加与栅极截止电压相同的电压。然而,在一个实施例中,施加接近于栅极截止电压的电压。在这种情况下,“栅极截止电压施加器”可被称为“电压施加器”。
[0145]同时,可改变电源电压ELVDD与栅极截止电压之间的电压差。这在电源电压ELVDD高于栅极截止电压的实施例中也是如此。
[0146]图31示出显示面板的像素的另一实施例。与图26和图28的实施例不同,在图31的实施例中,栅极截止电压施加器600包括两个晶体管和一个电容器。
[0147]图31中的有机发光二极管面板包括以行和列的矩阵布置的像素。每个像素包括开关晶体管TRs、驱动晶体管TRd和发光二极管(LED)。开关晶体管TRs具有连接到栅极线的栅极端子、连接到数据线的源极端子和连接到驱动晶体管TRd的栅极端子的漏极端子。驱动晶体管TRd具有连接到电源电压ELVDD的源极端子和连接到有机发光二极管的一个端子的漏极端子。电容器可连接在驱动晶体管TRd的栅极端子和源极端子之间。低电平电压ELVSS连接到有机发光二极管的另一端子。
[0148]在图31中,示出了有机发光二极管面板的像素结构,像素可具有各种电路结构。在图31的实施例中,一个栅极截止电压施加器600连接到每个单元像素的各条栅极线。栅极截止电压施加器600施加用于使开关晶体管TRs截止的电压,并且包括第一栅极截止电压施加晶体管Tpnl、第二栅极截止电压施加晶体管Tpn2和电容器Cpn2。
[0149]上一级的栅极线连接到栅极截止电压施加器600中的第一栅极截止电压施加晶体管Tpnl的源极端子,当前级的栅极线连接到漏极端子,其栅极端子连接到第一结点。当前级的栅极线连接到第二栅极截止电压施加晶体管Tpn2的源极端子。另外,第二栅极截止电压施加晶体管Τρη2具有连接到第一结点的漏极端子和连接到下一级的栅极线的栅极端子。电容器Cpn2形成在第一结点和接地端子之间。
[0150]根据图31的实施例的该栅极截止电压施加器600的结构可与根据图21的实施例的栅极截止电压施加器600的结构相同。因此,在图31的实施例中,可施加波形与图22的波形相似的栅极信号。然而,与图22的实施例不同,可通过将栅极截止电压和栅极导通电压改变成高电平电压和低电平电压而应用于图31的结构。
[0151]与图21和图22的实施例相似,在根据图31的实施例的栅极截止电压施加器600的情况下,能够解决由信号延迟导致的问题。
[0152]图32至图34示出栅极导通电压从栅极驱动器400和400_1顺序地施加于各条栅极线的另一实施例。图32至图34示出例如使用相同工艺的每个级的电路,所述电路与显示面板的像素一起制造。
[0153]更具体地,图32至图34分别示出显示面板的栅极驱动器的一个级。参照图32,栅极驱动器400的每个级SR包括输入部分、传输信号发生器、输出部分、反相器和下拉驱动器(pull-down driver) 0输入部分包括第四晶体管4。第四晶体管4的输入端子和控制端子共同连接(以二极管方式连接)到级SR的接收上一级的进位信号的第一输入端子CR N-1。第四晶体管4的输出端子连接到结点Q。输入部分将施加到第一输入端子的高电平电压传输至结点Q。
[0154]传输信号发生器包括第十五晶体管15和第四电容器C4。时钟信号通过级SR的第一时钟端子CKV输入到第十五晶体管15的输入端子中,第十五晶体管15的控制端子连接到输出端(即,输入部分的结点Q),第十五晶体管15的控制端子和输出端子连接到第四电容器C4。传输信号产生器根据在结点Q处的电压和时钟信号来输出传输信号CR。
[0155]输出部分包括第一晶体管1和第一电容器C1。第一晶体管1具有连接到结点Q的控制端子,时钟信号通过级SR的第一时钟端子CKV输入到第一晶体管1的输入端子中。第一晶体管1的控制端子和输出端子连接到第一电容器C1。级SR的输出端子连接到栅极线。输出部分根据在结点Q处的电压和时钟信号输出栅极电压。
[0156]反相器包括第七晶体管7、第八晶体管8、第十二晶体管12、第十三晶体管13、第二电容器C2和第三电容器C3。反相器将在结点Q处的电压的反相电压输出到第三晶体管3。
[0157]下拉驱动器通过消除级SR上的电荷来平稳地输出栅极截止电压,并且包括所有其余的晶体管(即,第二晶体管、第三晶体管、第五晶体管、第六晶体管、第九晶体管、第十晶体管和第十一晶体管)。下拉驱动器降低在结点Q处的电位并降低输出至栅极线的电压。在另一实施例中,下拉驱动器可省去第二晶体管2。
[0158]在图32 中,术语“0^,,、“0^8,,、“1^86七,,、“517?/0? N-1,,、“VSS” 和 “G-OUT N+1”分别指示第一时钟端子、第二时钟端子、复位端子、第一输入端子、低电平电压端子和第二输入端子。两个反相时钟信号分别输入到第一时钟端子和第二时钟端子中。上一级的进位信号或者起始信号STVP输入到第一输入端子中。低电平电压恒定地输入到低电平电压端子中。下一级的进位信号输入到第二输入端子中。
[0159]参照图33,根据一个实施例的栅极驱动器400的每个级SR包括输入部分、传输信号产生器、输出部分、反相器和下拉驱动器。输入部分包括第四晶体管4,第
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1