液晶显示面板的制作方法

文档序号:2795496阅读:142来源:国知局
专利名称:液晶显示面板的制作方法
技术领域
本发明是有关于一种液晶显示器,且特别是有关于一种液晶显示面板。
背景技术
请参阅图1,图1为现有技术的液晶显示(Liquid Crystal Display,LCD)面板驱动电路图,包括像素电极101,栅极线102,数据线103,液晶电容104以及存储电容105。在薄膜晶体管(Thin Film Transistor, TFT)的栅极电压(图未标)开启后,电信号由数据线103写入像素电极101,给予像素电极101欲填入的电压信号。之后,薄膜晶体管的栅极电压关闭,像素电极101保持恒定电位需求。请参阅图2,图2为现有技术的驱动信号波型图。在驱动薄膜晶体管时,栅极电压 210形成一高压,开始在像素电极101中充入数据线103的电压讯号220,但是当薄膜晶体管的栅极关闭的瞬间,电荷重新分配,像素电极101的电压受到电容影响而产生馈通电压 (Feed throuth voltage) AV0 馈通电压的公式为 M= (Cgs/(Clc+Cs+Cgs)) XVpp,其中 Cgs为栅极与像素电极101之间的耦合电容,Clc为液晶电容104,Cs为存储电容105,Vpp 为栅极电压210的压差。因此,栅极电压210的正负半周的中心位准250需要提高请参阅图3,图3为栅极电压210在液晶显示器之左右两侧的波型图。栅极线102 上所连接的各个像素的Vpp受到电阻电容延(RC delay)不等的影响,使得在靠近驱动芯片侧(通常为左侧)的栅极电压2102的波形较方、远离驱动芯片侧的栅极电压2104的波形产生变形。因此,由馈通电压的公式可知,在面板左侧的Vpp较大,使得馈通电压Δ V较大, 正负半周的中心位准250较低。在面板左侧的Vpp较小,使得馈通电压Δ V较小,正负半周的中心位准250较高。该馈通电压AV将使得原本设计相对于Vcom电压对称的正负极性电压不再对称, 面板左右压差不同,使得正负极性驱动时,产生闪烁,造成串扰。故,如何解决在薄膜晶体管的栅极电压关闭时,由于像素电极的电压发生跳转,导致正负极电压不对称,进而造成影像串扰的问题,是液晶显示技术领域待解决的技术问题之一。

发明内容
本发明的一个目的在于提供一种液晶显示面板,以解决在薄膜晶体管的栅极电压关闭时,由于像素电极的电压发生跳转,导致正负极电压不对称,进而造成影像串扰的技术问题。为达上述的目的,本发明的液晶显示面板采取以下技术方案一种液晶显示面板, 包括上基板、下基板及位于所述上基板及下基板之间的液晶层,所述下基板包括多条栅极线和多条数据线,所述多条栅极线和所述多条数据线界定多个像素单元,每一像素单元包括薄膜晶体管。所述液晶显示面板还包括一色组层及多个像素电极。所述色组层设置于所述下基板上,并在每一像素单元中覆盖所述薄膜晶体管。所述多个像素电极分别设置于所述多个像素单元中,并位于所述色组层上,所述多个像素电极的投影面积与所述多条栅极线部分重叠,且所述多个像素电极的投影面积随着一方向依次递增。优选地,所述递增的方向是所述栅极线的方向,特别是所述栅极线扫描的方向。在一较佳实施例中,所述多个像素电极在所述多条栅极线上重叠的面积随着一方向依次递增。优选地,所述递增的方向是所述栅极线扫描的方向。为达上述的目的,本发明另提供一种液晶显示面板,其包括上基板、下基板及位于所述上基板及下基板之间的液晶层,所述下基板包括多条栅极线和多条数据线,所述多条栅极线和所述多条数据线界定多个像素单元,每一像素单元包括薄膜晶体管。所述液晶显示面板还包括一色组层及多个像素电极。所述色组层设置于所述下基板上,并在每一像素单元中覆盖所述薄膜晶体管。所述多个像素电极分别设置于所述多个像素单元中,并位于所述色组层上,所述多个像素电极的投影面积与所述多条数据线部分重叠,且所述多个像素电极的投影面积随着一方向依次递减优选地,所述递减的方向是所述数据线的方向,特别是所述数据线传输的方向。在一较佳实施例中,所述多个像素电极在所述多条数据线上重叠的面积随着一方向依次递减。优选地,所述递减的方向是所述数据线传输的方向。相较于现有技术,本发明的液晶显示面板中的色阻层设置在下基板上,即滤光膜在阵列上(Color filter On Array, COA)的技术方案,使得像素电极在像素单元中的投影面积可与栅极线及数据线重叠,因此可获得较大的开口率。除此之外,本发明的像素电极设计成随着所述栅极线方向或数据线方向递减。而递减的像素电极面积减少了相应的耦合电容,藉此补偿了栅极线或数据线在面板不同区域之RC delay所造成的馈通电压Δ V差异。 改善了因中心位准不一致造成的亮度变化及闪烁问题。为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下


图1为现有技术的液晶显示面板驱动电路图。图2为现有技术的驱动信号波型图。图3为栅极电压在液晶显示器之左右两侧的波型图。图4为本发明优选实施例的液晶显示面板的示意图。图5为本发明较佳实施例的像素单元的俯视示意图。图6为本发明优选实施例的像素单元的剖面示意图。图7为第一实施例中在区域B的像素单元的俯视示意图。图8为第二实施例中液晶显示面板的分区示意图。图9为图8区域C的像素单元的俯视示意图。图10为图8区域D的像素单元的俯视示意图。
具体实施例方式请参照图4、图5及图6,图4为本发明优选实施例的液晶显示面板的示意图,图5 为本发明较佳实施例的像素单元的俯视示意图,图6为本发明优选实施例的像素单元的剖面示意图。此较佳实施例的液晶显示面板10包括上基板20、下基板40及位于所述上基板 20及下基板40之间的液晶层60,如图6所示。所述下基板20包括多条栅极线102和多条数据线103,所述多条栅极线102和所述多条数据103线界定多个像素单元110,如图4所
请叁照图5及图6,每一像素单元110包括一薄膜晶体管120、储存电容电极130 及像素电极140。所述薄膜晶体管120还包括本领欲技术人员所熟知的栅极122、源极IM 及漏极126。此外,薄膜晶体管120还包括半导体层127、绝缘层1 等,如图6所示。请叁照图5及图6,所述液晶显示面板10还包括一色组层150及多个像素电极 140。所述色组层160设置于所述下基板40上,并在每一像素单元110中覆盖所述薄膜晶体管120。所述多个像素电极140分别设置于所述多个像素单元110中,并位于所述色组层 160上。具体来说,此较佳实施例的液晶显示面板10采用滤光膜(即色阻层160)形成在阵列上(Color filter On Array, COA)的技术方案。所述色阻层160的厚度优选为3微米, 因此可有效降低数据线103与像素电极140之间的电容,同时也可降低栅极线102与像素电极140之间的电容。相较于传统像素结构,本实施例的像素电极140可向外扩展面积,甚至可与栅极线102及数据线103重叠,以增加开口率。以下将详细说明本发明的液晶显示面板10如何补偿在面板不同区域的馈通电压 Δ V差异。请叁照图4、图5及图7,图5为第一实施例中在区域A的像素单元的俯视示意图、图7为第一实施例中在区域B的像素单元的俯视示意图。在第一实施例中,所述多个像素电极140的投影面积与所述多条栅极线102部分重叠,且所述多个像素电极140的投影面积随着一方向依次递增,以补偿栅极线102因电阻电容延迟所造成的馈通电压AV不同。如图5所示,在图4区域A的像素电极140如同传统像素电极的设计,即像素电极140的投影面积与传统像素电极相同。也就是说,区域A的像素单元110总电容值 (Clc+Cs+Cgs)与传统像素单元的总电容值相同。因此,最靠近栅极驱动芯片(未图示)的区域A的像素单元110的馈通电压Δ V与传统像素单元的馈通电压AV相同。如图7所示,为了补偿栅极线102末端的电阻电容延迟,在图4区域B的像素电极 140的投影面积增加。在此实施例中,所述像素电极140在所述栅极线102上重叠的面积随着一方向依次增加。具体来说,区域B的像素电极140的投影面积被增加,而使得区域B的像素单元110的栅极/像素电极电容Cgs增加。因此,由馈通电压Δ V的公式可知Cgs增加补偿了 Vpp减低而造成的馈通电压Δ V下降。由上述可知,所述多个像素电极140可依栅极线102的方向依次递增,特别是依所述栅极线扫描(由左至右)的方向递增,而补偿了液晶显示面板10左右中心位准不同所形成的闪烁问题。需注意的是,像素电极140所增加的投影面积并不限于图7所示的形状,其他任意形状也可实施。请叁照图8、图9及图10,图8为第二实施例中液晶显示面板的分区示意图、图9 为图8区域C的像素单元的俯视示意图、图10为图8区域D的像素单元的俯视示意图。在第二实施例中,所述多个像素电极140的投影面积与所述多条数据线103部分重叠,且所述多个像素电极140的投影面积随着一方向依次递减,以补偿数据线102因电阻电容延迟所造成的闪烁问题。如图9所示,在图8区域C的像素电极140如同传统像素电极的设计,即像素电极140的投影面积与传统像素电极相同。也就是说,区域C的像素单元110总电容值 (Clc+Cs+Cgs)与传统像素单元的总电容值相同。因此,最靠近源极驱动芯片(未图示)的区域C的像素单元110的馈通电压Δ V与传统像素单元的馈通电压Δ V相同。如图10所示,为了补偿数据线103末端的电阻电容延迟,在图10区域D的像素电极140的投影面积缩减。在此实施例中,所述像素电极140在所述数据线102上重叠的面积随着一方向依次递减。具体来说,区域D的像素电极140的投影面积被缩减,而使得区域 D的像素单元110的液晶电容Clc降低。因此,区域D的像素单元110的总电容下降,而补偿了数据线102因电阻电容延迟所造成的闪烁问题。需注意的是,本发明并不限于像素电极140的的投影面积仅能与栅极线102重叠或与数据线103重叠,其也可同时重叠栅极线102及数据线103 (如图9所示)。另外,所述多个像素电极的投影面积可随着一方向依次递减或递增,例如所述栅极线扫描的方向、或所述数据线传输的方向,以补偿面板不同区域的馈通电压Δ V差异。综上所述,本发明的液晶显示面板10中的色阻层150设置在下基板40上,使得像素电极140在像素单元中的投影面积可与栅极线102及数据线103重叠,因此可获得较大的开口率。除此之外,本发明的像素电极140设计成随着所述栅极线102方向递增或数据线103方向递减。而递增的像素电极140面积增加了相应的耦合电容,因此补偿了栅极线 102在面板不同区域之RCdelay所造成的馈通电压Δ V差异。改善了因中心位准不一致造成的亮度变化及闪烁问题。虽然本发明已用优选实施例揭露如上,然其并非用以限定本发明,本发明所属技术领域的技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视后附的权利要求书所界定的为准。
权利要求
1.一种液晶显示面板,包括上基板、下基板及位于所述上基板及下基板之间的液晶层, 所述下基板包括多条栅极线和多条数据线,所述多条栅极线和所述多条数据线界定多个像素单元,每一像素单元包括薄膜晶体管,其特征在于,所述液晶显示面板还包括一色组层,设置于所述下基板上,并在每一像素单元中覆盖所述薄膜晶体管;多个像素电极,分别设置于所述多个像素单元中,并位于所述色组层上,所述多个像素电极的投影面积与所述多条栅极线部分重叠,且所述多个像素电极的投影面积随着一方向依次递增。
2.根据权利要求1所述的液晶显示面板,其特征在于,所述递增的方向是所述栅极线的方向。
3.根据权利要求2所述的液晶显示面板,其特征在于,所述递增的方向是所述栅极线扫描的方向。
4.根据权利要求1所述的液晶显示面板,其特征在于,所述多个像素电极在所述多条栅极线上重叠的面积随着一方向依次递增。
5.根据权利要求4所述的液晶显示面板,其特征在于,所述递增的方向是所述栅极线扫描的方向。
6.一种液晶显示面板,包括上基板、下基板及位于所述上基板及下基板之间的液晶层, 所述下基板包括多条栅极线和多条数据线,所述多条栅极线和所述多条数据线界定多个像素单元,每一像素单元包括薄膜晶体管,其特征在于,所述液晶显示面板还包括一色组层,设置于所述下基板上,并在每一像素单元中覆盖所述薄膜晶体管;多个像素电极,分别设置于所述多个像素单元中,并位于所述色组层上,所述多个像素电极的投影面积与所述多条数据线部分重叠,且所述多个像素电极的投影面积随着一方向依次递减。
7.根据权利要求6所述的液晶显示面板,其特征在于,所述递减的方向是所述数据线的方向。
8.根据权利要求7所述的液晶显示面板,其特征在于,所述递减的方向是所述数据线传输的方向。
9.根据权利要求6所述的液晶显示面板,其特征在于,所述多个像素电极在所述多条数据线上重叠的面积随着一方向依次递减。
10.据权利要求9所述的液晶显示面板,其特征在于,所述递减的方向是所述数据线传输的方向。
全文摘要
本发明公开一种液晶显示面板,其包括上基板、下基板、液晶层、色组层及多个像素电极。所述色组层设置于所述下基板上。所述多个像素电极分别设置于多个像素单元中,并位于所述色组层上,所述多个像素电极的投影面积与所述多条栅极线部分重叠,且所述多个像素电极的投影面积随着一方向依次递增。本发明的像素电极补偿了面板不同区域的馈通电压差异,解决影像闪烁的问题。
文档编号G02F1/1362GK102364387SQ20111030848
公开日2012年2月29日 申请日期2011年10月12日 优先权日2011年10月12日
发明者侯鸿龙 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1