液晶分厘表的数据采集电路及方法

文档序号:5821357阅读:147来源:国知局
专利名称:液晶分厘表的数据采集电路及方法
技术领域
本发明涉及一种数据采集电路及方法,特别涉及一种液晶分厘表的数据采集电路及方法
背景技术
目前,液晶分厘表被广泛应用于小尺寸产品长度、深度、宽度等的测量,但其相关附件 如数据读取器价格较贵,且功能单一,数据读取器读取的数据只能转换到其它可视化更好的 LED、 LCD等显示器上显示,而且数据读取器不能进行数据存储,所以液晶分厘表数据的采 集只能靠人工读取,这种人工读取的方式实时性得不到保证且容易人为出错。

发明内容
鉴于上述内容,有必要提供一种实现液晶分厘表数据自动采集的电路及方法。 一种液晶分厘表的数据采集电路,用以对液晶分厘表的数据进行采集,所述液晶分厘表 的数据采集电路包括一微处理器,所述微处理器包括一第一I/0接口、 一第二I/0接口及一第
三I/0接口,所述第一、第二及第三i/o接口分别连接到所述液晶分厘表的数据输出端、请求
控制端和时钟信号端,并分别通过一对应的上拉电阻接一电源,所述微处理器在所述液晶
分厘表的请求控制端和时钟信号端为低电平时采集并存储所述所述液晶分厘表的数据输出端
的数据。
一种液晶分厘表的数据采集方法,包括以下步骤将液晶分厘表的请求控制端置于低 电平;査询等待液晶分厘表时钟信号端为低电平;采集所述液晶分厘表数据输出端的数据 到所述微处理器中;将采集到的数据循环右移一位;判断是否完成一次数据的采集,如果 是, 一次数据采集结束。
本发明所述的液晶分厘表的数据采集电路及方法实现了液晶分厘表数据的自动采集,因 所述数据采集电路中的微处理器具有存储功能,实现了对所采集数据的存储,同时因为电路 简单,微处理器与上拉电阻价格低廉,降低了液晶分厘表数据采集的成本。


下面结合附图及较佳实施方式对本发明作进一步详细描述
图l是本发明较佳实施方式的液晶分厘表的数据采集电路图。
图2是本发明较佳实施方式的液晶分厘表数据采集方法的流程图。
具体实施方式
请参照图l,本发明较佳实施方式的液晶分厘表的数据采集电路用于对液晶分厘表14的 数据进行采集,所述液晶分厘表的数据采集电路包括一微处理器IO、 一晶体振荡器12 、 一 电容C1及若干电阻R1、 R2、 R3、 R4。所述微处理器10包括一第一I/0接口、 一第二I/0接口及一第三I/0接口,所述第一、第 二及第三I/0接口分别连接到液晶分厘表14的数据输出端DATA、请求控制端/REQ与时钟信号 端CK,并分别通过对应的上拉电阻R1、 R2、 R3接+5V电源,本实施例中,所述微处理器10为 一AT89C51型单片机,所述第一、第二及第三I/0接口分别为所述AT89C51型单片机的外部中 断端INT1、 INT0及定时/计数器端T1,所述外部中断端INT1、 INT0及定时/计数器端T1此时不 作为外部中断与定时/计数器使用,仅作为数据输入/输出端,所述液晶分厘表14上的数据包 括13组,每组为四位二进制数,即所述微处理器10—次采集所述液晶分厘表14的数据为52位 二进制数,所述上拉电阻R1、 R2、 R3可使所述液晶分厘表的数据输出端DATA、请求控制端 /REQ及时钟信号端CK的电压分别与所述微处理器10的外部中断端INT1、 INTO及定时/计数器 端T1的电压相匹配,以可靠实现液晶分厘表14到微处理器10的外部中断端INT1、 INTO及定时 /计数器端T1的电平转换,且所述上拉电阻R1、 R2、 R3与微处理器10的价格都较低廉,降低 了所述液晶分厘表的数据采集电路的成本。所述微处理器10的晶体振荡器反向放大器输入、 输出端X1、 X2接所述晶体振荡器12,晶体振荡器12为所述液晶分厘表的数据采集电路提供一 个稳定准确的工作频率,微处理器10的外部访问允许端/EA/VP接+5V电源和所述电容C1的一 端,所述电容C1的另一端与所述微处理器10的复位信号端RESET相连并通过电阻R4接地,所 述液晶分厘表的数据采集电路的系统上电后,所述微处理器10产生复位信号,使整个液晶分 厘表的数据采集电路系统复位,进入初始状态,数据采集自动启动。本发明液晶分厘表的数据采集方法通过査询方式对微处理器10进行编程,实现逐位数据 的采集,请参照图2,运用图1所示的电路对液晶分厘表14进行数据采集时,包括以下步骤步骤100:将微处理器10的第二I/0接口 (g卩AT89C51型单片机的外部中断端INT0)置低 电平,将液晶分厘表14的请求控制端/REQ置于低电平,只有液晶分厘表14的请求控制端 /REQ为低电平时,数据输出端DATA才有数据输出。步骤200:微处理器10査询等待液晶分厘表14的时钟信号端CK为低电平时开始采集数据步骤300:当时钟信号端CK为低电平时采集液晶分厘表14数据输出端DATA上的一位二进 制数,所述微处理器10将所述二进制数记录保存于所述微处理器10的累加器中,实现了一位二进制数的采集。
步骤400:将所述累加器中的数据循环右移一位,使所采集数据按照高、低位正确排列
步骤500:判断是否完成所述液晶分厘表14的一次数据的采集,即判断是否完成52位二 进制数的采集,如果是, 一次数据采集结束,否则返回步骤200,实现数据的逐位采集。
所述液晶分厘表的一次数据采集完成后,根据需要,对所采集的数据进行显示、分析或 存储等处理。
若要进行下一次数据采集,则重新执行上述步骤。
在步骤300中,如果在采集一位新的二进制数(如"1")到所述累加器之前,所述累加 器中的数据为"101",则采集所述新的二进制数"1"之后所述累加器中的数据为"1101" ,根据步骤400,将数据"1101"按照"1110" 、 "0111" 、 "1011" 、 "1101"的顺序 循环右移一位,即可将数据1101按照高、低位数据正确排序。
权利要求
1.一种液晶分厘表的数据采集电路,用以对液晶分厘表的数据进行采集,所述液晶分厘表的数据采集电路包括一微处理器,所述微处理器包括一第一I/O接口、一第二I/O接口及一第三I/O接口,所述第一、第二及第三I/O接口分别连接到所述液晶分厘表的数据输出端、请求控制端和时钟信号端,并分别通过一对应的上拉电阻接一电源,所述微处理器在所述液晶分厘表的请求控制端和时钟信号端为低电平时采集并存储所述所述液晶分厘表的数据输出端的数据。
2 如权利要求l所述的液晶分厘表的数据采集电路,其特征在于, 所述微处理器为一AT89C51型单片机。
3 如权利要求2所述的液晶分厘表的数据采集电路,其特征在于, 所述AT89C51型单片机的外部中断端INT1、 INT0及定时/计数器端T1分别作为所述微处理器的 第一、第二及第三I/0接口。
4 如权利要求l所述的液晶分厘表的数据采集电路,其特征在于, 所述电源为一+5V电源。
5 一种液晶分厘表的数据采集方法,包括以下步骤 将所述液晶分厘表的请求控制端置低电平; 査询等待所述液晶分厘表的时钟信号端为低电平;当所述液晶分厘表的时钟信号端为低电平时采集所述液晶分厘表数据输出端的一位二 进制数到一微处理器的累加器中; 将采集到的数据循环右移一位;判断是否完成所述液晶分厘表的一次数据的采集,如果是,所述液晶分厘表的一次数 据采集结束。
6 如权利要求5所述的液晶分厘表的数据采集方法,其特征在于, 在判断是否完成所述液晶分厘表的一次数据的采集步骤中,如果否,则返回所述査询等待步 骤。
7.如权利要求5所述的液晶分厘表的数据采集方法,其特征在于, 所述液晶分厘表的数据输出端输出的数据为52位二进制数,所述液晶分厘表的数据输出端每 次输出一位二进制数。
全文摘要
一种液晶分厘表的数据采集电路,用以对液晶分厘表的数据进行采集,所述液晶分厘表的数据采集电路包括一微处理器,所述微处理器包括一第一I/O接口、一第二I/O接口及一第三I/O接口,所述第一、第二及第三I/O接口分别连接到所述液晶分厘表的数据输出端、请求控制端和时钟信号端,并分别通过一对应的上拉电阻接一电源,所述微处理器在所述液晶分厘表的请求控制端和时钟信号端为低电平时采集并存储所述所述液晶分厘表的数据输出端的数据。
文档编号G01B21/00GK101408414SQ20071020201
公开日2009年4月15日 申请日期2007年10月11日 优先权日2007年10月11日
发明者宫连仲, 柳天佑, 强 秦 申请人:鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1