一种基于fpga的便携式数字存储示波器的制作方法

文档序号:5932887阅读:243来源:国知局
专利名称:一种基于fpga的便携式数字存储示波器的制作方法
技术领域
本实用新型是ー种基于FPGA的便携性数字存储示波器,属于仪器仪表领域。
背景技术
数字存储示波器作为现场测试技术的重要工具而被广泛使用于各个测试领域。但由于台式数字示波器体积过于庞大,不方便携帯进行现场测试和野外作业,已经不能满足人们的工作需要,因此便携式数字示波器有了一定的发展空间。目前,国外的便携式数字示波器在市场上占据统治地位,国内的研究起步比较晚,且市场上多为低端产品,且价格昂贵。专利号为200610155604. 9、名称为《一种便携式通用数字存储示波器》的专利即属于此列。
发明内容针对市场上产品便携性不足,性价比低的情况,本实用新型提供了一种基于FPGA的便携式数字存储示波器,将信号处理等都放在FPGA内部进行处理,外部电路仅放大器和模拟数字信号转换器,再配备VGA显示器组成示波器,以达到成本低廉、体积小、FPGA内部处理信号可保证系统的可靠性之目的。本实用新型是通过以下方式来实现的一种基于FPGA的便携式数字存储示波器,包括键盘、运算放大模块、模数转换器、VGA显示器和FPGA模块,其特征在于FPGA模块包括VGA显示控制模块、键盘控制模块、时间控制模块、采样模块、时钟信号产生模块和双端ロ存储器,时间控制模块分别和键盘控制模块、采样模块、时钟信号产生模块和双端ロ存储器相连接,双端ロ存储器分别和VGA显示控制模块、采样模块相连接;运算放大模块输出端和模数转换器的输入端相连接,模数转换器的输出端和FPGA模块中的采样模块相连接,VGA显示器和FPGA模块中的VGA显示控制模块相连接,键盘和FPGA模块中的键盘控制模块相连接。上述FPGA(Field-Programmable Gate Array),即现场可编程门阵列。 上述VGA (Video Graphics Array)是 IBM 在 1987 年随 PS/2 机一起推出的一种视频传输标准,具有分辨率高、显示速率快、颜色丰富等优点,在彩色显示器领域得到了广泛的应用。本实用新型各模块的功能作用如下A.模拟信号输入经运算放大模块可调节放大倍数,使满足模数转换器采样的电压幅值要求;B.放大后的信号输入模数转换器进行模拟信号到数字信号的转换,然后将数字信号送入FPGA模块内部的采样模块;C. FPGA模块内部的采样模块对送入的数字信号进行采样,采样率由时间控制模块控制,而时间控制模块的控制时钟由时钟信号产生模块产生;D.采样得到的数据在FPGA模块内部被存入双端ロ存储器;[0013]E. VGA显示 控制模块从双端ロ存储器读取数据并且在VGA显示器上显示波形和数据;F.键盘控制模块根据键盘输入对时间控制模块进行采样率的间接控制,从而使示波器显示的波形更好。本实用新型优点为成本低廉、体积小、FPGA内部处理信号可保证系统的可靠性。
图I是本实用新型的结构示意图。其中I、运算放大模块,2、模数转换器,3、VGA显示器,4、键盘,5、FPGA模块,6、VGA显示控制模块,7、键盘控制模块,8、时间控制模块,9、采样模块,10、时钟信号产生模块,11、双端ロ存储器。图2是本实用新型中的模数转换器的电路图。图中P4是header8*2,是ー个8*2公引脚连接器,其中P4的1、3、5、7、9、11、13、15和FPGA模块相连,2、4、6、8、10、12、14、16和模数转换芯片相连,P5是2引脚连接器,P5的I脚和FPGA模块相连,2脚和模数转换芯片的CLK相连(如图所示),模数转换芯片的17脚Ain接运算放大模块,11、19脚接5V电源,13、14脚各自连接ー IK电阻后接2. 5V电源,15、16脚经电容C6和地相连,I、12、18脚接地,20脚接3V电源。本实用新型模数转换器中的模数转换芯片型号为ADS830e。
具体实施方式
以下结合附图和实施例对本实用新型作进ー步说明,但不限于此。实施例一种基于FPGA的便携式数字存储示波器,如图1-2所示,包括键盘4、运算放大模块I、模数转换器2、VGA显示器3和FPGA模块5,其特征在于FPGA模块5包括VGA显示控制模块6、键盘控制模块7、时间控制模块8、采样模块9、时钟信号产生模块10和双端ロ存储器11,时间控制模块8分别和键盘控制模块7、采样模块9、时钟信号产生模块10和双端ロ存储器11相连接,双端ロ存储器11分别和VGA显示控制模块6、采样模块9相连接;运算放大模块I输出端和模数转换器2的输入端相连接,模数转换器2的输出端和FPGA模块5中的采样模块9相连接,VGA显示器3和FPGA模块5中的VGA显示控制模块6相连接,键盘4和FPGA模块5中的键盘控制模块7相连接。本实用新型采用型号为Xilinx Spartan_3E,500K的FPGA来作为设备的主控,用来作外设控制和高速信号处理。采用NE5532组成的信号放大调理电路来作为前期信号的预处理,再通过FPGA时钟控制的模拟数字转换器将模拟信号转换成数字信号。在此之后通过FPGA内部的逻辑控制将读取后的信号存入内部的双端ロ存储器,同时VGA控制器控制VGA显示器显示信号的波形。本实用新型采用的运算放大模块型号为NE5532 ;VGA显示器型号为S23A700D ;
权利要求1.一种基于FPGA的便携式数字存储示波器,包括键盘、运算放大模块、模数转换器、VGA显示器和FPGA模块,其特征在于FPGA模块包括VGA显示控制模块、键盘控制模块、时间控制模块、采样模块、时钟信号产生模块和双端ロ存储器,时间控制模块分别和键盘控制模块、采样模块、时钟信号产生模块和双端ロ存储器相连接,双端ロ存储器分别和VGA显示控制模块、采样模块相连接;运算放大模块输出端和模数转换器的输入端相连接,模数转换器的输出端和FPGA模块中的采样模块相连接,VGA显示器和FPGA模块中的VGA显示控制模块相连接,键盘和FPGA模块中的键盘控制模块相连接。
专利摘要一种基于FPGA的便携性数字存储示波器,属仪器仪表领域。包括键盘和FPGA模块等,其中FPGA模块包括VGA显示控制模块、键盘控制模块、时间控制模块、采样模块、时钟信号产生模块和双端口存储器,时间控制模块分别和键盘控制模块、采样模块、时钟信号产生模块和双端口存储器相连接,双端口存储器分别和VGA显示控制模块、采样模块相连接;运算放大模块输出端和模数转换器的输入端相连接,模数转换器的输出端和FPGA模块中的采样模块相连接,VGA显示器和FPGA模块中的VGA显示控制模块相连接,键盘和FPGA模块中的键盘控制模块相连接。本实用新型优点为成本低廉、体积小、FPGA内部处理信号可保证系统的可靠性。
文档编号G01R13/02GK202393801SQ201120505490
公开日2012年8月22日 申请日期2011年12月7日 优先权日2011年12月7日
发明者刘枭, 姚佳毅, 彭竞宇, 梁博涛, 马丕明 申请人:山东大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1