一种可降低测试误差的逻辑笔的制作方法

文档序号:6163605阅读:175来源:国知局
一种可降低测试误差的逻辑笔的制作方法
【专利摘要】一种可降低测试误差的逻辑笔,其逻辑电路包括非门U1和非门U2,测试输入端通过电阻R1后分别接电阻R2的一端和电阻R4的一端,电阻R2的另一端接非门U1的输入端和电阻R3的一端,电阻R3的另一端接VCC,电阻R4的另一端接非门U2的输入端和电阻R5的一端,电阻R5的另一端接地,非门U1的输出端通过电阻R6接LED显示管D2的阳极,LED显示管D2的阴极接地,非门U2的输出端通过电阻R7接LED显示管D1的阴极,LED显示管D1的阳极接VCC,本发明能够降低检测端的吸入/供出电流,将测试误差降低,且结构简单,逻辑清晰。
【专利说明】一种可降低测试误差的逻辑笔
【技术领域】
[0001 ] 本发明涉及一种可降低测试误差的逻辑笔。
【背景技术】
[0002]逻辑笔是采用不同颜色的指示灯为表示数字电平的高低的仪器。它是测量数字电路较简便的工具,使用逻辑笔可快速测量出数字电路中有故障的芯片。现有的逻辑笔电路相对复杂,且探头端的吸入/供出电流偏大,有可能影响到测试点的逻辑电平。

【发明内容】

[0003]为了克服上述现有技术的不足,本发明的目的在于提供一种可降低测试误差的逻辑笔。
[0004]为了实现上述目的,本发明采用的技术方案是:
[0005]一种可降低测试误差的逻辑笔,其逻辑电路包括非门Ul和非门U2,测试输入端通过电阻Rl后分别接电阻R2的一端和电阻R4的一端,电阻R2的另一端接非门Ul的输入端和电阻R3的一端,电阻R3的另一端接VCC,电阻R4的另一端接非门U2的输入端和电阻R5的一端,电阻R5的另一端接地,非门Ul的输出端通过电阻R6接LED显示管D2的阳极,LED显示管D2的阴极接地,非门U2的输出端通过电阻R7接LED显示管Dl的阴极,LED显示管Dl的阳极接VCC。
[0006]与现有技术相比,本发明能够降低检测端的吸入/供出电流,将测试误差降低,且结构简单,逻辑清晰。
【专利附图】

【附图说明】
[0007]附图为本发明的电路原理图。
【具体实施方式】
[0008]下面结合附图和实施例对本发明进行更详尽的说明。
[0009]如图所示,本发明为一种可降低测试误差的逻辑笔,其逻辑电路包括非门Ul和非门U2,测试输入端通过电阻Rl后分别接电阻R2的一端和电阻R4的一端,电阻R2的另一端接非门Ul的输入端和电阻R3的一端,电阻R3的另一端接VCC,电阻R4的另一端接非门U2的输入端和电阻R5的一端,电阻R5的另一端接地,非门Ul的输出端通过电阻R6接LED显示管D2的阳极,LED显示管D2的阴极接地,非门U2的输出端通过电阻R7接LED显示管Dl的阴极,LED显示管Dl的阳极接VCC。
[0010]在本发明结构中,电阻R2和电阻R3对非门Ul做偏置,电阻R4和电阻R5对非门U2做偏置,而非门Ul和非门U2均有很高的输入阻抗,所以电阻R2、R3、R4和R5的阻值均应该在100K以上,也即电阻R2、R3、R4和R5也具有高阻抗,因此测试端的吸入/供出电流就非常小,提闻了测试精度。
【权利要求】
1.一种可降低测试误差的逻辑笔,其特征在于,其逻辑电路包括非门Ul和非门U2,测试输入端通过电阻Rl后分别接电阻R2的一端和电阻R4的一端,电阻R2的另一端接非门Ul的输入端和电阻R3的一端,电阻R3的另一端接VCC,电阻R4的另一端接非门U2的输入端和电阻R5的一端,电阻R5的另一端接地,非门Ul的输出端通过电阻R6接LED显示管D2的阳极,LED显示管D2的阴极接地,非门U2的输出端通过电阻R7接LED显示管Dl的阴极,LED显示管Dl的阳极接VCC。
【文档编号】G01R31/3177GK103852715SQ201210513091
【公开日】2014年6月11日 申请日期:2012年11月30日 优先权日:2012年11月30日
【发明者】田边 申请人:西安交大京盛科技发展有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1