电能表的制作方法

文档序号:6048932阅读:163来源:国知局
电能表的制作方法
【专利摘要】本实用新型公开了一种电能表,包括外壳、单片机、ADE7755计数芯片以及数码管显示器,所述单片机电连接于数码管显示器和ADE7755计数芯片的CF引脚之间,所述ADE7755计数芯片连接有电压取样电路、电流取样电路和晶振电路,所述电压取样电路和电流取样电路中的至少一个与ADE7755计数芯片的V1P、V1N引脚连接,至多一个与V2N、V2P引脚连接,所述ADE7755计数芯片的G1引脚电连接有第一单刀双掷开关,所述ADE7755计数芯片的G0引脚电连接有第二单刀双掷开关,所述第一单刀双掷开关的任意一不动端与第二单刀双掷开关的任意一不动端并联后接电源,所述第一单刀双掷开关的另一不动端以及第二单刀双掷开关的另一不动端并联后接地。该种电能表可控性高,能够灵活调节电压、电流的增益。
【专利说明】电能表
【技术领域】
[0001]本实用新型涉及一种计量用电设备消耗电能的仪表,属于电力系统的智能电能表领域。
【背景技术】
[0002]电能表是用来计量用电设备消耗电能的仪表。电能表分为感应式和电子式两大类:感应式电能表采用电磁感应的原理把电压、电流、相位转变为磁力矩,推动铝制圆盘转动,圆盘的轴(蜗杆)带动齿轮驱动计度器的鼓轮转动,转动的过程即是时间量累积的过程。电子式电能表运用模拟或数字电路得到电压和电流向量的乘积,然后通过模拟或数字电路实现电能计量功能。
[0003]电子式电能表包括外壳、单片机、ADE7755计数芯片以及数码管显示器,所述单片机电连接于数码管显示器和ADE7755计数芯片的CF引脚之间,所述ADE7755计数芯片连接有电压取样电路、电流取样电路和连接于ADE7755计数芯片时钟引脚的晶振电路。电压取样电路通常连接VIP、VlN引脚(即通道1),电流取样电路连接V2N、V2P弓丨脚(即通道2),根据ADE7755计数芯片的特殊性,通道I的增益是由ADE7755计数芯片的G0、G1引脚来控制,通常采用的做法是将GO和Gl引脚都接到电源上,即G0、G1引脚都设置为高电平,使得通道I的增益为16,这种做法做的可控性不高,使得用户不能灵活自由的选择接入到通道I的电压的增益。
实用新型内容
[0004]针对现有技术存在的不足,本实用新型的目的在于提供一种电能表,该种电能表可控性高,能够灵活调节电压、电流的增益。
[0005]为实现上述目的,本实用新型提供了如下技术方案:
[0006]一种电能表,包括外壳、单片机、ADE7755计数芯片以及数码管显示器,所述单片机电连接于数码管显示器和ADE7755计数芯片的CF引脚之间,所述ADE7755计数芯片连接有电压取样电路、电流取样电路和晶振电路,所述电压取样电路和电流取样电路中的至少一个与ADE7755计数芯片的VIP、VlN弓丨脚连接,至多一个与V2N、V2P弓丨脚连接,所述ADE7755计数芯片的Gl引脚电连接有第一单刀双掷开关,所述ADE7755计数芯片的GO引脚电连接有第二单刀双掷开关,所述第一单刀双掷开关的任意一不动端与第二单刀双掷开关的任意一不动端并联后接电源,所述第一单刀双掷开关的另一不动端以及第二单刀双掷开关的另一不动端并联后接地。
[0007]通过采用上述技术方案,电压取样电路和电流取样电路中的至少一个与ADE7755计数芯片的VIP、VlN引脚连接(即通道1),至多一个与V2N、V2P引脚连接(即通道2),可以让电压取样电路和电流取样电路选择连接通道I和通道2,采用单刀双掷开关开控制G0、G1引脚的高低电平选择,从而进一步选择调节通道I的增益倍数,当电压取样电路和电流取样电路都接V1P、V1N引脚时,电压和电流的增益都可以调节,电压取样电路连接V1P、V1N引脚,电流取样电路连接V2N、V2P引脚时,仅仅可以调节调节电压的增益,反之则调节电流的增益,有效增大电压和电流增益调节的可控性。
[0008]作为上述技术方案的进一步改进:所述电压取样电路包括第一电阻、两第一滤波电阻、第二电阻、第一电容以及若干串联连接的第二分压电阻,所述第一电阻一端连接于ADE7755计数芯片的VlN引脚和VlP引脚,另一端连接于两第一分压电子之间,所述第二电阻和第一电容均并联于两第一滤波电阻两端,所述第一滤波电阻、第二电阻以及第一电容的一公共端接地,另一公共端连接若干串联的第二分压电阻,所述相串联的若干第二分压电阻相对第一滤波电阻的另一端连接零线。
[0009]通过采用上述技术方案,第一电阻连接VlN引脚和VlP引脚,加强两个引脚接收电流信号时的抗干扰能力,第一滤波电阻、第二电阻以及第一电容三者之间组成了简单的滤波电路,有效的滤除;来自零线的谐波,有效保护ADE7755计数芯片,若干第二分压电阻串联有效分压保护ADE7755计数芯片。
[0010]本实用新型进一步设置为:所述的若干第二分压电阻均并联有短接口。
[0011]通过采用上述技术方案,第二分压电阻上并联短接口,这样使得接入到电流取样电路中的电阻值可任意调配,加强了电路的可控性。
[0012]本实用新型进一步设置为:所述电流取样电路包括两第二电容、两第三电阻以及第三分压电阻,所述ADE7755计数芯片的VlP引脚和VlN引脚分别连接以第二电容后接地,所述两第三电阻的一端分别连接ADE7755计数芯片的VlP引脚和VlN引脚后接火线,所述两第三电阻相对火线的一端并联第三分压电阻。
[0013]通过采用上述技术方案,设置第三分压电阻对来自火线的电压进行分压,第二电容和两第三电阻组成两个简单的一阶滤波电路,有效的滤除谐波,保护了 ADE7755计数芯片。
【专利附图】

【附图说明】
[0014]图1为本实用新型电能表实施例的结构示意图;
[0015]图2为电压取样电路的接线示意图;
[0016]图3为电流取样电路的接线示意图。
[0017]附图标记:
[0018]1、晶振电路;2、单片机;3、数码管显示器;SW1、第一单刀双掷开关;SW2、第二单刀双掷开关;R27、第一电阻;R26,R29、第一滤波电阻;C14、第一电容;R25、第二电阻;R24、分压电阻J、短接口 ;cio,ci1、第二电容;R8,Rn、第三电阻;rio、第三分压电阻。
【具体实施方式】
[0019]参照图1至图3对本实用新型电能表实施例做进一步说明。
[0020]一种电能表,包括外壳、单片机22、ADE7755计数芯片以及数码管显示器3,所述单片机2电连接于数码管显示器3和ADE7755计数芯片的CF引脚之间,所述ADE7755计数芯片连接有电压取样电路、电流取样电路和晶振电路I,所述电压取样电路和电流取样电路中的至少一个与ADE7755计数芯片的V1P、V1N引脚连接,至多一个与V2N、V2P引脚连接,所述ADE7755计数芯片的Gl引脚电连接有第一单刀双掷开关,SWl所述ADE7755计数芯片的GO引脚电连接有第二单刀双掷开关,所述第一单刀双掷开关的任意一不动端与第二单刀双掷开关的任意一不动端并联后接电源,所述第一单刀双掷开关的另一不动端以及第二单刀双掷开关的另一不动端并联后接地。
[0021]电压取样电路和电流取样电路中的至少一个与ADE7755计数芯片的VIP、VlN引脚连接(即通道1),至多一个与V2N、V2P引脚连接(即通道2),可以让电压取样电路和电流取样电路选择连接通道I和通道2,采用单刀双掷开关开控制G0、G1引脚的高低电平选择,从而进一步选择调节通道I的增益倍数,当电压取样电路和电流取样电路都接VIP、VlN引脚时,电压和电流的增益都可以调节,电压取样电路连接VIP、VlN引脚,电流取样电路连接V2N、V2P引脚时,仅仅可以调节调节电压的增益,反之则调节电流的增益,有效增大电压和电流增益调节的可控性。当第一单刀双掷开关SWl和第二单刀双掷开关SW2均接通电源时,GO、Gl引脚均为高电平,通道I的增益为16 ;当第一单刀双掷开关SWl接地,第二单刀双掷开关SW2接电源,即GO为低电平,Gl为高电平,通道I的增益为2 ;当第一单刀双掷开关SWl接地,第二单刀双掷开关SW2接地,即GO和Gl都为低电平,通道I的增益为I ;当第一单刀双掷开关SWl接电源,第二单刀双掷开关SW2接地,即GO为高电平,Gl为低电平,通道I的增益为8。
[0022]所述电压取样电路包括第一电阻R27、两第一滤波电阻R26,R29、第二电阻R25第二电容C10,Cll第一电容C14第二电阻R25、第一电容C14以及若干串联连接的第二分压电阻R24,所述第一电阻R27 —端连接于ADE7755计数芯片的VlN引脚和VlP引脚,另一端连接于两第一分压电子之间,所述第二电阻R25和第二电容C10,Cll第一电容C14均并联于两第一滤波电阻R26, R29两端,所述第一滤波电阻R26, R29、第二电阻R25以及第二电容CIO, Cll第一电容C14的一公共端接地,另一公共端连接若干串联的第二分压电阻R24,所述相串联的若干第二分压电阻R24相对第一滤波电阻R26,R29的另一端连接零线。通过采用上述技术方案,第一电阻R27连接VlN引脚和VlP引脚,加强两个引脚接收电流信号时的抗干扰能力,第一滤波电阻R26,R29、第二电阻R25以及第二电容C10,Cll第一电容C14三者之间组成了简单的滤波电路,有效的滤除;来自零线的谐波,有效保护ADE7755计数芯片,若干第二分压电阻R24串联有效分压保护ADE7755计数芯片。
[0023]所述的若干第二分压电阻R24均并联有短接口 J。通过采用上述技术方案,第二分压电阻R24上并联短接口 J,这样使得接入到电流取样电路中的电阻值可任意调配,加强了电路的可控性。
[0024]所述电流取样电路包括两第二电容C10,C11、两第三电阻R8,Rll以及第三分压电阻RlO分压电阻R24,所述ADE7755计数芯片的VlP引脚和VlN引脚分别连接以第二电容C10,C11后接地,所述两第三电阻R8,R11的一端分别连接ADE7755计数芯片的VlP引脚和VlN引脚后接火线,所述两第三电阻R8,R11相对火线的一端并联第三分压电阻RlO分压电阻R24,脚和V2N引脚后接火线,所述两第三电阻R8,Rll相对火线的一端并联第三分压电阻RlO分压电阻R24。通过采用上述技术方案,设置第三分压电阻RlO分压电阻R24对来自火线的电压进行分压,第二电容C10,C11和两第三电阻R8,R11组成两个简单的一阶滤波电路,有效的滤除谐波,保护了 ADE7755计数芯片。
[0025]以上所述仅是本实用新型的优选实施方式,本实用新型的保护范围并不仅局限于上述实施例,凡属于本实用新型思路下的技术方案均属于本实用新型的保护范围。应当指出,对于本【技术领域】的普通技术人员来说,在不脱离本实用新型原理前提下的若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。
【权利要求】
1.一种电能表,包括外壳、单片机、ADE7755计数芯片以及数码管显示器,所述单片机电连接于数码管显示器和ADE7755计数芯片的CF引脚之间,所述ADE7755计数芯片连接有电压取样电路、电流取样电路和晶振电路,其特征在于:所述电压取样电路和电流取样电路中的至少一个与ADE7755计数芯片的V1P、V1N引脚连接,至多一个与V2N、V2P引脚连接,所述ADE7755计数芯片的Gl引脚电连接有第一单刀双掷开关,所述ADE7755计数芯片的GO引脚电连接有第二单刀双掷开关,所述第一单刀双掷开关的任意一不动端与第二单刀双掷开关的任意一不动端并联后接电源,所述第一单刀双掷开关的另一不动端以及第二单刀双掷开关的另一不动端并联后接地。
2.根据权利要求1所述的电能表,其特征在于:所述电压取样电路包括第一电阻、两第一滤波电阻、第二电阻、第一电容以及若干串联连接的第二分压电阻,所述第一电阻一端连接于ADE7755计数芯片的VlN引脚和VlP引脚,另一端连接于两第一分压电子之间,所述第二电阻和第一电容均并联于两第一滤波电阻两端,所述第一滤波电阻、第二电阻以及第一电容的一公共端接地,另一公共端连接若干串联的第二分压电阻,所述相串联的若干第二分压电阻相对第一滤波电阻的另一端连接零线。
3.根据权利要求2所述的电能表,其特征在于:所述的若干第二分压电阻均并联有短接口。
4.根据权利要求1或2或3所述的电能表,其特征在于:所述电流取样电路包括两第二电容、两第三电阻以及第三分压电阻,所述ADE7755计数芯片的VlP引脚和VlN引脚分别连接以第二电容后接地,所述两第三电阻的一端分别连接ADE7755计数芯片的VlP引脚和VlN引脚后接火线,所述两第三电阻相对火线的一端并联第三分压电阻。
【文档编号】G01R22/10GK203772953SQ201420107512
【公开日】2014年8月13日 申请日期:2014年3月11日 优先权日:2014年3月11日
【发明者】李孙, 何建斌 申请人:浙江华邦电力仪表有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1