一种plc扩展输出的电路的制作方法

文档序号:6328590阅读:200来源:国知局
专利名称:一种plc扩展输出的电路的制作方法
技术领域
本发明涉及一种PLC扩展输出的电路,属于电子电路技术领域。
背景技术
目前,PLC输出点扩展通常的方法是增加与PLC相配套的I/O模块或者选择点数更多的PLC,背景技术存在的问题就是系统的成本攀升。

发明内容
本发明目的是提供一种PLC扩展输出的电路,在不改变原有PLC设计的情况下增加系统功能,可以很好的代替传统的I/O模块,解决背景技术中存在的上述问题。本发明的技术方案是一种PLC扩展输出的电路,包括光电耦合器、多片串并行芯片、多点输出接口,多片串并行芯片采用级联的方式连接在一起,共同匹配连接多点输出接口,光电耦合器与多片串并行芯片匹配连接;光电耦合器负责与PLC接口电平转换,级联的多片串并行芯片负责串并行数据转换,扩展出多个点。所说的多片串并行芯片是两片,通过两片级联的方法,用PLC三根输出线扩展16 个输出点。光电耦合器型号是TLP521,负责与PLC接口电平转换,两个串并行芯片型号是 HC595,采用级联的方式连接,负责串并行数据转换,多点输出接口是NPN三极管8050,输出接口共16点(路)。本发明在使用时,需要PLC按照串并行芯片的使用方法编制一段驱动程序,通过输出端口控制并行时钟线,串行时钟线,数据线使PLC扩展板输出相应的状态,PLC发送不同的数据PLC扩展板就输出不同的状态,就像使用I/O模块一样简单,方便。本发明的积极效果是本发明在不改变原有PLC设计的情况下增加系统功能,这种设计具有电路简单,使用方便,可靠性高,成本低廉的特点,可以很好的代替传统的I/O 模块;本发明具有节省了 PLC传统的I/O模块、电路简单、使用方便、削减了成本等特点。


附图1是本发明实施例的结构示意图; 附图2是本发明实施例原理附图3是串并行芯片HC595示意图中光电耦合器101,串并行芯片102、103,多点输出接口 104,并行时钟R,串行时钟S,数据D。
具体实施例方式以下结合附图,通过实施例对本发明作进一步说明。实施例中,所说的多片串并行芯片是两片,通过两片级联的方法,用PLC三根输出线扩展16个输出点。光电耦合器101型号是TLP521,负责与PLC接口电平转换,两个串并行芯片102、103型号是HC595,采用级联的方式连接,负责串并行数据转换,多点输出接口 104是NPN三极管8050,输出接口共16点(路)。HC595芯片8位串行输入/输出或者并行输出移位寄存器,具有高阻关断状态。特点8位串行输入;8位串行或并行输出;存储状态寄存器,三种状态;输出寄存器可以直接清除;IOOMHz的移位频率。输出能力并行输出,总线驱动;串行输出;标准冲等规模集成电路。应用串行到并行的数据转换。描述HC595是高速的硅结构的CMOS器件,;兼容低电压TTL电路,遵守JEDEC标准。HC595是具有8位移位寄存器和一个存储器,三态输出功能。移位寄存器和存储器是分别的时钟。数据在SCHcp的上升沿输入,在STcp的上升沿进入的存储寄存器中去。如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。引脚说明 ^__
符号I引脚I描述—
QO…Q7 15,1,7 并行数据输出_
GND 8__
Q7 91行数据输出
MR_10_主复位(低电平)_
SHCP ~11移位寄存器时钟输入
STCP 12_存储寄存器时钟输入
OE_13_输出有效(低电平)
DS_14_串行数据输入_
VCC 116I 电 源
功能表
权利要求
1.一种PLC扩展输出的电路,其特征在于包括光电耦合器、多片串并行芯片、多点输出接口,多片串并行芯片采用级联的方式连接在一起,共同匹配连接多点输出接口,光电耦合器与多片串并行芯片匹配连接;光电耦合器负责与PLC接口电平转换,级联的多片串并行芯片负责串并行数据转换,扩展出多个点。
2.根据权利要求1所述之PLC扩展输出的电路,其特征在于所说的多片串并行芯片是两片,通过两片级联的方法,用PLC三根输出线扩展16个输出点。
3.根据权利要求1所述之PLC扩展输出的电路,其特征在于光电耦合器型号是 TLP521,负责与PLC接口电平转换,两个串并行芯片型号是HC595,采用级联的方式连接,负责串并行数据转换,多点输出接口是NPN三极管8050,输出接口共16点。
全文摘要
本发明涉及一种PLC扩展输出的电路,属于电子电路技术领域。技术方案是包括光电耦合器、多片串并行芯片、多点输出接口,多片串并行芯片采用级联的方式连接在一起,共同匹配连接多点输出接口,光电耦合器与多片串并行芯片匹配连接;光电耦合器负责与PLC接口电平转换,级联的多片串并行芯片负责串并行数据转换,扩展出多个点。本发明的积极效果是本发明在在不改变原有PLC设计的情况下增加系统功能,这种设计具有电路简单,使用方便,可靠性高,成本低廉的特点,可以很好的代替传统的I/O模块;本发明具有节省了PLC传统的I/O模块、电路简单、使用方便、削减了成本等特点。
文档编号G05B19/05GK102243485SQ20111019949
公开日2011年11月16日 申请日期2011年7月18日 优先权日2011年7月18日
发明者付合营, 冯云, 冯小娜, 刘杰, 孙喜涛, 张召松, 张建, 施振华, 王利军, 缪赛, 肖卫雄, 肖键, 马永飞 申请人:唐山奥力科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1