恒压电路的制作方法

文档序号:6319185阅读:380来源:国知局
专利名称:恒压电路的制作方法
技术领域
本发明涉及ー种生成稳定的电压的恒压电路。
背景技术
以往,公知有使用了双极型晶体管的基准电压产生电路和使用了场效应晶体管的基准电压产生电路(例如參照专利文献I、专利文献2)。一般情况下,使用了双极型晶体管的基准电压产生电路具有能够实现恒定电压下的稳定启动、エ艺偏差的影响小的特征。另一方面,使用了场效应晶体管的基准电压产生电路具有消耗功率小的特征。专利文献I日本特开2010-49422号公报专利文献2日本特开2010-108419号公报根据上述的基准电压产生电路的特征,在需要迅速生成恒压的数字电路中,大多采用含有使用了双极型晶体管的基准电压产生电路的恒压电路。但是,由于该基准电压产生电路包含被基极电流(base current)驱动的双极型晶体管,所以存在恒压电路的消耗功率变大的问题。另ー方面,如果为了抑制消耗功率而采用使用了场效应晶体管的基准电压产生电路,则难以实现稳定的电压下的启动。这样,在以往的恒压电路中,难以兼顾稳定的电压下的启动与低消耗功率。

发明内容
本发明鉴于该点而提出,其目的在于,提供一种能够兼顾稳定启动与低消耗功率的恒压电路。本发明的恒压电路具备利用双极型晶体管的带隙电压生成基准电压的第I基准电压产生部;利用场效应晶体管生成基准电压的第2基准电压产生部;參照上述第I基准电压产生部的输出电压、或者上述第2基准电压产生部的输出电压的任意ー个而生成恒压的恒压生成部;和对上述第I基准电压产生部、上述第2基准电压产生部以及上述恒压生成部进行控制的控制部;在启动初始期间使上述第I基准电压产生部和上述第2基准电压产生部动作,在之后的动作期间使上述第I基准电压产生部停止。根据该构成,由于能够通过使用了恒压启动性出色的双极型晶体管的第I基准电压产生部使恒压电路启动,然后使第I基准电压产生部停止,通过使用了消耗功率低的场效应晶体管的第2基准电压产生部生成恒压,所以实现了可兼顾稳定启动和低消耗功率的恒压电路。在本发明的恒压电路中,上述控制部具有存储部,该存储部存储了在上述第2基准电压产生部的输出电压的修正中所使用的修正值,在上述启动初始期间,使用參照上述第I基准电压产生部的输出电压而生成的上述恒压生成部的输出电压来启动上述控制部,上述控制部读出上述存储部中存储的上述修正值,对上述第2基准电压产生部的输出电压进行修正,在之后的上述动作期间,上述恒压生成部參照上述第2基准电压产生部的输出电压来生成输出电压,使上述第I基准电压产生部停止。、
根据该构成,由于能够不使用激光微调(laser trimming)、熔合微调(fusetrimming)等方法来抑制第2基准电压产生部中的エ艺偏差的影响,所以可以抑制恒压电路的制造成本。在本发明的恒压电路中,具备被赋予參照电压的外部电压输入端子、从来自上述恒压生成部的输出电压与上述參照电压中选择对上述控制部赋予的电压的开关、和构成为能够监控来自上述恒压生成部的输出电压的监控管脚,上述修正值以上述控制部被赋予上述參照电压时上述恒压生成部的输出电压成为规定值的方式被決定。在本发明的恒压电路中,上述存储部构成为能够改写。
在本发明的恒压电路中,上述第2基准电压产生部具有ニ极管接法的(日本语ダィォード接続された)2个场效应晶体管,并构成为因温度变化引起的一个场效应晶体管的特性变动的影响能够通过另ー个场效应晶体管抵消。在本发明的恒压电路中,上述第2基准电压产生部具备栅极相互连接的2个场效应晶体管、一端与上述栅极连接的第I电容器、和一端与上述第I电容器的另一端连接的第2电容器,并构成为通过向上述第2电容器的另一端赋予规定的电压,能够抑制上述栅极的急剧的电压变动。发明效果根据本发明,可以提供一种能兼顾稳定启动与低消耗功率的恒压电路。


图I是表示本实施方式涉及的恒压电路的构成例的框图。图2是表示本实施方式涉及的使用了双极型晶体管的第I基准电压产生部的构成例的电路图。图3是表示本实施方式涉及的使用了场效应晶体管的第2基准电压产生部的构成例的电路图。图4是表示本实施方式涉及的第2基准电压产生部的输出电压与温度的关系的曲线图。图5是表示本实施方式涉及的恒压生成部的构成例的电路图。图6是本实施方式涉及的恒压电路的时序图。
具体实施例方式以下,參照附图对本发明的一个实施方式涉及的恒压电路的构成进行说明。图I是表示本发明的一个实施方式涉及的恒压电路I的构成例的框图。本实施方式涉及的恒压电路I具有使用了双极型晶体管的第I基准电压产生部2、使用了场效应晶体管的第2基准电压产生部3、參照第I基准电压产生部2的输出电压或者第2基准电压产生部3的输出电压来生成恒压的恒压生成部4、和对第I基准电压产生部2、第2基准电压产生部3以及恒压生成部4进行控制的控制部5。而且,恒压电路I还具有在决定第2基准电压产生部3的修正值时被赋予来自外部的參照电压的外部电压输入端子6、用于在决定修正值时对控制部5赋予參照电压的开关7、和用于在决定修正值时对来自恒压生成部4的输出电压进行监控的监控管脚8。
图2是表示恒压电路I中的第I基准电压产生部2的构成例的电路图。第I基准电压产生部2构成为能够根据双极型型晶体管的带隙电压生成第I基准电压VKEF1。第I基准电压产生部2包括NPN型双极型晶体管(以下称为NPN型BJT)201、202、电阻203 206、运算放大器207、N沟道型场效应晶体管(以下称为N型FET) 208、209。NPN型BJT202相当于8个NPN型BJT并联连接而成的元件。在第I基准电压产生部2中,通过相对于NPN型BJT201配置并列了 8个NPN型BJT的NPN型BJT202,在2个晶体管的VBE中产生差。由于运算放大器207的输入电压虚拟短路而相等,所以电阻205被施加与VBE之差相当的电压,电流流过,从而输出电压被保持为与带隙电压对应的第I基准电压VKEF1。这里,在NPN型BJT由硅构成的情况下,第I基准电压Vkefi约为I. 2V。
NPN型BJT201通过电阻203、206等连接在被赋予电源电压Vdd的端子Al与被赋予接地电压Vss(GND)的端子BI之间。另外,NPN型BJT202通过电阻204、205、206等连接在端子Al、端子BI之间。由于NPN型BJT201的集电极以及NPN型BJT202的集电极分别与运算放大器207的2个输入端连接,所以从运算放大器207的输出端输出与NPN型BJT201的集电极电压和NPN型BJT202的集电极电压的差量对应的电压。另外,由于运算放大器207的输出端与第I基准电压产生部2的输出端子Cl连接,并且与NPN型BJT201的基板、NPN型BJT202的基极连接,所以与运算放大器207的输出端连接的输出端子Cl的电压被保持为大致恒定的第I基准电压VKEF1。N型FET208与NPN型BJT201、202串联连接,构成为能够通过被施加给栅极的来自控制部5的反转选择信号SEL_N(使选择信号SEL反转后的信号)控制在端子Al-Bl间流动的电流。在反转选择信号SEL_N为高电压(以下称为高电平)的情况下,N型FET208导通,向NPN型BJT201、202流过电流。该情况下,第I基准电压产生部2启动。在反转选择信号SEL_N*低电压(以下称为低电平)的情况下,N型FET208截止,不向NPN型BJT201、202流过电流。该情况下,第I基准电压产生部2不启动。由于反转选择信号SEL_N按照在使第I基准电压产生部2动作的启动初始期间成为高电平、在不需要使第I基准电压产生部2动作的动作期间成为低电平的方式在控制部5中生成,所以能够在不需要使第I基准电压产生部2动作的期间中使第I基准电压产生部2停止。由此,可抑制由第I基准电压产生部2产生的功率的消耗。N型FET209被来自控制部5的节电信号PS控制。在节电信号PS为高电平的情况下,N型FET209导通,运算放大器207的输出端的电压降到接地电压Vss。由于节电信号PS在恒压电路I动作时成为低电平,所以运算放大器207的输出端在恒压电路I动作时与接地电压Vss隔尚。如果上述的第I基准电压产生部2被输入高电平的反转选择信号SEL_N、低电平的节电信号PS (恒压电路I启动),则N型FET208导通,N型FET209截止。于是,在NPN型BJT201、202中流过电流,与NPN型BJT201、202的集电极电压相当的电压被输入到运算放大器207的2个输入端。结果,运算放大器207输出与NPN型BJT201、202的集电极电压之差对应的电压。由于NPN型BJT201,202上连接有电阻203 206,所以NPN型BJT201、202的集电极电压基于在NPN型BJT201、202中流过的电流而变动。另外,NPN型BJT201、202中流过的电流依赖于NPN型BJT201、202的基极电压。由于NPN型BJT201、202的基极与运算放大器207的输出端连接,所以运算放大器207的输出端的电压被保持为规定的电平(第I基准电压Vkefi)。然后,如果反转选择信号SEL_N变为低电平,则N型FET208截止,第I基准电压产生部2停止。
图3是表示恒压电路I中的第2基准电压产生部3的构成例的电路图。第2基准电压产生部3构成为能够通过多个FET生成第2基准电压VKEF2。第2基准电压产生部3包括P沟道型场效应晶体管(以下称为P型FET) 301 303、N型FET304 311、电阻312、
313、可变电阻314、电容器315、316。第2基准电压产生部3按照使P型FET303中流过的电流大致恒定的方式进行控制,从而将成为输出电压的P型FET303的漏极电压保持为大致恒定。P型FET303连接在被赋予电源电压Vdd的端子A2与被赋予接地电压Vss (GND)的端子B2之间。因此,通过P型FET303导通,在P型FET303中电流从端子A2朝向端子B2流过。P型FET303的漏极与第2基准电压产生部3的输出端子C2连接,以使漏极电压成为第2基准电压产生部3的输出电压。而且,P型FET303的漏极经由电阻313、可变电阻
314、ニ极管接法的N型FET306与端子B2连接,P型FET303的漏极电压、即输出端子C2的输出电压能够通过电阻313、可变电阻314以及ニ极管接法的N型FET306的电阻值和P型FET303的栅极电压来控制。这里,为了修正因エ艺偏差引起的第2基准电压产生部3的输出电压偏差,可变电阻314的电阻值对应于来自控制部5的修正信号来決定。由此,由于能够不使用激光微调、熔合微调等方法地修正エ艺偏差等的影响,所以可低成本地提供能够生成稳定的第2基准电压Vkef2的恒压电路I。P型FET303的栅极与P型FET301、302的栅极连接,它们的电压相等。P型FET301连接在端子A2与端子B2之间。而且,P型FET301经由N型FET304、307与端子B2连接。因此,通过P型FET301、N型FET304、307导通,在它们当中电流从端子A2朝向端子B2流过。P型FET302连接在端子A2与端子B2之间。而且,P型FET302经由电阻312与端子A2连接,经由N型FET305与端子B2连接。因此,通过P型FET302与N型FET305导通,在P型FET302与N型FET305中从端子A2朝向端子B2流过与电阻312的电阻值对应的电流。这里,电阻312是将温度特性不同的多个电阻组合而得到的电阻。由于通过将温度特性不同的多个电阻组合而得到的电阻312能够降低温度依赖性,所以可以生成稳定的第2基准电压 VrEF2。P型FET301是ニ极管接法,漏极电压与栅极电压相等。由于P型FET301 303的栅极相互连接,所以P型FET301 303的栅极电压与P型FET301的漏极电压相等。同样,N型FET305是ニ极管接法,漏极电压与栅极电压相等。另外,N型FET304、305的栅极相互连接,它们的电压相等。即,N型FET304、305的栅极电压与N型FET305的漏极电压相等。如上所述,N型FET305与N型FET306都是ニ极管接法。而且,设N型FET305与N型FET306通过相同的エ艺制造。因此,N型FET305与N型FET306具有同等的特性。由于通过这样的N型FET306,能够抵消因温度变化引起的N型FET305的特性变动的影响,所以可以抑制第2基准电压产生部3的输出电压的温度偏差。即,能够生成稳定的第2基准电压VKEF2。图4是表示第2基准电压产生部3的输出电压(V:纵轴)与温度(°C:横轴)的关系的曲线图。实线表示第2基准电压产生部3的输出电压,虚线表示取代N型FET306而使用了固定电阻的基准电压产生部的输出电压。由图4可知,本实施方式涉及的第2基准电压产生部3的输出电压在较宽的温度范围中稳定。N型FET304、305的栅极经由电容器315、和由反转节电信号PS_N (使节电信号PS反转后的信号)控制的N型FET308,而与端子A2连接。而且,N型FET308的源极、电容器315的一端经由电容器316与端子B2连接。这样,通过N型FET304、305的栅极与供给电源电压Vdd的电容器315以及N型FET308连接,并且电容器315与电容器316连接,使得N型FET304、305的栅极电压稳定化。例如,在不具有上述构成的情况下,如果电源电压Vdd急剧下降,则N型FET304、305的栅极电压也下降,基准电压的产生停止。但是,在具有上述构成的第2基准电压产生部3中,如果电源电压急剧下降,则与电源电压连动地反转节电信号PS_N也成为低电平,N型FET308截止。因此,N型FET304、305的栅极电压不会大幅变动。其原因在于,N型FET308通过由反转节电信号PS_N控制而如ニ极管那样发挥功能。由此,能够防止因电源电压的急 剧变动引起的第2基准电压产生部3的动作不良,可以生成稳定的第2基准电压VKEF2。N型FET309 311由来自控制部5的节电信号PS控制。在节电信号PS为高电平的情况下,N型FET309 311导通,使连接N型FET309 311的漏极的节点的电压降为接地电压Vss。由于在恒压电路I动作时节电信号PS为低电平,所以N型FET309 311截止。如果上述的第2基准电压产生部3被输入低电平的节电信号PS、高电平的反转节电信号PS_N(恒压电路I启动),则由反转节电信号PS_N控制的N型FET307、308导通。于是,经由N型FET308以及电容器315对N型FET304、305的栅极施加高电平,N型FET304、305导通。通过N型FET304、305导通,P型FET301的漏极被施加低电平,所以P型FET301 303的栅极也被施加低电平,P型FET301 303导通。由此,P型FET301 303中流过电流。由于P型FET303中流过的电流被电流反射镜电路控制而成为P型FET302的镜像电流,所以P型FET303的漏极电压被保持为大致恒定,作为第2基准电压产生部3的输出电压,可获得第2基准电压Vkef2。图5是表示恒压电路I中的恒压生成部4的构成例的电路图。恒压生成部4构成为能够基于第I基准电压产生部2或者第2基准电压产生部3的输出电压而生成恒压。恒压生成部4包括P型FET401 409、N型FET410 423、电阻424 427、电容器428、429、EX-NOR电路430。恒压生成部4通过对P型FET406中流过的电流进行控制,来生成大致恒定的输出电压。在本实施方式中,将由恒压生成部4生成的电压设为约I. 8V,但本发明并不限定于此。P型FET406连接在被赋予电源电压Vdd的端子A3与被赋予接地电压Vss (GND)的端子B3之间。P型FET406的漏极与恒压生成部4的输出端子C3连接,以使漏极电压成为恒压生成部4的输出电压。而且,P型FET406的漏极经由P型FET409、电阻427与端子B3连接,P型FET406的漏极电压、即输出端子C3的输出电压由在电阻427中流过的电流控制。P型FET406的栅极与连接在端子A3和端子B3之间的P型FET402的漏极连接。P型FET402的漏极经由N型FET411,与被第I基准电压产生部2的输出电压控制的N型FET412连接,并经由N型FET413与被第2基准电压产生部3的输出电压控制的N型FET414连接。而且,N型FET412的源极和N型FET414的源极经由N型FET419 422而与端子B3连接,该N型FET419 422的栅极与第2基准电压产生部3的输出端子C2连接。即,N型FET411以及412、N-FET413以及414在端子A3与端子B3之间相互并联连接。N型FET412的栅极经由P型FET407、N型FET410与第I基准电压产生部2的输出端子Cl连接。另ー方面,N型FET414的栅极与第2基准电压产生部3的输出端子C2连接。而且,N型FET411的栅极被输入反转选择信号SEL_N,N型FET411在第I基准电压产生部2启动的定时导通。另ー方面,N型FET413的栅极被输入选择信号SEL,N型FET413在第I基准电压产生部2不启动的定时导通。因此,在第I基准电压产生部2动作的期间,电流流过N型FET411、412,在第I基准电压产生部2停止之后,电流流过N型FET413、414。 由此,与第I基准电压产生部2以及第2基准电压产生部3的动作状况对应的电压被施加给P型FET406的栅极,来控制输出端子C3的输出电压。P型FET402的栅极与在端子A3和端子B3之间ニ极管接法的P型FET404的栅极(漏极)连接。因此,P型FET402的栅极被施加P型FET404的漏极电压,与P型FET404中流过的电流对应的电流在P型FET402中流动。另外,P型FET404的漏极经由N型FET415、416,419 422与端子B3连接。P型FET401的栅极被输入根据选择信号SEL而由EX-NOR电路430生成的信号。P型FET403的栅极被输入反转节电信号PS_N。P型FET405、409的栅极被输入使反转节电信号PS_N延迟后得到的延迟反转节电信号PS_1N。P型FET407、N型FET417的栅极被输入选择信号SEL。P型FET408、N型FET410、423的栅极被输入反转选择信号SEL_N。N型FET418的栅极被输入节电信号PS。如果上述的恒压生成部4被输入低电平的节电信号PS、高电平的反转节电信号PS_N、低电平的选择信号SEL、高电平的反转选择信号SEL_N(恒压电路I启动),则P型FET407 导通,P 型 FET401 404、408 截止,N 型 FET410、411、423 导通,N 型 FET413、417、418截止。此时,由于延迟反转节电信号PS_1N为低电平,所以P型FET405、409导通。如果在规定时间之后第I基准电压Vkefi上升,则从端子A3经过P型FET405、N型FET411、412、419 422流过电流,P型FET405的漏极、即P型FET406的栅极被赋予规定的电平。由于N型FET412被施加第I基准电压Vkefi,所以P型FET406的栅极被施加与第I基准电压VKEn对应的电压。由此,输出端子C3的电压开始上升。另外,由于P型FET406的栅极经由电容器429以及电阻425与输出端子C3连接,输出端子C3经由P型FET409以及电阻427与端子B3连接,所以输出端子C3的电压缓缓上升。然后,如果延迟反转节电信号PS_1N成为高电平,则P型FET405、409截止。而且,输出端子C3的电压上升到约I. 8V。如果选择信号SEL成为高电平、反转选择信号SEL_N成为低电平,则P型FET408导通,P型FET407截止,N型FET413、417导通,N型FET410、411、423截止。此时,由于N型FET416导通,所以P型FET402、404也导通。結果,从端子A3经过P型FET404、N型FET415、416、419 422流过电流。而且,由于N型FET414被施加第2基准电压Vkef2,所以从端子A3经过P型FET402、N型FET413、414、419 422流过电流。由此,P型FET406的栅极被施加与第2基准电压Vkef2对应的电压,输出端子C3的电压维持I. 8V。控制部5具有生成节电信号PS、选择信号SEL等控制信号的控制信号生成部501 ;和存储有用于对第2基准电压产生部3的输出电压进行修正的修正值的存储部502。存储部502只要是没有电カ的供给也能保持存储的非易失性存储器即可,没有特别限定。被写入到存储部502的修正值例如能够如下述那样取得。首先,从外部对外部电压输入端子6赋予參照电压。作为參照电压,使用与在恒压电路I正常动作的情况下生成的电压相等的电压。如本实施方式中表示那样,在恒压电路的生成电压为I. 8V的情况下,使用I. 8V作为參照电压。接下来,操作开关7,对控制部5赋予參照电压。此时,来自恒压生成部4的输出电压对应于第2基准电压产生部3的可变电阻314的电阻值变化。因此,监控来自恒压生成部4的输出电压,使可变电阻314的电阻值变化,取得能够获得适当的输出电压的条件。在取得了条件之后,将该条件作为修正值写入到存储部502中。通过以上步骤,可以取得修正值。另外,来自恒压生成部4的输出电压可以通过对监控管脚8的电压进行监控来确以。下面,对上述的恒压电路I的动作进行说明。图6是表示本实施方式涉及的恒压电路I的动作定时的时序图。首先,若使恒压 电路I启动,则以节电信号PS为代表的控制信号的信号电平与电源电压Vdd的上升一同上升,与此同时,第I基准电压产生部2的输出电压开始上升。如果电源电压Vdd达到规定电平,则节电信号PS变为低电平,反转节电信号PS_N成为高电平,选择信号SEL成为低电平,反转选择信号SEL_N成为高电平(定时Tl)。然后,第I基准电压产生部2的输出电压上升到第I基准电压Vkefi,恒压生成部4的输出电压变为约1.8V。第I基准电压产生部2是所谓的带隙基准电压产生电路,即使在刚刚启动之后输出电压也稳定,所以可以实现恒压电路I的稳定启动。在恒压生成部4的输出电压稳定的定时(定时T2),控制部5读出存储部502中保存的修正值,并提供给第2基准电压产生部3。由此,第2基准电压产生部3的可变电阻314的电阻值成为与读出的修正值相当的值。然后,在可变电阻314的电阻值的修正完成的定时(定时T3),选择信号SEL变为高电平,反转选择信号SEL_N,为低电平。结果,第I基准电压产生部2不启动而停止。第2基准电压产生部3继续动作,恒压生成部4根据来自第2基准电压产生部3的第2基准电压Vkef2生成I. 8V。由于第2基准电压产生部3采用了消耗功率小的场效应晶体管,所以可以抑制恒压电路I的消耗功率。如上所述,本实施方式涉及的恒压电路I可以通过使用了 I. 2V附近的恒压启动性出色的双极型晶体管的第I基准电压产生部2使恒压电路I启动,然后,使第I基准电压产生部2停止,通过使用了消耗功率低的场效应晶体管的第2基准电压产生部3生成恒压。因此,可实现能够兼顾稳定启动和低消耗功率的恒压电路I。另外,由于通过将可变电阻314的电阻值修正为适当值,缓和了第2基准电压产生部3中的エ艺偏差的影响,所以不需要采用激光微调、熔合微调等成本高的方法。因此,可抑制恒压电路I的制造成本。此外,本发明并不限定于上述实施方式的记载,可以通过能够发挥其效果的方式进行适当变更来实施。例如,本发明的恒压电路I在不对动作造成妨碍的范围内可以包含其他的电路要素。同样,可以在不对动作造成妨碍的范围省略电路要素。而且,各构成要素的阻抗、电容等可以根据要生成的电压、晶体管的特性等来适当变更。エ业上的可利用性本发明的恒压电路作为生成数字电路的动作所必要的电压的恒压源是有用的。附图标记说明1-恒压电路;2_第I基准电压产生部;3_第2基准电压产生部;4-恒压生成部;5_控制部;6-外部电压输入端子;7-开关;8_监控管脚;201、202-NPN型BJT ;203 206、312、313、424 427-电阻;207-运算放大器;208、209、304 311,410 423-N 型 FET ;301 303、401 409-P 型 FET ;314_ 可变电阻;315、316、428、429_ 电容器; 430-EX-N0R 电路。
权利要求
1.一种恒压电路,其特征在于,具备 利用双极型晶体管的带隙电压生成基准电压的第I基准电压产生部; 利用场效应晶体管生成基准电压的第2基准电压产生部; 参照上述第I基准电压产生部的输出电压、或者上述第2基准电压产生部的输出电压的任意一个而生成恒压的恒压生成部;和 对上述第I基准电压产生部、上述第2基准电压产生部以及上述恒压生成部进行控制的控制部; 在启动初始期间使上述第I基准电压产生部和上述第2基准电压产生部动作,在之后的动作期间使上述第I基准电压产生部停止。
2.根据权利要求I所述的恒压电路,其特征在于, 上述控制部具有存储部,该存储部存储了在上述第2基准电压产生部的输出电压的修正中所使用的修正值, 在上述启动初始期间,使用参照上述第I基准电压产生部的输出电压而生成的上述恒压生成部的输出电压来启动上述控制部,上述控制部读出上述存储部中存储的上述修正值,对上述第2基准电压产生部的输出电压进行修正, 在之后的上述动作期间,上述恒压生成部参照上述第2基准电压产生部的输出电压来生成输出电压,使上述第I基准电压产生部停止。
3.根据权利要求2所述的恒压电路,其特征在于,具备 被赋予参照电压的外部电压输入端子; 从来自上述恒压生成部的输出电压与上述参照电压中选择对上述控制部赋予的电压的开关;和 构成为能够监控来自上述恒压生成部的输出电压的监控管脚, 决定上述修正值,以使得上述控制部被赋予上述参照电压时上述恒压生成部的输出电压成为规定值。
4.根据权利要求I所述的恒压电路,其特征在于, 上述存储部构成为能够改写。
5.根据权利要求I所述的恒压电路,其特征在于, 上述第2基准电压产生部具有二极管接法的2个场效应晶体管,并构成为因温度变化引起的一个场效应晶体管的特性变动的影响能够通过另一个场效应晶体管抵消。
6.根据权利要求I所述的恒压电路,其特征在于, 上述第2基准电压产生部具备栅极相互连接的2个场效应晶体管、一端与上述栅极连接的第I电容器、和一端与上述第I电容器的另一端连接的第2电容器,并构成为通过向上述第2电容器的另一端赋予规定的电压,能够抑制上述栅极的急剧的电压变动。
全文摘要
本发明提供一种能兼顾稳定启动与低消耗功率的恒压电路。该恒压电路具备利用双极型晶体管的带隙电压生成基准电压的第1基准电压产生部(2);利用场效应晶体管生成基准电压的第2基准电压产生部(3);参照第1基准电压产生部(2)的输出电压、或者第2基准电压产生部(3)的输出电压的任意一个而生成恒压的恒压生成部(4);和对第1基准电压产生部(2)、第2基准电压产生部(3)以及恒压生成部(4)进行控制的控制部(5);在启动初始期间,使第1基准电压产生部(2)与第2基准电压产生部(3)动作,在之后的动作期间,使第1基准电压产生部(2)停止。
文档编号G05F3/30GK102629148SQ20121002478
公开日2012年8月8日 申请日期2012年2月6日 优先权日2011年2月8日
发明者广部希世, 齐藤润一 申请人:阿尔卑斯电气株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1