一种耐高压电路及耐高压恒流源电路的制作方法

文档序号:6303056阅读:323来源:国知局
一种耐高压电路及耐高压恒流源电路的制作方法
【专利摘要】本发明公开了一种耐高压电路,包括耐高压MOS器件、偏置电路和自举电路;所述偏置电路连接在耐高压MOS器件的栅极与源极之间,所述自举电路连接在耐高压MOS器件的栅极与接地端之间,所述耐高压MOS器件的漏极用于接入供电电源电压、源极用于连接低压电路的供电端,所述自举电路通过偏置电路获得偏置电流而将耐高压MOS器件的栅极电位抬高,使得所述耐高压MOS器件的源极输出适于所述低压电路工作电压范围的电源电压。本发明还公开了一种应用上述耐高压电路的耐高压恒流源电路。
【专利说明】一种耐高压电路及耐高压恒流源电路
【技术领域】
[0001]本发明涉及一种耐高压电路,本发明还涉及一种应用该耐高压电路的耐高压恒流源电路。
【背景技术】
[0002]理想恒流源定义为不随电源电压和温度变化的电流,电流值具有零温度系数,且所处的工作电压环境也是有限的;传统的具有负温度系数的恒流源对于自激推挽式变换器的性能提高是很大意义的,如图1-1所示,图中I_fu为负温度系数恒流源,它可以解决自激推挽式变换器中因温度变化带来的低温启动难而高温短路易烧坏的缺点,但是仍然存在一个问题,就是当自激推挽式变换器的输入电压非常高时,由于受到了工艺限制,这样传统的负温度系数恒流源无法工作于超高输入电压下。
[0003]专利申请号为201310044913与专利申请号为201310289994中都提出来了一种能够解决专利申请号为201110200894中已公开的采用不易集成热敏电阻的具有负温度系数恒流源,但是201310044913和201310289994专利申请文件中提出的具有温度系数的恒流源会受到工艺要求限制,即正常的工作电压范围是有限制的,如果需要工作于超出工艺限制的电压环境下,恒流源就会受到损坏。目前工业飞速发展,电源输入电压范围越来越宽,所处的输入工作电压的越来越高,对于元件的耐压性能要求也就变得越来越高,而传统定义具有温度系数恒流源由于无法工作于超高电压,这样就限制了传统恒流源的应用范围,图1-2即为传统意义上的负温度特性恒流源。
[0004]传统的集成电路耐压性能一般都是基于工艺固有耐压特性而设计的,即设计出来的电路的正常工作电压无法超过工艺耐压限度,属于低压设计。
[0005]另外,现有的高压线性稳压器(LDO)可以将高压转换为稳定的低压,但是一般工艺中能够耐高压的器件版图面积都是非常大,且LDO电路复杂,所含器件非常多,如果用耐高压器件来设计LDO电路,那么其版图占用面积会变得非常大,造成很大的成本浪费,同时会存在非常大的固有静态功耗。

【发明内容】

[0006]本发明所要解决的技术问题是:提供一种耐高压电路,能够将超高供电电源电压转换成适于低压电路工作电压范围的电源电压,使得电压电路能够在具有超宽电压范围的供电电源电压下获得合适的电压供电。
[0007]解决上述技术问题,本发明所采用的技术方案如下:
[0008]一种耐高压电路,其特征在于:所述的耐高压电路包括耐高压MOS器件、偏置电路和自举电路;所述偏置电路连接在耐高压MOS器件的栅极与源极之间,所述自举电路连接在耐高压MOS器件的栅极与接地端之间,所述耐高压MOS器件的漏极用于接入供电电源电压、源极用于连接低压电路的供电端,所述自举电路通过偏置电路获得偏置电流而将耐高压MOS器件的栅极电位抬高,使得所述耐高压MOS器件的源极输出适于所述低压电路工作电压范围的电源电压。
[0009]耐高压MOS器件的漏级所能承受的最高电压为高压工艺的最高极限电压,本发明中的耐高压MOS器件的漏级最高电压为700V ;而低压电路的最高工作电压为低压工艺的最高极限电压,本发明所述恒流源11的最高工作电压为40V,因此恒流源11的工作电压如果由耐高压电路来提供,那么恒流源11电路就可以间接在几百伏的电压下工作;而耐高压电路的加入对于恒流源11的最低工作电压的影响不大,大概相差一个MOS管的漏源级电压,因为该漏源级电压大小与耐高压MOS器件的导通电阻以及恒流源11的电流大小有关,等于耐高压MOS器件的导通电阻阻值与恒流源11消耗的电流值的乘积;
[0010]其工作原理如下(参见图3):根据MOS器件N沟道耗尽管的特性,其栅极为零电平时,随着耗尽管的漏极电位的逐渐增大,其源极电压会要一直上升至耗尽管的阈值电压绝对值(所述阈值电压为负值)为止,在上升至阈值电压之前,偏置电路为自举电路提供偏置电流,以致自举电路能将耗尽管的栅极抬高,当耗尽管的栅极电压被抬高后,耗尽管源极的电位水平也跟着一起被抬高,这样就形成了一个正反馈过程,最终耗尽管源极的最高电位水平为自举电路最大输出电位与耗尽管阈值电压绝对值之和。
[0011]耐高压电路中N沟道耗尽管的栅极是没有驱动能力的,所以自举电路的工作电流需要由偏置电路提供,自举电路开始工作后,才能将耗尽管的栅极电位抬高,而最简单的偏置电路就是将一个电阻跨接在耗尽管的栅极和源极之间,如图4所示,这样自举电路就可以从电阻抽取相应的工作电流,同时可以通过调节电阻阻值来控制工作电流,从而达到控制固有的静态功耗的目的。而自举电路可以通过二极管连接的NMOS管、或者二极管连接的三极管、或者齐纳管组成,这样不仅简化了自举电路的电路结构,还可以减小功耗。
[0012]图5所示耐高压模块中的自举电路采用齐纳管D1031,可以将N沟道耗尽型MOS管MlOl的栅极电压自举到齐纳管的稳压电位,从而达到提高N沟道耗尽型MOS管MlOl源端电位值的目的,最终的最大源端电压为齐纳管的稳压值与N沟道耗尽型MOS管MlOl的阈值电压绝对值之和。最终的耐高压电路的实际组成电路就是由三个器件组成,分别为一个N沟道耗尽型MOS管M101、一个齐纳管D1031、以及一个电阻R1021,电路结构简单,容易实现,不仅仅可以利用分立元器件搭建而成,同时也容易用于集成,且易与低压电路相兼容。N沟道耗尽型MOS管MlOl的源极提供低压电压,为低压型的负温度系数恒流源提供偏置电压。
[0013]作为本发明的一种实施方式,所述的耐高压MOS器件为N型结型场效应管或者N沟道耗尽型MOS管。
[0014]作为本发明的一种实施方式,所述的偏置电路包括偏置电阻,该偏置电阻连接在耐高压MOS器件的栅极与源极之间。
[0015]作为本发明的一种实施方式,所述的自举电路包括齐纳管,该齐纳管的阴极与耐高压MOS器件的栅极相连接、阳极连接接地端。
[0016]作为本发明的一种改进,所述的自举电路还包括第三三极管和第四三极管;所述齐纳管的阴极通过该第三三极管和第四三极管与所述耐高压MOS器件的栅极相连接,其中,所述齐纳管的阴极与第四三极管的发射极相连,第四三极管的基极、集电极与第三三极管的发射极相连,第三三极管的基极、集电极与所述耐高压MOS器件的栅极相连。
[0017]作为本发明的一种实施方式,所述的自举电路包括基准电压模块和第五三极管,基准电压模块的地端连接所述接地端、基准电压输出端连接第五三极管的发射极,第五三极管的基极、集电极与所述耐高压MOS器件的栅极相连。
[0018]本发明所要解决的另一个技术问题是:提供一种应用上述耐高压电路的耐高压恒流源电路,能够工作于超高压环境且输出的具有温度系数恒流值。
[0019]解决上述技术问题,本发明所采用的技术方案如下:
[0020]一种应用上述耐高压电路的耐高压恒流源电路,包括恒流源,其特征在于:所述的耐高压恒流源电路还包括上述耐高压电路,所述耐高压电路中耐高压MOS器件的源极连接恒流源的供电端、漏极用于接入供电电源电压,所述恒流源的地端连接所述接地端。
[0021]作为本发明的一种实施方式,所述的恒流源包括第一三极管、第二三极管、第一电阻和第二电阻;所述第一电阻的一端与第一三极管的集电极相连,作为恒流源的供电端与所述耐高压MOS器件的源极相连接,所述第一电阻的另一端、第一三极管的基极与第二三极管的集电极相连,所述第一三极管的发射极、第二三极管的基极与第二电阻的一端相连,所述第二电阻的另一端与第二三极管的发射极相连,作为恒流源的地端连接所述接地端。
[0022]参见图2,耐高压电路将高电压降低为稳定的低电压,以便低压电路能够正常工作,为后级的低压电路提供工作电流。供电电源电压VDD被耐高压电路模块转换为低压工作电压,本发明中所述的超高压VDD电压大小为超出了低压工作电路的工艺极限电压值,而经过转换的低压工作电压必须低于低压工艺的极限耐压值。耐高压电路模块能够兼容任何低压型模块电路,不需要对低压模块电路进行修改,只要加入耐高压模块就可以使得低压型模块电路间接性工作于超高电压下。
[0023]与现有技术相比,本发明具有如下有益效果:
[0024](I)本发明的耐高压电路所需要静态功耗低,电路结构简单,整个电路只包括了少量的电路元件,易实现,兼容性强,版图占用面积小,成本低;
[0025](2)本发明的耐高压电路使得低压电路可以工作于超高电压下,不会因为电压过高而损坏低耐压器件,并且,耐高压电路的加入对低压电路的最低工作电压影响不大,电压电路在中、低供电电源电压下仍能正常工作;
[0026](3)本发明的耐高压恒流源电路是可以通过集成电路来实现,实现了低价格、体积小、实用性强等设计目的。
【专利附图】

【附图说明】
[0027]下面结合附图和具体实施例对本发明作进一步的详细说明:
[0028]图1-1为现有使用恒流源提供偏置的自激推挽式变换器电路图;
[0029]图1-2传统负温度系数恒流源电路原理图;
[0030]图2为本发明所述的耐高压恒流源集成电路框图;
[0031]图3为采用N沟道耗尽型MOS作为耐高压器件的耐高压恒流源集成电路原理图;
[0032]图4电阻型偏置的耐高压恒流源集成电路原理图;
[0033]图5自举电路为齐纳管的耐高压恒流源集成电路原理图;
[0034]图6为本发明所述耐高压恒流源集成电路实施例一电路原理图;
[0035]图7低压负温度特性恒流源电路11在不同电源环境下的扫描曲线图;
[0036]图8耐高压恒流源温度扫描曲线;
[0037]图9为本发明所述耐高压恒流源集成电路实施例二电路原理框图;[0038]图10为本发明所述耐高压恒流源集成电路实施例三电路原理框图。
【具体实施方式】
[0039]实施例一
[0040]如图6所示,本发明的耐高压恒流源电路包括恒流源11和耐高压电路10。恒流源11可选用现有技术中的任意恒流源,其地端连接接地端GND ;耐高压电路10包括耐高压MOS器件MlO1、偏置电路102和自举电路103 ;偏置电路102连接在耐高压MOS器件MlOl的栅极与源极之间,自举电路103连接在耐高压MOS器件MlOl的栅极与接地端GND之间,耐高压MOS器件MlOl的漏极用于接入供电电源电压VDD、源极用于连接低压电路的供电端,自举电路103通过偏置电路102获得偏置电流而将耐高压MOS器件MlOl的栅极电位抬高,使得耐高压MOS器件MlOl的源极输出适于低压电路工作电压范围的电源电压VCC ;耐高压MOS器件MlOl的源极连接恒流源的供电端、漏极用于接入供电电源电压VDD。
[0041]本实施例一的恒流源11包括第一三极管Q113、第二三极管Q114、第一电阻Rlll和第二电阻R112;第一电阻Rlll的一端与第一三极管Q113的集电极相连,作为恒流源的供电端与耐高压MOS器件MlOl的源极相连接,第一电阻Rlll的另一端、第一三极管Q113的基极与第二三极管Q114的集电极相连,第一三极管Q113的发射极、第二三极管Q114的基极与第二电阻R112的一端相连,第二电阻R112的另一端与第二三极管Q114的发射极相连,作为恒流源的地端连接接地端GND。
[0042]本实施例一的耐高压MOS器件MlOl选用N沟道耗尽型MOS管。偏置电路102包括偏置电阻R1021,该偏置电阻R1021连接在耐高压MOS器件MlOl的栅极与源极之间。自举电路103包括齐纳管D1031,该齐纳管D1031的阴极与耐高压MOS器件MlOl的栅极相连接、阳极连接接地端GND。
[0043]本实施例一的工作原理如下:
[0044]根据N沟道耗尽型MOS管MlOl的特性,当栅极为零电平时,随着耗尽管的漏极电位的逐渐增大,其源极电压跟着上升,直至耗尽管的阈值电压的绝对值为止,此时源端的电位值就不随其漏极电压的上升而提高了 ;但是在其源端电压上升至阈值电压绝对值之前,偏置电阻R1021为齐纳管D1031提供偏置电流,通过正反馈作用,齐纳管D1031的阴极电压会与耗尽管MlOl源端电压一起提高,最终耗尽管源极的最高电位水平为自举电路最大输出电位与耗尽管阈值电压绝对值之和。当耗尽管MlOl源端电压建立起来以后,恒流源11的电源电压VCC会一直保持不变,不会随着耗尽管MlOl漏极电压的变化而变化,这样不仅仅保证低压负温度特性恒流源电路11能够正常工作,也提高了恒流源电路11的电源电压漂移系数(指的是在不同电源电压情况下,对低压恒流源输出的恒流值电流大小的影响)。
[0045]流过第二电阻Rl 12的电流(未考虑各器件属性的偏差)为:
【权利要求】
1.一种耐高压电路,其特征在于:所述的耐高压电路(10)包括耐高压MOS器件(M101)、偏置电路(102)和自举电路(103);所述偏置电路(102)连接在耐高压MOS器件(MlOl)的栅极与源极之间,所述自举电路(103)连接在耐高压MOS器件(MlOl)的栅极与接地端(GND)之间,所述耐高压MOS器件(MlOl)的漏极用于接入供电电源电压(VDD)、源极用于连接低压电路的供电端,所述自举电路(103 )通过偏置电路(102 )获得偏置电流而将耐高压MOS器件(MlOl)的栅极电位抬高,使得所述耐高压MOS器件(MlOl)的源极输出适于所述低压电路工作电压范围的电源电压(VCC)。
2.根据权利要求1所述的耐高压电路,其特征在于:所述的耐高压MOS器件(MlOl)为N型结型场效应管或者N沟道耗尽型MOS管。
3.根据权利要求2所述的耐高压电路,其特征在于:所述的偏置电路(102)包括偏置电阻(R1021),该偏置电阻(R1021)连接在耐高压MOS器件(MlOl)的栅极与源极之间。
4.根据权利要求2或3所述的耐高压电路,其特征在于:所述的自举电路(103)包括齐纳管(D1031),该齐纳管(D1031)的阴极与耐高压MOS器件(M101)的栅极相连接、阳极连接接地端(GND)。
5.根据权利要求4所述的耐高压电路,其特征在于:所述的自举电路(103)还包括第三三极管(Q104)和第四三极管(Q105);所述齐纳管(D1031)的阴极通过该第三三极管(Q104)和第四三极管(Q105)与所述耐高压MOS器件(M101)的栅极相连接,其中,所述齐纳管(D1031)的阴极与第四三极管(Q105)的发射极相连,第四三极管(Q105)的基极、集电极与第三三极管(Q104)的发射极相连,第三三极管(Q104)的基极、集电极与所述耐高压MOS器件(MlOl)的栅极相连。
6.根据权利要求2或3所述的耐高压电路,其特征在于:所述的自举电路(103)包括基准电压模块(105)和第五三极管(Q106),基准电压模块(105)的地端连接所述接地端(GND)、基准电压输出端连接第五三极管(Q106)的发射极,第五三极管(Q106)的基极、集电极与所述耐高压MOS器件(MlOl)的栅极相连。
7.一种应用权利要求1至6任意一项所述耐高压电路的耐高压恒流源电路,包括恒流源(11),其特征在于:所述的耐高压恒流源电路还包括权利要求1至6任意一项所述的耐高压电路(10),所述耐高压电路中耐高压MOS器件(MlOl)的源极连接恒流源的供电端、漏极用于接入供电电源电压(VDD ),所述恒流源的地端连接所述接地端(GND )。
8.根据权利要求7所述的耐高压电路,其特征在于:所述的恒流源(11)包括第一三极管(Q113)、第二三极管(Q114)、第一电阻(Rlll)和第二电阻(R112);所述第一电阻(Rlll)的一端与第一三极管(Q113)的集电极相连,作为恒流源的供电端与所述耐高压MOS器件(MlOl)的源极相连接,所述第一电阻(Rlll)的另一端、第一三极管(Q113)的基极与第二三极管(Q114)的集电极相连,所述第一三极管(Q113)的发射极、第二三极管(Q114)的基极与第二电阻(R112)的一端相连,所述第二电阻(R112)的另一端与第二三极管(Q114)的发射极相连,作为恒流源的地端连接所述接地端(GND)。
【文档编号】G05F1/567GK103729012SQ201410004901
【公开日】2014年4月16日 申请日期:2014年1月2日 优先权日:2014年1月2日
【发明者】唐盛斌, 曾正球 申请人:广州金升阳科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1