用于处理水平与垂直同步信号的处理电路的制作方法

文档序号:6557901阅读:394来源:国知局

专利名称::用于处理水平与垂直同步信号的处理电路的制作方法
技术领域
:本发明是有关于一种图像信号处理电路,且特别是有关于一种用于处理水平与垂直同步信号的处理电路。
背景技术
:在图像坐标数组(VideoGraphicsArray,VGA)规格中有许多不同的形态的垂直及水平同步信号。它们是设计来满足不同规格的显示器系统的需求。水平与垂直同步信号可以是互相独立,或是结合成一单一同步信号。图2是显示数种不同形态水平与垂直同步信号不同形态的例子。在形态A中,水平同步信号202与垂直同步信号204是互相独立。在形态B中,水平同步信号206是与垂直同步信号208结合在一起,但垂直同步信号208仍存在。在形态C中,水平同步信号210是与垂直同步信号212结合在一起,且垂直同步信号212不存在于一垂直同步信号的输入线上。从不同计算机输出的图像信号是在一多计算机切换器(KeyboardVideoMouse,KVM)中传送与接收。传统上,一特定多计算机切换器系统仅能处理一特定形态的水平与垂直同步信号。这对满足不同的多计算机切换器系统的不同要求甚为不便,并且缺乏效率。
发明内容因此本发明的目的就是在于提供一种处理电路,此处理电路能够接收数种不同形态的水平与垂直同步信号,并且转换它们成为一种单一形态的水平与垂直同步信号。本发明的另一目的是在于提供一种处理电路,当垂直同步信号嵌入于同步信号使两者结合时,此处理电路可从一结合同步信号中撷取出一垂直同步信号。本发明的又一目的是在于提供一种处理电路,此处理电路可从由一垂直同步信号组成的结合同步信号与一输入垂直同步信号中选择出一垂直同步信号。根据本发明的上述目的,提出一种处理电路用来简化数种不同形态的输入信号成为所述的一单一形态的信号。此处理电路包含一第一极性反转器、一第二极性反转器、一撷取电路、一移除电路、一检测电路以及一选择电路。第一极性反转器接收一第一同步信号,反转第一同步信号的极性,以及输出一第二同步信号。此撷取电路从第二同步信号中撷取出一第三垂直同步信号。移除电路从第二同步信号中移除结合第三垂直同步信号。当一第一垂直同步信号存在时,第二极性反转器接收此第一垂直同步信号,反转第一垂直同步信号的极性,以及输出一第二垂直同步信号。检测电路检测是否有一第二垂直同步信号从第二极性反转器的输出端输出。选择电路对检测电路与撷取电路有反应。当第二垂直同步信号存在时,选择电路输出第二垂直同步信号,以及当第二垂直同步信号不存在时,选择电路输出第三垂直同步信号。本发明具有至少下述的优点,以及可表现一或多个优点的一实施例。处理电路能接收不同形态的水平与垂直同步信号,且将它们转换成单一形态的水平与垂直同步信号。当垂直同步信号不存在时,处理电路可从一结合同步信号中撷取出一垂直同步信号。处理电路可从一结合同步信号与一输入垂直同步信号中的一垂直同步成分选择出一垂直同步信号。可以知道上述描述和接下来详细的说明例子皆用来进一步解释本发明。为让本发明的上述和其它目的、特征、优点与实施例能更明显易懂,附图的详细说明如下图1是绘示依照本发明一处理电路实施例的一种方块图。图2是绘示水平与垂直同步信号的不同形态例子的示意图。图3是绘示依照本发明一实施例的一种详细电路图。图4是描述当输入水平与垂直同步信号是形态A时,图3处理电路操作的一个波形图。图5是描述当输入水平与垂直同步信号是形态B时,图3处理电路操作的一个波形图。图6是描述当输入水平与垂直同步信号是形态C时,图3处理电路操作的一个波形图。附图标记说明114第一同步信号116第二同步信号118第一垂直同步信号120第二垂直同步信号122第三垂直同步信号102、302第一极性反转器104、304第二极性反转器106、306撷取电路108、308移除电路112、312选择电路110检测电路202、206、210水平同步信号204、208、212垂直同步信号326电阻328电容314低通滤波器316史密特触发器320输出330、356、358异或门332输出水平同步信号334脉波移除电路336单稳态复振器338第一与非史密特触发器340第二史密特触发器350检测输出信号502、504、508脉波506时间间隔具体实施方式以下详述本发明的较佳实施例,其中的例子也绘示在相对应的附图中。而使用于附图与说明书中的相同编号是指相同部份。图1是绘示依照本发明处理电路一实施例的一方块图。参阅图1,处理电路用于接收数种不同形态的水平与垂直同步信号,以及转换这几种信号成为一种单一形态的水平与垂直同步信号。这些不同形态的水平与垂直同步信号可以分离或结合在一起,且此单一形态的水平与垂直同步信号是互相独立的。此处理电路100包含一第一极性反转器102、一第二极性反转器104、一撷取电路106、一移除电路108、一检测电路110,以及一选择电路112。仍参阅图1,第一极性反转器102接收一第一同步信号114、反转此第一同步信号114的极性后输出一第二同步信号116。取决于第一同步信号的形态,第一同步信号114可以是一同时具有垂直与水平同步信号成分的同步信号。此第一同步信号114可选择为一没有垂直同步信号成分的同步信号。另一方面,当一第一垂直同步信号118存在时,第二极性反转器104接收第一垂直同步信号118,反转此垂直同步信号118的极性,然后输出一第二垂直同步信号120。若第二同步信号116中同时具有水平与垂直同步成分,则撷取电路106会由此第二同步信号116中撷取出一第三垂直同步信号122。移除电路108使用撷取自撷取电路106的第三垂直同步信号122,来从第二同步信号116中移除第三垂直同步信号122,以便得到一不含垂直同步信号成分的水平同步信号。检测电路110检测第二极性反转器104是否有输出一第二垂直同步信号120。相对于第一垂直同步信号118,第二垂直同步信号120具有相反极性。选择电路112会因应于检测电路110或是撷取电路106的输出。当第二垂直同步信号120存在于第二极性反转器104与选择电路112之间时,选择电路112会输出第二垂直同步信号120。而当第二垂直同步信号120不存在于第二极性反转104与选择电路112之间时,则选择电路112输出撷取自撷取电路106的第三垂直同步信号122。亦即,依据第二极性反转器104的输出,选择电路112输出垂直同步信号120或第三垂直同步信号122。如前面所述,在图像处理的领域中水平与垂直同步信号的组合方式有许多的不同形态。图2显示不同形态的水平与垂直同步信号的例子。在形态A中,水平同步信号202是独立于垂直同步信号204。在形态B中,水平同步信号206是与垂直同步信号208相关,但垂直同步信号208仍存在。在形态C中,水平同步信号210与垂直同步信号结合在一起,以及垂直同步信号212的输出是逻辑上高或低。本发明的目的是在于处理不同形态的水平与垂直同步信号(如形态A、形态B、形态C)且产生一种单一形态(形态A)的水平与垂直同步信号。图3是本发明实施例的一详细电路图。参阅图3,一第一极性反转器302为图1中第一极性反转器102的一例子。一第二极性反转器304是图1中第二极性反转器104的一例子。一撷取电路306是图1中撷取电路的一例子。一移除电路308是图1中移除电路108的一例子。一选择电路312是图1中选择电路112的一例子。撷取电路306可为一种包含一电阻326与一电容328的低通滤波电路314,且从第二同步信号116中来撷取出一垂直同步成分,例如一第三垂直同步信号122。通常一水平同步信号的频率比一垂直同步信号的频率来得高。因此,使用低通滤波器电路314可以从同时具有较高及较低频率的第二同步信号116中撷取出具有较低频率的第三垂直同步信号122。撷取电路306具有一第一与非(NAND)史密特触发器316与一第二与非史密特触发器(NANDSchmitttrigger)318,例如是一74HC132IC。第一与非史密特触发器316的输出320是经由电阻或低通滤波电路314来耦接于第二与非史密特触发器318的两个输入端322和324。电容328的一端接地。74HC132IC(由飞利浦所制造)组件资料表并入于此作参照。移除电路308具有一异或门(ExclusiveORgate,XORgate)330。异或门330接收第二同步信号116与第三垂直信号122,并输出一输出水平同步信号332,其中输出水平同步信号具有正极性。移除电路308还可包含一脉波干扰移除电路(glitchremovingcircuit)334。脉波干扰移除电路334在输出水平同步信号332被输出前从输出水平同步信号332中移除干扰脉波。脉波干扰移除电路308使用一单稳态复振器336(monostablemultivibrator;如74HC123),一第一与非史密特触发器338,以及一第二史密特触发器340。第一与非史密特触器338的一输出342耦接于第二与非史密特触发器340的两个输入(334,346)。74HC132IC(由飞利浦所制造)组件资料表并入于此作参照。图4是描述当输入水平与垂直同步信号为图2中的形态A时,图3中处理电路操作的一波形图。图5是描述当输入水平与垂直同步信号为图2所示的形态B时,图3中处理电路操作的一波形图。第6图是描述当输入水平与垂直同步信号为图2所示的形态C时,图3中处理电路操作的一波形图。图4、图5以及图6中的波形M1、M2、M3、M4、M5、M6、M7、M8、N1、N2、N3、N4、N5、N6、N7以及N8分别对应到图3中波形节点M1、M2、M3、M4、M5、M6、M7、M8、N1、N2、N3、N4、N5、N6、N7以及N8。参阅图3及图4,波形M1是第一同步信号114而波形N1是第一垂直同步信号118。当在节点M1的波形是负极性(如波形M1-1),第一极性反转器302反转波形M1-1并产生一正极性的波形(波形M2)。当在节点M1的波形是正极性时(如波形M1),第一极性反转器302使得波形M1通过并产生波形M2(于节点M2上)。因此,波形M2总是正极性。波形M8也是正极性。撷取电路306的输出(波形M5)总是在一低电位,所以异或门330的输出波形(波形M6)与波形M2相同。波形M8与波形M6相同,因为波形M7不会影响波形M8。因此,原本波形M1转换成一正极性波形M8并且输出。同样地,当在节点N1的波形是负极性时(如波形N1-1),第二极性反转器302反转波形N1-1并输出一正极性的波形(波形N2)。当节点N1上的波形是正极性时(例如是波形N1),第二极性反转器304使得波形N1通过并产生波形N2(在节点N2上)。因此,波形N2总是正极性。在此实施例中,在第一极性反转器302中的电阻电容(R2,C1)延迟时间约为毫秒。在第二极性反转器304中的电阻电容(R9,C9)延迟时间约为毫秒。因此有许多情形来实现第一及第二极性反转器。举例来说,异或门356可以被一与非门所取代,而异或门358也可以被一与非门取代。波形N2输入于单稳态复振器336的B1接脚(接脚号码2)。当第一垂直同步信号118(波形N1)存在时,第一垂直同步信号118的上升边缘触发单稳态复振器336来产生一检测结果信号350(波形N3),持续一段比一般的第一垂直同步信号118(波形N1)更长的时间。在此实施例中,(R3,C4)的组合是用以调整时间间隔,其中时间间隔是约20毫秒并且比第一垂直同步信号118(波型N1)的两倍时间间隔更长。当第一垂直同步信号118的上升边缘未触发单稳态复振器336,第一垂直同步信号118就不存在。当第一垂直同步信号118的一上升边缘存在时,它会触发单稳态复振器336,因此来决定第一垂直同步信号118存在。在此例子(第一垂直同步信号118存在时)中,检测结果信号350(波形N3)总是在一高电位,因为在一开始时波形N2触发单稳态复振器336。因此,与非史密特触发器352使得波形N2通过且与非史密特触发器354移除波形M5,因为波形N4总是在一低电位。换言之,选择电路312选择波形N2。一波形N7是与N2输出波形相同。图3与图5,第一同步信号114(波形M1)结合第一垂直同步信号118(波形N1)。第三垂直同步信号122(波形M5)撷取自第二同步信号116(波形M2)。因为电阻电容电路(电阻326与电容328),第三垂直同步信号316(波形M5)会被稍微地延迟。电阻电容延迟时间在此实施例中约为6微秒。然而,第一垂直同步信号118(波形N1)仍然存在。所以,选择电路312仍选择波形N2。输出波型N7与输出的波型N2相同。波形M5被移除。因为波形M5被稍微延迟,所以输出的波形N7变得更好。为了从第二同步信号116(波形M2)中移除第三垂直同步信号122(波形M5),故使用异或门330。经过一异或门的运算,移除垂直同步信号而得到波形M6。然而,因为波形M5的稍微延迟而产生了干扰脉波502与504。为了移除干扰脉波502与脉波504,输入波形M6至单稳态复振器336的A2接脚(接脚号码9)并且单稳态复振器336产生了一具有一低电位时间间隔(时间间隔506)的一信号(波形M7),其中此信号是跟随于异或门(波形M6)的输出的每一负缘之后。具有低电位的时间间隔(时间间隔506)之信号(波形M7)被输入至第一与非史密特触发器338的一输入以抑制一干扰脉波(如干扰脉波502),此干扰脉波会跟随于输出水平同步信号的脉波之后。随后,输出一无干扰脉波的波形M8。前述时间间隔506是由(R4,C5)所决定,在此实施例中是约6微秒。请参阅图3与图6,波形M1是与图5中的波形M1相同。因此,图6中波形M1的操作是与图5中波形M1的操作相同。因此会输出没有干扰脉波的波形M8(输出水平同步信号)。然而,因为在波形N1上是没有上升或下降边缘所以不存在第一垂直同步信号。单稳态复振器336检测不到任何第一垂直同步信号,所以检测结果信号350(波形N3)总是维持在一低电位。选择电路312选择第三垂直同步信号316(波形M5)作为一输出垂直同步信号(波形N7)。在本发明的权利要求中,为了方便描述,第二同步信号被重新命名为一第一同步信号,第二垂直同步信号被重新命名为一第一垂直同步信号,以及第三垂直同步信号被重新命名为一第二垂直同步信号。然而,在实施例中处理电路的动作是一样的。举例来说,单稳态复振器336是一74HC123芯片。而本发明所提及的与非史密特触发器举例来说是一74HC132芯片。本发明具有至少下述的优点,以及可呈现一或多个优点的一实施例。处理电路能够接收数种不同组合形态的水平与垂直同步信号并且将其转换成为一种单一形态的水平与垂直同步信号。当独立垂直同步信号不存在时,处理电路可从同时具有垂直与水平同步成分的一同步信号中撷取出一垂直同步信号。处理电路可从一结合同步信号与一输入垂直同步信号中选择出一垂直同步信号。虽然本发明已以一较佳实施例揭露如上,然其并非用以限定本发明,任何熟习此技艺者,在不脱离本发明的精神和范围内,当可作各种更动与润饰,因此本发明的保护范围当视权利要求所界定的为准。权利要求1.一种处理电路,是用以简化数种不同形态的输入信号成为一种单一形态的信号,其特征在于,该处理电路包含一第一极性反转器,是用以接收一第一同步信号,反转该第一同步信号的极性,以及输出一第二同步信号;一第二极性反转器,其中当一第一垂直同步信号存在时,该第二极性反转器反转该第一垂直同步信号的极性,以及输出一第二垂直同步信号;一撷取电路,是用以从该第二同步信号中撷取出一第三垂直同步信号;一移除电路,是用以从该第二同步信号中移除该第三垂直同步信号;一检测电路,是用以检测该第二极性反转器中是否有输出该第二垂直同步信号;以及一选择电路,因应于该检测电路,其中当该第二垂直同步信号存在时,该选择电路输出该第二垂直同步信号,以及当该第二垂直同步信号不存在时,该选择电路输出该第三垂直同步信号。2.如权利要求1所述的处理电路,其特征在于,该撷取电路包含一低通滤波器,是用以从该第二同步信号中撷取出该第三垂直同步信号。3.如权利要求1所述的处理电路,其特征在于,该撷取电路包含一第一与非史密特触发器(NANDSchmitttrigger)与一第二与非史密特触发器(NANDSchmitttrigger),该第一与非史密特触发器的输出是经由一电阻耦接在该第二与非史密特触发器的一输入端,以及该第二史密特触发器的另一输入端经由一电容接地。4.如权利要求1所述的处理电路,其特征在于,该移除电路包含一异或门(XORgate),是用以接收该第二同步信号与该第三同步垂直同步信号以及输出一输出水平同步信号。5.如权利要求4所述的处理电路,其特征在于,该移除电路还包含一干扰脉波移除电路,用以在该输出水平同步信号被输出前,从该输出水平同步信号中移除干扰脉波。6.如权利要求5所述的处理电路,其特征在于,该干扰脉波移除电路包含一单稳态复振器、一第一与非史密特触发器,以及一第二史密特触发器,该第一与非史密特触发器的一输出端是耦接在该第二与非史密特触发器的两个输入端,单稳态复振器产生一信号,其中该信号跟随于该互斥闸输出的每一负缘之后,以及该信号被输入该第一与非史密特触发器的一输入端以抑制一干扰脉波。7.如权利要求1所述的处理电路,其特征在于,该检测电路包含一单稳态复振器,以及当该第一垂直同步信号存在时,该第一垂直同步信号的该上升边缘触发该单稳态复振器以产生一检测结果信号,该检测结果信号持续一段比该第一垂直同步信号的时间间隔更长的时间间隔。8.如权利要求7所述的处理电路,其特征在于,该选择电路根据该检测结果信号,来选择以输出该第三垂直同步信号或该第二垂直同步信号。9.一种处理电路,用以简化数种不同形态的输入信号成为一种单一形态的信号,其特征在于,该处理电路包含一检测电路,是用以检测一第一垂直同步信号是否存在;一撷取电路,是用以接收一第一同步信号并且从该第一同步信号中撷取出一第二垂直同步信号;一移除电路,是用以从该第一同步信号中移除该第二垂直同步信号;以及一选择电路,因应于该检测电路,其中当该第一垂直同步信号存在时,该选择电路输出该第一垂直同步信号,以及当该第一垂直同步信号不存在时,该选择电路输出该第二垂直同步信号。10.如权利要求9所述的处理电路,其特征在于,还包含一第一极性反转器,在该撷取电路接收该第一同步信号前,用以反转该第一同步信号的极性。11.如权利要求9所述的处理电路,其特征在于,还包含一第二极性反转器,其中当一第一垂直同步信号存在时,在该检测电路接收该第一垂直同步信号之前,该第二极性反转器反转该第一垂直同步信号的极性。12.如权利要求9所述的处理电路,其特征在于,该撷取电路包含一低通滤波器电路,是用以从该第一同步信号中撷取出该第二垂直同步信号。13.如权利要求9所述的处理电路,其特征在于,该撷取电路包含一第一与非史密特触特器(NANDSchmitttrigger)与一第二与非史密特触发器(NANDSchmitttrigger),该第一与非史密特触发器的输出端是经由一电阻耦接于该第二与非史密特触发器的两个输入端,以及该第二与非史密特触发器的两个输入端经由一电容耦接于地。14.如权利要求9所述的处理电路,其特征在于,该移除电路包含一异或门(XORgate),该异或门接收该第一同步信号与该第二垂直同步信号,以及输出一输出水平同步信号。15.如权利要求14所述的处理电路,其特征在于,该移除电路还包含一干扰脉波移除电路,在该输出水平同步信号输出前,从该输出水平同步信号中移除干扰脉波。16.如权利要求15所述的处理电路,其特征在于,该干扰脉波移除电路包含一单稳态复振器、一第一与非史密特触发器,以及一第二史密特触发器,该第一与非史密特触发器的一输出端是耦接于该第二与非史密特触发器的两个输入端,该单稳态复振器产生一信号,该信号系跟随在该异或门的该输出的每一负缘之后,以及该信号被输入至该第一与非史密特触发器的一输入端以抑制一干扰脉波。17.如权利要求9所述的处理电路,其特征在于,该检测电路包含一单稳态复振器,以及当该第一垂直同步信号存在时,该第一垂直同步信号的该上升边缘会触发该单稳态复振器来产生一检测结果信号,其中该检测结果信号可持续一段比该第一垂直同步信号的时间间隔更长的一个时间间隔。18.如权利要求17所述的处理电路,其特征在于,该选择电路接收该检测结果信号,并从该第二垂直同步信号与该第一垂直同步信号中选择一输出垂直同步信号。19.一种处理电路,是用以简化数种不同形态的输入信号成为一种单一形态的信号,其特征在于,该处理电路包含一第一极性反转器,是用以接收一第一同步信号时,反转该第一同步信号的极性,以及输出一第二同步信号;一第二极性反转器,其中当接收一第一垂直同步信号时,该第二极性反转器反转该第一垂直同步信号的极性以及输出一第二垂直同步信号;一撷取电路,是用以从该第二同步信号中撷取出一第三垂直同步信号;一移除电路,是用以从该第二同步信号中移除该第三垂直同步信号;以及一选择电路,是用以输出该第二垂直同步信号或该第三垂直同步信号。20.如权利要求19所述的处理电路,其特征在于,还包含一检测电路,是用以检测是否有该第二垂直同步信号,其中当检测到该第二垂直同步信号时,该选择电路,因应于该检测电路输出该第二垂直同步信号,以及当该第二垂直同步信号未被检测到时,该选择电路输出该第三垂直同步信号。21.一种方法,是用以简化数种形态的输入信号成为一种单一形态的信号,其特征在于,该方法包含检测一第一垂直同步信号是否存在;接收一第一同步信号并且从该第一同步信号中撷取出一第二垂直同步信号;从该第一同步信号中移除该第二垂直同步信号;当该第一垂直同步信号存在时,输出该第一垂直同步信号;以及当该第一垂直同步信号不存在时,输出该第二垂直同步信号。22.如权利要求21所述的方法,其特征在于,还包含反转该第一同步信号的极性在实施该撷取步骤之前。23.如权利要求21所述的方法,其特征在于,还包含当一第一垂直同步信号存在时,在实施该检测步骤前,反转该第一垂直同步信号的极性。24.如权利要求21所述的方法,其特征在于,该撷取步骤包含以一低通滤波器从该第一同步信号中撷取该第二垂直同步信号。25.如权利要求21所述的方法,其特征在于,该移除步骤包含以一异或门接收该第一同步信号与该第二垂直同步信号以输出一输出水平同步信号。26.如权利要求25所述的方法,其特征在于,该撷取步骤包含在输出该输出水平同步信号之前从该输出水平同步信号中移除干扰脉波。全文摘要一种处理电路,是用以简化数种不同形态的同步信号成为一种单一形态的信号。该处理电路具有一第一极性反转器、一第二极性反转器、一撷取电路、一移除电路、一检测电路,以及一选择电路。撷取电路在一第一线上由一输入同步信号中撷取出一垂直同步成分。当一输入垂直同步信号存在于一第二线上时,选择电路输出此输入垂直同步信号,以及当输入垂直同步信号不存在于第二线上时,选择电路输出撷取自输入同步信号的垂直同步信号。文档编号G06F3/14GK1845063SQ20061007189公开日2006年10月11日申请日期2006年3月22日优先权日2005年4月7日发明者孙浩申请人:宏正自动科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1