复位系统和方法

文档序号:6614133阅读:259来源:国知局
专利名称:复位系统和方法
技术领域
本发明涉及复位技术,尤其涉及一种使处理器预知复位的技术。
技术背景在许多控制场合, 一般采用处理器对整个电路进行控制、响应或者信号处理。这种处理器一般是CPU、 DSP、单片机、FPGA等。现场电路在工作时,会遇到各种各样的意外,如电磁干扰、外接设备无 响应、通信非正常中断等。这时,处理器中正常运行的程序就会出现"跑飞" 的现象,即程序不能按照正常的顺序执行工作,控制整个电路,整个电路将 处于控制混乱状态。对于自动控制、运行的系统,如果不能及时发现和处理这种混乱状态将 会造成不可预计的后果,使得正常的控制以及通信都会长时间的中断,直到 有人发现,并复位、重起系统后,才能恢复正常的工作状态。为了在出现程序"跑飞,,的意外情况后,系统能够及时地重新复位,现 有技术中采用看门狗的技术来自动复位处理器,使得处理器自动重新恢复正 常控制程序。图l为采用看门狗技术自动复位处理器的电路示意图,包括处理器101、 看门狗电路102、与门103。在处理器101程序正常运行时,处理器101会每隔一段时间从IO端口向看 门狗电路102的清零端发送清零信号,看门狗电路102接收到清零信号后,将 计时器清零。当处理器101的程序因为受到干扰,或者外部设备故障等原因不能正常运 行时,处理器101的程序"跑飞"后,处理器101不能每隔一段时间从IO端口 向看门狗电路102的清零端发送清零信号。看门狗电路102的计时器由于不被 清零,所以会一直计时,直到溢出。看门狗电路102的计时器溢出后,会产生溢出信号,/人看门狗电路102的 溢出端口输出。 一般来说,这个溢出信号为低有效信号。该溢出信号与其它 各种复位源的低有效信号一同被送入与门。通过逻辑与的关系,只要这些与 门的输入信号中有 一个为低有效信号,与门就会输出 一个有效的复位触发信 号。该复位触发信号被送到看门狗电路102的复位触发端。看门狗电路102接 收到复位触发信号就会将自身的计时器清零,并从复位输出端口向处理器IOI 的复位端口输出复位信号,处理器101接收到该复位信号后,当即进行复位重 新启动。本发明人发现处理器的突然复位,会产生许多不利效果,比如导致不能 重新启动、记录数据丢失、无法保存出故障前的一些数据进行故障分析等等。 图2显示了一个处理器突然复位而无法重新启动的例子由于在处理器读 SDRAM存储器时,突然对处理器进行复位,使得总线被存储器控制,导致处 理器进行重新启动时,不能通过总线读取启动模块中的启动程序。所以在现有技术中由于处理器不能预知复位,导致不能在复位前采取应 急措施,比如保存数据、屏蔽中断、停止某些操作等,致使系统稳定性不高, 且分析复位故障原因困难。发明内容本发明实施例提供的复位系统和方法,使处理器能够预知复位,并完成 复位前的准备工作。一种处理器复位系统,包括处理器和看门狗模块,所述看门狗模块用于监测处理器的运行状况,并 当所述处理器异常时输出复位请求信号;所述处理器根据接收到的所述复位 请求信号准备复位;
第一延时模块,用于接收所述看门狗模块输出的复位请求信号,并输出 延时的复位触发信号;所述看门狗模块根据接收到的复位触发信号后,将看门狗模块的计时器 清零复位,并向所述处理器输出复位信号,所述处理器接收到所述复位信号 后进行复位。一种处理器复位系统,包括处理器和看门狗模块,所述看门狗模块用于监测处理器的运行状况,并 当所述处理器异常时输出复位请求信号;所述处理器根据接收到的所述复位 请求信号准备复位;第一延时模块,用于接收所述看门狗模块输出的复位请求信号,并输出 延时的复位触发信号;所述看门狗模块根据接收到的复位触发信号后,将看门狗模块的计时器 清零复位;所述处理器接收到所述第一延时模块输出的复位触发信号后,进行复位。 一种处理器复位系统,包括第一复位源,用于输出请求处理器复位的复位请求信号;延时模块,用于接收所述复位源输出的复位请求信号并延时输出复位信号 处理器,用于从所述复位源接收复位请求信号并从所述延时模块接收复 位信号,并根据所述复位请求信号准备复位,根据所述复位信号时进行复位。 一种处理器复位系统,包括第一复位源,用于输出请求处理器复位的复位请求信号;处理器,用于根据从所述复位源接收的复位请求信号准备复位,并在完成准备复位后,输出准备完毕信号;延时模块,用于接收到所述处理器输出的准备完毕信号后,输出复位信号;所述处理器接收到所述复位信号后,进行复位。一种处理器的复位方法,包括在复位源请求复位处理器时向所述处理器输入4^收复位请求信号,并延 迟设定时间后向所述处理器输入复位信号;所述处理器根据复位请求信号准备复位,并根据所述复位信号进行复位。 本发明实施例由于将复位源的复位信号送给处理器的中断,使得处理器 能够预知复位,使得处理器在被复位前,可以采取复位前的紧急措施,如保 存数据、中断某些工作等,可以保证系统的顺利重新启动,以及记录下复位 前的数据为定位复位故障提供有利依据,从而提高系统的稳定性,以及便于 分析故障原因。


图1为现有技术的看门狗复位处理器的电路示意图;图2为现有技术的复位方法应用实例电路示意图;图3a为本发明实施例一的复位系统结构示意图;图3b为本发明实施例一的多复位源的复位系统结构示意图;图3c为本发明实施例一的另一种复位系统结构示意图;图3d为本发明实施例一的复位方法流程图;图4a为本发明实施例二的复位系统结构示意图;图4b为本发明实施例二的复位系统另一种连接方式示意图;图4c为本发明实施例二的复位方法流程图;图5a为本发明实施例三的复位系统结构示意图;图5b为本发明实施例三的复位方法流程图;图6为本发明实施例四的复位系统结构示意图;图7为本发明实施例五的复位系统结构示意图。
具体实施例方式
本发明实施例提供的为处理器进行复位的方法,将复位源的复位信号送 给处理器的中断,使得处理器通过中断预先知道即将被复位,从而有时间可 以保存关键数据或者采取一些紧急措施。在延时一段时间后,看门狗将复位 信号送给处理器,处理器被复位。这样,保证了系统重新启动的可靠性以及 便于分析引起复位的原因。下面以具体实施例详细说明本发明提供的技术方案,其中实施例 一 为将 复位请求信号先通知处理器,然后经过延时后,再对处理器进行复位的方法和系统;实施例二为将看门狗溢出信号先送到处理器中断,使处理器预知复 位,然后将该溢出信号经过延时后生成复位信号再对处理器进行复位的方法 和系统;实施例三为采用逻辑门电路可以综合处理多个复位源的复位^"求信 号,并对其进行延时,使处理器能预知复位的方法和系统;实施例四为对于 系统有不同延时复位的需求而进行多次延时复位的方法和系统;实施例五在 复位系统中添加了复位源识别模块,使得处理器在复位前能获知是哪个复位 源引起请求复位。对于将复位请求信号进行延时,使处理器预知复位的其它 方法和原理在本发明权利要求保护范围之内,本领域技术人员根据实施例一、 二、三、四、五提供的技术方案可以轻易实现。 实施例一一种处理器预知复位的系统结构示意图如图3a所示,包括处理器301、 延时模块302。在处理器301的某个复位源因为某种原因需要处理器301复位,并通过 处理器的复位实现对复位源的复位的时候,比如外部设备故障需要复位,或 者看门狗溢出需要复位清零,这时这些复位源会输出一个有效信号一一复位 请求信号。该复位请求信号被送到处理器301的中断端,处理器301通过4妄收中断 端的输入信号知道有复位需求,从而预知复位,采取复位前措施,比如记录 中断源,保存数据,停止某些操作等。该复位请求信号同时还被送到延时模块302,延时模块302用于对复位请 求信号进行延时,输出延时的复位信号,并将该复位信号送到处理器301。该 延时模块302可以通过对复位请求信号的延时,使处理器301在收到复位信 号前,可以有充足的时间进行复位前的一些操作。该延时才喿作也可以在处理 器收到复位请求信号后复位进行前,由处理器通过延时模块来完成。处理器301在接收到该复位信号后,进行复位重新启动。对于有多个复位源的情况,可以增加逻辑门电路,如图3b所示,来对多 个逻辑源输出的复位请求信号进行逻辑运算,只要其中一个复位请求信号有 效,就输出有效的最终复位请求信号给处理器和延时模块。如图3c所示,本实施例还可以采用延时模块306在接收到处理器305的 准备完毕信号后,再输出复位信号,对处理器进行复位。具体连接方式如下当复位源因为某种原因需要处理器305复位,并对该复位源也进^f亍复位 的时候,输出一个有效信号一一复位请求信号。该复位请求信号被送到处理器305的中断端,处理器305通过接收中断 端的输入信号知道有复位需求,从而预知复位,釆取复位前措施。在处理器305完成复位前的操作后,通过IO端口向延时^t块306发送准 备完毕信号。延时模块306在接收到准备完毕信号后,输出延时的复位信号,并将该 复位信号送到处理器305的复位端。处理器301在接收到该复位信号后,进行复位重新启动。 本发明实施例实现处理器复位的方法的流程,如图3d所示,包括如下步骤步骤S310:复位源输出复位请求信号。复位源可以是处理器301控制的外部设备或者看门狗等,当这些外部设 备出现异常或者看门狗溢出需要复位处理器并对这些复位源或者看门狗也进 行复位时,就会输出复位请求信号。在现有的技术中,这些复位请求信号被而本发明实施例将该复位请求信号先送给处理器301的中断,使之预知复位。步骤S311:处理器301接收复位请求信号,预知复位,采取复位前^普施。 具体的复位前措施,本领域技术人员可以根据具体电路、具体情况、具体需求来完成复位前的工作。比如,对于想保存测试数据的情况,可以保存数据;对于重新启动时,必须要停止某些操作的情况,可以先停止某些操作等等。步骤S312:延时模块302接收复位请求信号,经延时后产生复位信号, 并输出给处理器301。步骤S313:处理器301接收到复位信号后进行复位。与现有技术不同的是,现有技术中是将此复位请求信号直接送给处理器 进行复位,而本发明实施例采用延时模块来延迟复位源发送的复位请求信号, 处理器通过中断获知了复位请求,得以在延时后的复位信号到来之前,可以 采取相应的复位前措施,如保存数据,停止某些操作,从而增加了系统的稳 健性,并为后续定位引起复位的原因提供了依据。本发明实施例由于还采用处理器通过中断接收复位源的复位请求信号 后,在完成复位前的准备工作后再通知延时模块输出复位信号的技术,使得 处理器预知复位后再被复位,所以处理器在被复位前,可以采取复位前的紧 急措施,如保存数据、中断某些工作等,从而保证系统的顺利重新启动,以 及记录下复位前的数据为定位引起复位的原因提供有利依据。实施例二一种处理器预知复位的系统结构示意图如图4a所示,包括处理器401、 看门狗模块402、延时模块404。在处理器401程序正常运行时,处理器401每隔一段时间从IO端口向看门 狗模块402的清零端发送清零信号。看门狗模块402接收到清零信号后,会将 计时器清零。
当处理器401的程序因为受到干扰,或者外部i殳备故障等原因不能正常 运行时,处理器401的程序"跑飞",导致处理器401不能每隔一段时间从IO 端口向看门狗模块402的清零端发送清零信号。看门狗模块402的计时器由 于不被清零,所以会一直计时,直到溢出,并输出溢出信号。该看门狗模块 402用于监测处理器的运行状况,既可以是内嵌于处理器401中,也可以是独 立的看门狗电路,其在所述处理器非正常运行时输出溢出信号,该信号即为 复位请求信号,此时,看门狗模块402即为处理器401的一个复位源。该溢出信号被送到处理器401的中断端,同时也被送到延时模块404的 输入端。处理器401接收到溢出信号后,产生中断响应。这时,处理器401通过 该溢出信号,预知即将被复位,立即采取复位前的紧急措施。比如,保存数 据,退出某些操作等。延时模块404在接收到溢出信号后,经过一段时间的延时,产生复位触 发信号,并将该复位触发信号送到看门狗模块402的复位触发端。该延时模 块404的实现可以是在可编程逻辑器件中,通过编程实现,也可以是一个硬 件电路。看门狗模块402在接收到复位触发信号后,将计时器清零,重新计时, 并从复位输出端输出复位信号。处理器401接收该复位信号,进行复位重新启动。此外,处理器401还可以不从看门狗模块402接收复位信号,而是直接 接收延时模块404输出的复位触发信号,进行复位重新启动,其具体的连接 示意图如图4b所示。需要指出的是看门狗模块并不特指看门狗芯片或电路, 而是泛指满足看门狗功能的单元。由于,处理器401在获知复位与进行复位之间有一段时间的延时,为处 理器401采取复位前的相应措施提供了时间。本发明实施例实现处理器复位的方法的流程,如图4c所示,包括如下步 骤在程序正常运行时步骤S411:发送清零信号给看门狗模块402。处理器401在正常运行程序时,会每隔一段时间发送清零信号给看门狗 模块402。步骤S412:看门狗模块的计时器清零。 看门狗模块接收到清零信号后,将计时器清零。 由于意外干扰等原因,处理器401的程序"跑飞"后 步骤S413:看门狗模块402的计时器溢出,输出溢出信号。 由于处理器401的程序"跑飞",不能给看门狗模块402发送清零信号,看门狗模块402的计时器一直计时,直到溢出。溢出后,看门狗模块402输出溢出信号。以上步骤为看门狗模块402监测处理器401的运行状况,当处理器401 不能正常运行时,看门狗模块402输出溢出信号,作为复位请求信号。 步骤S414:溢出信号触发处理器401的中断。溢出信号被送到处理器401的中断端,处理器401接收该溢出信号,该 溢出信号即为复位请求信号,用于触发处理器401的中断,准备复位。处理 器401接收到中断端的信号后,知道即将被复位,采取复位前的4晉施,比如 运行复位前的程序。所谓复位前的程序可以包括保存数据的程序,停止某些 操作的程序,或者设置某些变量的程序等。步骤S415:将溢出信号延时后,输出复位触发信号。执行步骤S414的同时,溢出信号被送到延时模块404,经过一段时间的 延时,输出复位触发信号。步骤S416:看门狗模块402接收到复位触发信号后,将计时器清零,并 输出复位信号到处理器401。看门狗模块402接收到复位触发信号后,将计时器清零,并输出复位信号到处理器401的复位端。本发明实施例由于采用将看门狗的溢出信号送给处理器的中断,使得处 理器在获知即将复位后,再进行复位的技术,使得处理器在被复位前,可以 采取复位前的紧急措施,如保存数据、中断某些工作等,从而保证系统的顺 利重新启动,以及记录下复位前的数据为定位引起复位的原因提供有利依据。实施例三本发明实施例的一种处理器复位系统结构示意图,如图5a所示,包括 处理器501、看门狗模块502、逻辑门模块503、延时模块504。在处理器501程序正常运行时,处理器501会每隔一段时间从IO端口向看 门狗模块502的清零端发送清零信号。看门狗模块502接收到清零信号后,会 将计时器清零。当处理器501的程序因为受到干扰,或者外部设备故障等原因不能正常运 行时,处理器501的程序"跑飞",导致处理器501不能每隔一段时间从IO端口 向看门狗模块502的清零端发送清零信号。看门狗模块502的计时器由于不被 清零,所以会一直计时,直到溢出。该看门狗模块502既可以是内嵌于处理器 501中,也可以是独立的看门狗电路。看门狗模块502的计时器溢出后,会产生溢出信号,从看门狗模块502 的溢出端口输出。该溢出信号与其它各种复位源输出的请求处理器进行复位 的信号一同被送入逻辑门模块503。在实际应用中,处理器的复位源很可能不止看门狗模块一个,对于其它 的意外情况而产生的信号,也可能需要处理器501进行复位。比如,出现过 压信号或者故障信号,表明系统出现了不正常情况,需要整个系统复位重新 启动。此时,需要对处理器501进行复位,处理器501复位后对整个系统进 行复位。所以,采用一个逻辑门模块503来综合这些复位源的信号,只要有一个 复位源的信号有效,逻辑门模块503就输出有效信号,作为复位请求信号。
逻辑门模块503可以由各种逻辑电路组成,比如与门、或门或者与门和 或门的逻辑组合。该逻辑门模块503用于将输入的复位源信号,其中包括看 门狗的溢出信号,作逻辑运算,只要这些复位源信号中有一个信号有效,逻 辑门模块503将输出复位请求信号。在实际应用中,输入的复位源信号可以 是高电平有效也可以是低电平有效,通过逻辑运算后,只要其中有一个信号 有效,逻辑门模块503就输出有效信号。同样,逻辑门模块503输出的信号 可以是高电平有效或者低电平有效,视具体处理器以及延时模块504接收的 信号的有效性而定。逻辑门模块503可以通过在可编程逻辑器件中编程来实 现,也可以采用分立器件组合而成。逻辑门模块503输出的复位请求信号被送到处理器501的中断端,同时 也被送到延时模块504的输入端。处理器501在接收到复位请求信号后,产生中断响应。这时,处理器501 通过该复位请求信号,预知即将被复位,立即采取复位前的紧急措施。比如, 保存数据,退出某些操作等。延时模块504在接收到复位请求信号后,经过一段时间的延时,产生复 位触发信号,并将该复位触发信号送到看门狗^t块502的复位触发端和处理 器501的复位端。延时模块504可以通过在可编程逻辑器件中编程来实现, 且可以与逻辑门模块503处于一个物理实体可编程逻辑器件中,也可以是由 延时器件搭建而成的电路。看门狗模块502在接收到延时模块504输出的复位触发信号后,将计时 器清零,重新计时。处理器501接收到延时模块504输出的复位触发信号,进行复位重新启动。此处,处理器的复位信号直接由延时模块504给出。在实际中,许多处 理器对复位信号的脉宽有一定要求,所以由延时模块输出的复位触发信号不 一定能够满足脉宽要求。这时采用实施例二中看门狗输出复位信号给处理器符合要求的脉宽;如果处理器对于复位信号的脉宽没有特殊要求,或者延时模块输出的信号能够满足处理器的复位信号的脉宽 要求,就可以采用本实施例的直接将延时模块输出的信号去复位处理器的方 法。不论采用何种方法,其目的都是在复位请求信号与复位信号之间产生延 时,便于处理器采取应急措施。本发明实施例实现处理器复位的方法的流程,如图5b所示,包括如下步骤步骤S512:有其它复位源信号输出请求复位的信号或者看门狗模块502 输出溢出信号。由于意外干扰等原因,系统的其它复位源产生了请求复位的有效信号或 者处理器501的程序"跑飞"导致看门狗模块502的计时器溢出,看门狗模 块502输出溢出信号。步骤S513:逻辑门模块503输出复位请求信号。步骤S512中的复位源的信号被送到逻辑门模块503的输入端,逻辑门模 块503经过逻辑运算,只要复位源信号中有一个信号有效,逻辑门模块503 就输出有效信号 一 一 复位请求信号。步骤S514:复位请求信号触发处理器501的中断。复位请求信号被送到处理器501的中断端,触发处理器501的中断。处 理器510接收到中断端的信号后,知道即将被复位,采取复位前的措施,比 如运行复位前的程序。所谓复位前的程序包括保存数据的程序,停止某些操 作的程序,或者设置某些变量的程序。步骤S515:将复位请求信号延时后,产生复位触发信号。与执行步骤S514的同时,复位请求信号被送到延时模块504,经过一段 时间的延时,输出复位触发信号。步骤S516:复位触发信号使看门狗模块502的计时器清零,并同时复位 处理器501。
复位触发信号送到看门狗模块502的复位触发端,看门狗模块502接收 到复位触发信号后,将计时器清零。复位触发信号还被送到处理器501的复 位端,复位处理器501。本发明实施例由于采用将复位源的有效信号先送到处理器的中断端,使 得处理器预知随后的复位,之后,经过一段时间的延时,再对处理器进行复 位的技术,使得处理器能够在被各种复位源复位前,有足够的时间采取一些 应急措施。实施例四在有些应用场合,不但要对复位信号进行延时,使处理器能预知该复位 信号,而且还有不同的复位信号延迟的需求。本发明实施例提供了一种通过 多次延时,复位处理器的系统结构,如图6所示,包括处理器601、看门狗 模块602、第一延时模块603、第二延时模块604、其它延时模块606以及逻 辑门模块607。在处理器601程序正常运行时,处理器601会每隔一段时间从IO端口向看 门狗模块602的清零端发送清零信号。看门狗模块602接收到清零信号后,会 将计时器清零。当处理器601的程序因为受到干扰,或者外部设备故障等原因不能正常运 行,导致处理器601的程序"跑飞"后,处理器601不能每隔一段时间从IO端 口向看门狗模块602的清零端发送清零信号。看门狗模块602的计时器由于不 被清零,所以会一直计时,直到溢出。该看门狗模块602既可以是内嵌于处理 器301中,也可以是独立的看门狗电路。看门狗模块602的计时器溢出后,会产生溢出信号,作为复位请求信号, 从看门狗模块602的溢出端口输出。该溢出信号与其它各种复位源输出的请 求处理器进行复位的信号 一 同被送入逻辑门模块607。在实际应用中,处理器的复位源很可能不止看门狗模块一个,对于其它 的意外情况而产生的信号,也可能需要处理器601进行复位并也对复位源进
行复位。所以,采用一个逻辑门模块607来综合这些复位源的信号,只要有一个 复位源的信号有效,逻辑门模块607就输出有效信号,作为复位请求信号。逻辑门模块607可以由各种逻辑电路组成,比如与门、或门或者与门和 或门的逻辑组合。该逻辑门模块607用于将输入的复位源信号,其中包括看 门狗的溢出信号,作逻辑运算,只要这些复位源信号中有一个信号有效,逻 辑门模块607将输出复位请求信号。在实际应用中,输入的复位源信号可以 是高电平有效也可以是低电平有效,通过逻辑运算后,只要其中有一个信号 有效,逻辑门模块607就输出有效信号。同样,逻辑门模块607输出的信号 可以是高电平有效或者低电平有效,视具体处理器以及第一延时模块603接 收的信号的有效性而定。逻辑门模块607可以通过在可编程逻辑器件中编程 来实现,也可以采用分立器件组合而成。逻辑门模块607输出的复位请求信号被送到处理器601的中断端,同时 也被送到第一延时模块603的输入端。处理器601在接收到复位请求信号后,产生中断响应。这时,处理器601 通过该复位请求信号,预知即将被复位,立即采取复位前的紧急措施。比如, 保存数据,退出某些4乘作等。第一延时模块603在接收到复位请求信号后,经过一段时间的延时,产 生第一延时信号。该第一延时信号被送到处理器601的部分复位端口。处理器601在接收 到部分复位端口信号之前,已经完成复位前的相应应急措施,进行部分复位。 这时,处理器601中的某些电路被复位,有些电路和引脚将不被复位。第一延时信号还被送到第二延时模块604的输入端,经过一段时间延时 后,第二延时模块604输出复位触发信号,将该复位触发信号送到看门狗模 块302的复位触发端。上述第一延时模块603和第二延时模块604可以通过 在可编程逻辑器件中编程实现,也可以通过硬件电路实现,延时的时间也可 以根据实际情况灵活设置,同时根据实际复位源的要求,还可以如图增加其它延时模块606或者第三延时模块,第四延时模块等,以满足系统对于不同延时时间的复位需求。看门狗模块602在接收到复位触发信号后,将计时器清零,重新计时, 并从复位输出端输出复位信号到处理器601的全局复位端口 。处理器601接收到全局复位信号,进行复位重新启动。在处理器601获知复位后,经过一段时间延时收到部分复位信号,该部 分复位信号只对处理器601中的部分电路或者引脚进4亍复位,再经过一^1时 间延时,收到全局信号。比如,当处理器601外接一 DDR2存储器605时, 处理器601必须先复位时钟使能信号CKE,中断对DDR2存储器605的有效 才喿作,然后经过两个以上的时钟周期再复位时钟信号CLK,即处理器601再 进行全局复位,这样DDR2存储器605中的数据才不会被破坏。所以在这样 的应用场合,就有了对多延时复位信号的要求。本发明由于釆用提供多种延时复位信号给处理器,使得处理器能够完成 复位前更为复杂的工作,提高了系统的稳健性,同时也为定位复位原因提供 了有力的依据。实施例五在多个复位源的场合,为了能使处理器在预知复位时,能区分是哪个复 位源发出的复位信号,本发明实施例提供了一种复位处理器的系统结构,如 图7所示,包括处理器701、延时模块702、逻辑门模块703以及复位源识 别模块704。当多个复位源中的某个复位源因为某种原因需要复位处理器701 ,并通过 复位处理器实现对复位源的复位的时候,该复位源会输出 一个有效信号。逻辑门模块703用于对每一个复位源输出的信号进行逻辑运算,在其中 一个信号有效时分别向所述第一延时模块和处理器输出复位请求信号。复位源识别模块704用于接收多个复位源输出的信号,并记录保存复位 源的复位信息。具体的,复位源识别模块704中保存了有关复位源的复位信息标识,该标识中对应每个复位源有一个标识位,当某个复位源输出有效的 请求信号时,比如输出一个正向跳变信号或者负向跳变信号时,复位源识别模块704就将该复位源对应的标识位置1或者置0,表示该复位源处于非正常 状态,即要求复位的状态。该复位源识别模块704可以是可编程逻辑器件, 如CPLD、 EPLD、 FPGA,也可以是由触发器或者锁存器等分立器件组成的电 路。处理器701的中断端接收逻辑门模块703输出的复位请求信号,预知复 位,并通过通信接口从复位源识别才莫块704中读取复位信息标识,并保存该 复位信息标识;处理器701在读取了复位信息标识后通过IO端向复位源识别 模块704发送信号,将复位信息标识复位到初始值,而该初始值即表示为复 位源均为正常状态。处理器701保存该复位信息标识,作为后续分析是哪个 复位源要求复位,定位出故障原因提供依据。该复位请求信号同时还被送到延时模块702,延时模块702用于对复位请 求信号进行延时,输出延时的复位信号,并将该复位信号送到处理器701。由 于该延时模块702对复位请求信号进行延时后才输出复位信号,使得处理器 701在收到复位信号前,可以有充足的时间进行复位前的一些操作。处理器 701在接收到该复位信号后,进行复位重新启动。同样的道理,对于实施例三、四也可以通过如本实施例添加复位源识别 模块的方法,使得处理器在复位前通过读取该复位信息标识得知是哪个复位 源要求复位。本发明实施例由于采用复位源识别模块在复位信息标识中记录下了是哪 个复位源发送有效的请求处理器复位的信号,处理器在复位前通过读取该复 位信息标识得知是哪个复位源要求复位,从而可以针对性地采取一些措施, 或者保存该复位信息标识后,用以分析故障原因。以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普
通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润 饰,这些改进和润饰也应视为本发明的保护范围。
权利要求
1、一种处理器复位系统,其特征在于,包括处理器和看门狗模块,所述看门狗模块用于监测处理器的运行状况,并当所述处理器异常时输出复位请求信号;所述处理器根据接收到的所述复位请求信号准备复位;第一延时模块,用于接收所述看门狗模块输出的复位请求信号,并输出延时的复位触发信号;所述看门狗模块根据接收到的复位触发信号后,将看门狗模块的计时器清零复位,并向所述处理器输出复位信号,所述处理器接收到所述复位信号后进行复位。
2、 如权利要求l所述的系统,其特征在于,所述处理器包括中断端和复 位端,所述中断端用于接收所述复位请求信号,所述复位端用于接收所述复 位信号。
3、 如权利要求l所述的系统,其特征在于,还包括 至少一个复位源,用于输出请求处理器复位的复位请求信号; 逻辑门模块,用于对所述看门狗模块和每一个复位源输出的复位请求信号进行逻辑运算,在其中一个复位请求信号有效时分别向所述第一延时模块 和处理器输出复位请求信号。
4、 如权利要求3所述的系统,其特征在于,还包括 复位源识别模块,用于接收所述看门狗模块和每一个复位源输出的复位请求信号,并根据接收的复位请求信号设置复位信息标识中的标识位;所述 标识位对应不同的复位源;以及,所述处理器从所述复位源识别模块获得所述复位信息标识后,向所述复 位源识别模块发送信号,将复位信息标识复位到初始值。
5、 如权利要求l、 2、 3或4所述的系统,其特征在于,还包括 至少一个第二延时模块,所述至少一个第二延时才莫块连接于所述第一延 时模块与所述看门狗模块之间,每一个第二延时模块分别用于对所述复位请 求信号进行延时后输出不同延时等级的复位信号。
6、 一种处理器复位系统,其特征在于,包括处理器和看门狗模块,所述看门狗模块用于监测处理器的运行状况,并 当所述处理器异常时输出复位请求信号;所述处理器根据接收到的所述复位 请求信号准备复位;第一延时模块,用于接收所述看门狗模块输出的复位请求信号,并输出延时的复位触发信号;所述看门狗模块根据接收到的复位触发信号后,将看门狗模块的计时器 清零复位;所述处理器接收到所述第一延时模块输出的复位触发信号后,进行复位。
7、 如权利要求6所述的系统,其特征在于,所述处理器包括中断端和复 位端,所述中断端用于接收所述复位请求信号,所述复位端用于接收所述复 位触发信号。
8、 如权利要求6所述的系统,其特征在于,还包括至少一个复位源,用于输出请求处理器复位的复位请求信号; 逻辑门模块,用于对所述看门狗模块和每一个复位源输出的复位请求信号进行逻辑运算,在其中一个复位请求信号有效时分别向所述第一延时模块和处理器输出复位请求信号。
9、 如权利要求8所述的系统,其特征在于,还包括 复位源识别模块,用于接收所述看门狗模块和每一个复位源输出的复位请求信号,并根据接收的复位请求信号设置复位信息标识中的标识位;所述 标识位对应不同的复位源;以及,所述处理器从所述复位源识别模块获得所述复位信息标识后,向所述复 位源识别模块发送信号,将复位信息标识复位到初始值。
10、 如权利要求6、 7、 8或9所述的系统,其特征在于,还包括 至少一个第二延时模块,所述至少一个第二延时模块连接于所述第一延 时模块与所述看门狗模块之间,每一个第二延时模块分别用于对所述复位请 求信号进行延时后输出不同延时等级的复位信号。
11、 一种处理器复位系统,其特征在于,包括第一复位源,用于输出请求处理器复位的复位请求信号;延时模块,用于接收所述复位源输出的复位请求信号并延时输出复位信处理器,用于从所述复位源接收复位请求信号并从所述延时模块接收复 位信号,并根据所述复位请求信号准备复位,根据所述复位信号时进行复位。
12、 如权利要求11所述的系统,其特征在于,所述处理器包括中断端和 复位端,所述中断端用于接收所述复位请求信号,所述复位端用于接收所述 复位信号。
13、 如权利要求11所述的系统,其特征在于,还包括 至少一个第二复位源,用于输出请求处理器复位的复位请求信号; 逻辑门模块,用于接收所述第一复位源和第二复位源输出的复位请求信号,并根据所述复位请求信号进行逻辑运算,在其中一个复位请求信号有效 时输出复位请求信号。
14、 如权利要求13所述的系统,其特征在于,还包括 复位源识别模块,用于接收所述第一复位源和第二复位源输出的复位请求信号,并根据接收的复位请求信号设置复位信息标识中的标识位;所述标 识位对应不同的复位源;以及,所述处理器从所述复位源识别模块获得所述复位信息标识后,向所述复 位源识别模块发送信号,将复位信息标识复位到初始值。
15、 一种处理器复位系统,其特征在于,包括 第一复位源,用于输出请求处理器复位的复位请求信号;处理器,用于根据从所述复位源接收的复位请求信号准备复位,并在完成准备复位后,输出准备完毕信号;延时模块,用于接收到所述处理器输出的准备完毕信号后,输出复位信 号;所述处理器接收到所述复位信号后,进行复位。
16、 一种处理器的复位方法,其特征在于,包括在复位源请求复位处理器时向所述处理器输入接收复位请求信号,并延 迟设定时间后向所述处理器输入复位信号;所述处理器根据复位请求信号准备复位,并根据所述复位信号进行复位。
17、 如权利要求16所述的方法,其特征在于,将所述复位请求信号分别 延时不同的时间后输出不同延时等级的复位信号。
全文摘要
本发明涉及复位技术,尤其涉及一种使处理器预知复位的技术。一种处理器复位系统,包括处理器和看门狗模块,所述看门狗模块用于监测处理器的运行状况,并当所述处理器异常时输出复位请求信号;所述处理器根据接收到的所述复位请求信号准备复位;第一延时模块,用于接收所述看门狗模块输出的复位请求信号,并输出延时的复位触发信号;所述看门狗模块根据接收到的复位触发信号后,将看门狗模块的计时器清零复位,并向所述处理器输出复位信号,所述处理器接收到所述复位信号后进行复位。使得处理器在被复位前,可以采取复位前的紧急措施,保证系统的顺利重新启动,从而提高系统的稳定性,以及便于分析故障原因。
文档编号G06F1/24GK101149636SQ200710181570
公开日2008年3月26日 申请日期2007年10月23日 优先权日2007年10月23日
发明者徐海东 申请人:华为技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1