具感测功能的显示面板模块及相关驱动方法

文档序号:6376285阅读:101来源:国知局
专利名称:具感测功能的显示面板模块及相关驱动方法
具感测功能的显示面板模块及相关驱动方法
技术领域
本发明相关于一种具感测功能的显示面板模块及相关驱动方法,尤指一种可增加画素充电时间或重置时间的触控显示面板模块及相关驱动方法。
背景技术
在现今各式消费性电子产品市场中,个人数字助理(personal digitalassistant, PDA)、移动电话(mobile Phone)及笔记型电脑(notebook)等可携式电子产品乃至于个人电脑、数字·家电系统皆已逐渐使用触控屏幕(touch display panel)作为使用者与电子装置间的数据沟通界面工具。使用触控屏幕时,使用者可直接通过屏幕上显示的物件进行操作与下达指令,提供使用者更人性化的操作界面。此外电子产品的设计皆以轻、薄、短、小为方向,因此在产品设计上希望能节省如按键、键盘、滑鼠等传统输入装置的设置空间,因此搭配触控式屏幕的显示装置已逐渐成为各式电子产品的关键零组件之一。依据触控面板与显示面板的整合方式不同,触控显示面板可大致区分为外挂式触控显示面板以及内嵌式触控显示面板。在外挂式触控显示面板的架构中,触控面板与显示面板系分开独立制作,且触控面板系贴附在显示面板的表面;在内嵌式触控显示面板的架构中,触控面板系与显示面板整合制作,例如触控感测阵列与触控信号读取线系制作于显示面板的内部。内嵌式触控显示面板由于具有厚度薄、透光率高和制造成本低的优点,已逐渐成为触控显示面板的主流产品。现有的内嵌式触控屏幕技术系将一感测元件,如光感测元件,整合至薄膜晶体管(thin film transistor, TFT)阵列中,也就是将一光感测元件与现有的薄膜晶体管整合于同一个画素内,并通过不同的驱动信号以及检测信号,以在同一个画素的中同时达到显示以及检测触控的效果。现有感测单元包含一读取TFT开关和一重置TFT开关当应用在小尺寸触控面板时,薄膜晶体管的开关时间足够,信号读取和电位重置可轻易达成;当应用在大尺寸触控面板时,容易因为电阻-电容延迟(RC delay)而造成信号读取时间和电位重置时间不足的情形,因此会降低触控显示面板的感测能力。

发明内容本发明提供一种具感测功能的显示面板模块,其包含多个画素;多个栅极线,分别电性耦接所述画素,用来提供多个栅极控制信号以控制所述画素更新;多条数据线,分别电性耦接于所述画素,用来提供所述画素的画素电压;以及感测单元。感测单元包含信号读取线;储存单元,电性耦接于检测点;读取单元,电性耦接于检测点和信号读取线之间,信号读取线通过读取单元接收检测点的电位;以及重置单元,电性耦接于检测点,用以重置储存单元。其中,在一感测周期内信号读取线系通过读取单元来接收检测点的电位,并通过重置单元来重置储存单元,且在感测周期内重置单元重置储存单元的时间总长度大于每一画素的每一次更新时间。本发明另提供一种具感测功能的显示面板模块,其包含多个画素;多个栅极线,分别电性耦接所述画素,分别用来提供多个栅极控制信号以控制所述画素更新;多条数据线,分别电性耦接所述画素,用来提供所述画素的画素电压;以及第一感测单元。第一感测单元包含第一信号读取线;第一储存单元,电性耦接于第一检测点;第一读取单元,电性耦接于第一检测点和第一信号读取线之间且电性耦接所述栅极线中的一第一栅极线,用以根据第一栅极线提供的栅极控制信号来控制第一信号读取线接收第一检测点的电位;以及第一重置单元,电性耦接于第一检测点及所述栅极线中的第二栅极线,用以根据第二栅极线提供的栅极控制信号来重置第一储存单元。其中,所述栅极线中的每一栅极线所提供的栅极控制信号的致能时段与所述栅极线中的至少一其它栅极线的致能时段全部或部分重叠,且该第一栅极线的提供的栅极控制信号的致能时段与该第二栅极线提供的栅极控制信号的致能时段不重叠。本发明另提供一种具感测功能的显示面板模块的驱动方法,包含在第一时段内,依据第一栅极控制信号控制第一列画素更新,且依据第一栅极控制信号控制感测单元使信号读取线接收感测单元提供的感测信号;在第一时段之后的第二时段内,依据第二栅极控制信号控制第二列画素更新,且依据第二栅极控制信号来重置感测单元;在第二时段内,依 据第三栅极控制信号控制第三列画素更新,且依据第三栅极控制信号来重置感测单元;在第二时段之后的第三时段内,通过第四栅极控制信号控制第一列画素再次更新,且通过第四栅极控制信号控制信号读取线接收感测单元提供的感测信号。本发明另提供一种具感测功能的显示面板模块的驱动方法,包含在第一时段内,依据第一栅极控制信号控制第一列画素更新,且依据读取控制线信号控制第一信号读取线接收第一感测单元提供的感测信号;在第二时段内,依据第二栅极控制信号控制第二列画素更新,其中该第二时段该第一时段全部或部分重叠;以及在第二时段之后的第三时段内,通过第三栅极控制信号控制第三列画素更新,且通过第三栅极控制信号控制第一感测单元以重置第一感测单元。本发明另提供一种具感测功能的显示面板模块的驱动方法,包含在第一时段内,依据第一栅极控制信号控制第一列画素更新,且依据第一栅极控制信号控制感测单元使信号读取线接收感测单元提供的感测信号;在第一时段内,依据第二栅极控制信号控制第二列画素更新,且依据第二栅极控制信号控制感测单元使信号读取线接收感测单元提供的感测信号;在第一时段之后的第二时段内,依据第三栅极控制信号控制第三列画素更新,且依据第三栅极控制信号来重置感测单元;在第二时段之后的第三时段内,通过第四栅极控制信号控制第一列画素再次更新,且通过第四栅极控制信号控制信号读取线接收感测单元提供的感测信号。

图I至图6为本发明实施例中具感测功能的显示面板模块结构和运作的示意图。图7A至7C为本发明中电容式储存单元实施例的示意图。主要元件符号说明11 16感测单元21 27读取单元31 37重置单元
101 106显示面板模块DL1-DLm数据线GL1-GLn栅极线PX画素N、N1、N2检测点SL、SL1、SL2信号读取线ST、ST1、ST2储存单元TR1、TR2、TS1、TS2 晶体管
具体实施方式图I至图6为本发明实施例中具感测功能的显示面板模块101 106结构和运作的示意图。显示面板模块101 106各包含多个画素PX、多条数据线DL1 DLm,以及多条栅极线GL1 GLn (M和N为正整数)。每一画素PX电性耦接于一相对应的数据线和一相对应的栅极线。数据线DL1 DLm分别用来提供每一行画素的画素电压,而栅极线GL1 GLn分别用来提供多个栅极控制信号G1 Gn以控制每一列画素更新。显示面板模块101 106分别包含感测单元11 16,可在一感测周期内进行信号读取和电位重置,以判断是否发生触碰事件。在图I右方所示的实施例中,每一感测单元11包含信号读取线SL、储存单元ST、读取单元21,以及重置单元31。每一储存单元ST电性耦接于检测点N,可储存检测点N的电位。读取单元21包含晶体管TR1,其第一端电性耦接于信号读取线SL,第二端电性耦接于检测点N,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi (i为I和N之间的整数)。重置单元31包含两晶体管TSl和TS2 :晶体管TSl的第一端电性耦接于检测点N,第二端用来接收重置信号Si,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+1 ;晶体管TS2的第一端电性耦接于检测点N,第二端用来接收重置信号Si+1,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+2。信号读取线SL可通过读取单元21来接收检测点N的电位,并传送相对应的感测信号SENSE。在一感测周期结束前,重置单元31可重置储存单元ST的电位,使其能再次储存检测点N的电位以在下一感测周期内进行信号读取。图I左方显示了显示面板模块101运作时的时序图。栅极控制信号G1 Gn依序致能以更新个别电性耦接于栅极线GL1 GLn的画素。在栅极控制信号Gi致能的时段,信号读取线SL可通过晶体管TRl来接收检测点N的电位,重置单元31可通过晶体管TS2来重置相对应的储存单元ST ;在栅极控制信号Gi+1致能的时段,重置单元31可通过晶体管TSl来重置相对应的储存单元ST。举例而言,针对栅极端电性耦接至栅极线GL1的晶体管TR1,信号读取线SL会在栅极控制信号G1致能的时段通过晶体管TRl来接收检测点N的电位;针对栅极端电性耦接至栅极线GL2的晶体管TS1,其会在栅极控制信号G2致能的时段重置相对应的储存单元ST ;针对栅极端电性耦接至栅极线GL3的晶体管TRl和TS2,信号读取线SL会在栅极控制信号G3致能的时段通过晶体管TRl来接收检测点N的电位,而晶体管TS2 会在栅极控制信号G3致能的时段重置相对应的储存单元ST,依此类推。因此,在本发明第一实施例的显示面板模块101之一感测周期内,感测单元11会进行一次信号读取和两次电位重置读取线SL每次通过读取单元21接收检测点N的电位的时间为T,读取总时间长度为T ;重置单元31每次重置储存单元ST的时间为T,重置总时间长度为2T,其中T代表每一画素PX的每一次更新时间。在图2右方所示的实施例中,每一感测单元12包含信号读取线SL、储存单元ST、读取单元22,以及重置单元32。每一储存单元ST电性耦接于检测点N,可储存检测点N的电位。读取单元22包含两晶体管TRl和TR2 :晶体管TRl的第一端电性耦接于信号读取线SL,第二端电性耦接于检测点N,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi (i为I和N之间的整数);晶体管TR2的第一端电性耦接于信号读取线SL,第二端电性耦接于检测点N,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+1。重置单元31包含两晶体管TSl和TS2 :晶体管TSl的第一端电性耦接于检测点N,第二端用来接收重置信号Si+1,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+2 ;晶体管TS2的第一端电性耦接于检测点N,第二端用来接收重置信号Si+2,而控制端电性耦接于栅 极线GL1 GLn中一相对应的栅极线GLi+3。信号读取线SL可通过读取单元22来接收检测点N的电位,并传送相对应的感测信号SENSE。在一感测周期结束前,重置单元32可重置储存单元ST的电位,使其能再次储存检测点N的电位以在下一感测周期内进行信号读取。图2左方显示了显示面板模块102运作时的时序图。栅极控制信号G1 Gn依序致能以更新个别电性耦接于栅极线GL1 GLn的画素。在栅极控制信号Gi致能的时段,信号读取线SL可通过晶体管TRl来接收检测点N的电位,重置单元32可通过晶体管TS2来重置相对应的储存单元ST ;在栅极控制信号Gi+1致能的时段,信号读取线SL可通过晶体管TR2来接收检测点N的电位;在栅极控制信号Gi+2致能的时段,重置单元32可通过晶体管TSl来重置相对应的储存单元ST。举例而言,针对栅极端电性耦接至栅极线GL1的晶体管TRl,信号读取线SL会在栅极控制信号G1致能的时段通过晶体管TRl来接收检测点N的电位;针对栅极端电性耦接至栅极线GL2的晶体管TR2,信号读取线SL会在栅极控制信号G2致能的时段通过晶体管TR2来接收检测点N的电位;针对栅极端电性耦接至栅极线GL3的晶体管TS1,其会在栅极控制信号G3致能的时段重置相对应的储存单元ST ;针对栅极端电性耦接至栅极线GL4的晶体管TS2和TR1,信号读取线SL会在栅极控制信号G4致能的时段通过晶体管TRl来接收检测点N的电位,而晶体管TS2会在栅极控制信号G4致能的时段重置相对应的储存单元ST,依此类推。因此,在本发明第二实施例的显示面板模块102的一感测周期内,感测单元12会进行两次信号读取和两次电位重置读取线SL每次通过读取单元22接收检测点N的电位的时间为T,读取总时间长度为2T ;重置单元32每次重置储存单元ST的时间为T,重置总时间长度为2T,其中T代表每一画素PX的每一次更新时间。在图3右方所示的实施例中,每一感测单元13包含信号读取线SL、储存单元ST、读取单元23,以及重置单元33。每一储存单元ST电性耦接于检测点N,可储存检测点N的电位。读取单元23包含晶体管TR1,其第一端电性耦接于信号读取线SL,第二端电性耦接于检测点N,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi (i为I和N之间的整数)。重置单元33包含晶体管TS1,其第一端电性耦接于检测点N,第二端用来接收重置信号Si+1,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+2。信号读取线SL可通过读取单元23来接收检测点N的电位,并传送相对应的感测信号SENSE。在一感测周期结束前,重置单元33可重置储存单元ST的电位,使其能再次储存检测点N的电位以在下一感测周期内进行信号读取。图3左方显示了显示面板模块103运作时的时序图。栅极控制信号G1 Gn依序致能以更新个别电性耦接于栅极线GL1 GLn的画素。每一栅极控制信号致能的时段大于每一画素PX的每一次实际更新时间T,且至少和其它一栅极控制信号致能的时段互相重叠,重叠致能时段的长度至少为每一画素PX的每一次实际更新时间T。在栅极控制信号Gi致能的时段,信号读取线SL可通过晶体管TRl来接收检测点N的电位;在栅极控制信号Gi+2致能的时段,信号读取线SL可通过晶体管TRl来接收检测点N的电位,且重置单元33可通过晶体管TSl来重置相对应的储存单元ST。举例而言,针对栅极端电性耦接至栅极线GL1的晶体管TRl,信号读取线SL会在栅极控制信号G1致能的时段通过晶体管TRl来接收检测点N的电位;针对栅极端电性耦接至栅极线GL3的晶体管TRl和TSl,信号读取线SL会在栅极控制信号G3致能的时段通过晶体管TRl来接收检测点N的电位,而晶体管TS I会在栅极控制信号G3致能的时段重置相对应的储存单元ST,依此类推。因此,在本发明第三实施例的显示面板模块103的一感测周期内,感测单元13会进行一次信号读取和一次电位重置,且读取总时间长度和重置总时间长度可大于T (例如2T)。
在图4右方所示的实施例中,每一感测单元14包含信号读取线SL、感测扫描线(W1 Wp其中之一,P为正整数)、储存单元ST、读取单元24,以及重置单元34。每一储存单元ST电性耦接于一检测点N,可储存检测点N的电位。读取单元24包含晶体管TR1,其第一端电性耦接于信号读取线SL,第二端电性耦接于检测点N,而控制端电性耦接于一相对应的感测扫描线Wj (j为I和P之间的整数)。重置单元34包含晶体管TS1,其第一端电性耦接于检测点N,第二端用来接收重置信号Sp而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLit5信号读取线SL可通过读取单元24来接收检测点N的电位,并传送一相对应的感测信号SENSE。在一感测周期结束前,重置单元34可重置储存单元ST的电位,使其能再次储存检测点N的电位以在下一感测周期内进行信号读取。图4左方显示了显示面板模块104运作时的时序图。栅极控制信号G1 Gn依序致能以更新个别电性耦接于栅极线GL1 GLn的画素。每一栅极控制信号致能的时段等于每一画素PX的每一次实际更新时间T,且彼此互相不重叠。每一感测扫描线致能的时段不小于每一画素PX的每一次实际更新时间T,且彼此互相不重叠。在感测扫描线Wj致致能的时段(可大于每一画素PX的每一次实际更新时间T),信号读取线SL可通过晶体管TRl来接收检测点N的电位;在栅极控制信号Gi致能的时段,重置单元31可通过晶体管TSl来重置相对应的储存单元ST。举例而言,针对栅极端电性耦接至感测扫描线%的晶体管TR1,信号读取线SL会在感测扫描线W1致能的时段通过晶体管TRl来接收检测点N的电位;针对栅极端电性耦接至感测扫描线W2的晶体管TRl和TSl,信号读取线SL会在感测扫描线W2致能的时段通过晶体管TRl来接收检测点N的电位,而晶体管TSl会在感测扫描线W2致能的时段重置相对应的储存单元ST,依此类推。因此,在本发明第四实施例的显示面板模块104之一感测周期内,感测单元14会进行一次信号读取和一次电位重置,且读取总时间长度可大于T (例如2T)。在图5右方所示的实施例中,每一行画素系通过两数据线来接收画素电压,而每一感测单元15包含信号读取线SL、储存单元ST、读取单元25,以及重置单元35。每一储存单元ST电性耦接于检测点N,可储存检测点N的电位。读取单元25包含晶体管TRl,其第一端电性耦接于信号读取线SL,第二端电性耦接于检测点N,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi (i为I和N之间的整数)。重置单元35包含晶体管TS1,其第一端电性耦接于检测点N,第二端用来接收重置信号Si+1,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+2。信号读取线SL可通过读取单元25来接收检测点N的电位,并传送相对应的感测信号SENSE。在一感测周期结束前,重置单元35可重置储存单元ST的电位,使其能再次储存检测点N的电位以在下一感测周期内进行信号读取。图5左方显示了显示面板模块105运作时的时序图。栅极控制信号G1 Gn依序致能以更新个别电性耦接于栅极线GL1 GLn的画素。每一栅极控制信号致能的时段大于每一画素PX的每一次实际更新时间T,且至少和其它一栅极控制信号致能的时段完全重 叠。如此,当通过一数据线提供画素电压时,至少两栅极控制信号为致能时段。在栅极控制信号Gi致能的时段,信号读取线SL可通过晶体管TRl来接收检测点N的电位,且重置单元35可通过晶体管TSl来重置相对应的储存单元ST。举例而言,针对栅极端电性耦接至栅极线GL1的晶体管TR1,信号读取线SL会在栅极控制信号G1致能的时段通过晶体管TRl来接收检测点N的电位;针对栅极端电性耦接至栅极线GL3的晶体管TRl和TS1,信号读取线SL会在栅极控制信号G3致能的时段通过晶体管TRl来接收检测点N的电位,而晶体管TSl会在栅极控制信号G3致能的时段重置相对应的储存单元ST,依此类推。因此,在本发明第五实施例的显示面板模块105之一感测周期内,感测单元15会进行一次信号读取和一次电位重置,且读取总时间长度可大于T (例如2T)。在图6右方所示的实施例中,每一行画素系通过两数据线来接收画素电压,而每一感测单元16包含两信号读取线SLl和SL2、两储存单元STl和ST2、两读取单元26和27,以及两重置单元36和37。储存单元STl和ST2分别电性耦接于检测点NI和N2,可分别储存检测点NI和N2的电位。读取单元26包含一晶体管TR1,其第一端电性耦接于信号读取线SLl,第二端电性耦接于检测点NI,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi (i为I和N之间的整数)。读取单元27包含一晶体管TR2,其第一端电性耦接于信号读取线SL2,第二端电性耦接于检测点N2,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+1。重置单元36包含一晶体管TS 1,其第一端电性耦接于检测点NI,第二端用来接收一重置信号Si+1,而控制端电性耦接于栅极线GLi+2。重置单元37包含一晶体管TS2,其第一端电性耦接于检测点N2,第二端用来接收一重置信号Si+2,而控制端电性耦接于栅极线GL1 GLn中一相对应的栅极线GLi+3。信号读取线SLl可通过读取单元26来接收检测点NI的电位,并传送一相对应的感测信号SENSE1。信号读取线SL2可通过读取单元27来接收检测点N2的电位,并传送一相对应的感测信号SENSE2。在一感测周期结束前,重置单元36和37可重置储存单元ST的电位,使其能再次储存检测点N的电位以在下一感测周期内进行信号读取。图6左方显示了显示面板模块106运作时的时序图。栅极控制信号G1 Gn依序致能以更新个别电性耦接于栅极线GL1 GLn的画素。每一栅极控制信号致能的时段大于每一画素PX的每一次实际更新时间T,且至少和其它一栅极控制信号致能的时段完全重叠。在栅极控制信号Gi致能的时段,信号读取线SLl可通过晶体管TRl来接收检测点NI的电位,且重置单元36可通过晶体管TSl来重置相对应的储存单元ST ;在栅极控制信号Gi+1致能的时段,信号读取线SL2可通过晶体管TR2来接收检测点N2的电位,且重置单元36可通过晶体管TSl来重置相对应的储存单元ST。举例而言,针对栅极端电性耦接至栅极线GL1的晶体管TR1,信号读取线SLl会在栅极控制信号G1致能的时段通过晶体管TRl来接收检测点N的电位;针对栅极端电性耦接至栅极线GL2的晶体管TR2,信号读取线SL2会在栅极控制信号G2致能的时段通过晶体管TR2来接收检测点N的电位;针对栅极端电性耦接至栅极线GL3的晶体管TRl和TS1,信号读取线SLl会在栅极控制信号G3致能的时段通过晶体管TRl来接收检测点N的电位,而晶体管TSl会在栅极控制信号G3致能的时段重置相对应的储存单元STl ;针对栅极端电性耦接至栅极线GL4的晶体管TR2和TS2,信号读取线SL2会在栅极控制信号G4致能的时段通过晶体管TR2来接收检测点N的电位,而晶体管TS2会在栅极控制信号G4致能的时段重置相对应的储存单元ST2,依此类推。因此,在本发明第六实施例的显示面板模块106的一感测周期内,感测单元15会进行一次信号读取和一次电位重置,且读取总时间长度和重置总时间长度皆可大于T (例如2T)。 在本发明实施例中,储存单元ST、STl和ST2可包含电容式、光学式、电阻式或感压式元件,亦即可储存触碰事件造成的电容、光强度、电阻或电压变化。图7A 7C显示了电容式储存单元的实施例。然而,图7A 7C并不限定本发明的范畴。在本发明各实施例中,图I至图6中的晶体管TRl和TR2可为薄膜晶体管开关或其它具类似功能的元件,晶体管TSl可为光电晶体管(photo transistor)开关,而晶体管TS2可为薄膜晶体管开关、光电晶体管开关。上述仅为本发明的实施例,并不限定本发明的范畴。在本发明各实施例中,感测单元可设置在画素阵列的一侧、同时设置在画素阵列的两侧,或是设置在画素阵列中。图I至图6所示感测单元11 16的位置仅为本发明的实施例,并不限定本发明的范畴。本发明提供一种具内嵌式感测器的显示面板模块,利用多个读取单元、多个重置单元或延长栅极驱动信号的致能时段,使得在每一感测周期内总读取时间长度或总重置时间长度大于每一画素的每一次更新时间,进而提升触控显示面板的感测能力。以上所述仅为本发明的较佳实施例,凡依本发明申请栅极控制信号依序致能以更新个别耦接该第一栅极线、该第二栅极线及该第三栅极线的画专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。
权利要求
1.一种具感测功能的显示面板模块,其包含 多个画素; 多个栅极线,分别电性耦接所述画素,用来提供多个栅极控制信号以控制所述画素更新; 多条数据线,分别电性耦接于所述画素,用来提供所述画素的画素电压;以及 一感测单元,其包含 一信号读取线; 一储存单元,电性耦接于一检测点; 一读取单元,电性耦接于该检测点和该信号读取线之间,该信号读取线通过该读取单元接收该检测点的电位;以及 一重置单元,电性耦接于该检测点,用以重置该储存单元; 其中,在一感测周期内该信号读取线系通过该读取单元来接收该检测点的电位,并通过该重置单元来重置该储存单元,且在该感测周期内该重置单元重置该储存单元的总时间长度大于每一画素的每一次更新时间。
2.根据权利要求I所述的显示面板模块,其特征在于 该读取单元包含一第一晶体管,其包含 一第一端,电性耦接于该信号读取线; 一第二端,电性耦接于该检测点;以及 一控制端,电性耦接于所述栅极线中的一第一栅极线,用以接收该第一栅极线提供的栅极控制信号; 该重置单元包含 一第二晶体管,其包含 一第一端,电性耦接于该检测点; 一第二端,用以接收一第一重置信号;以及 一控制端,电性耦接于所述栅极线中的一第二栅极线,用以接收该第二栅极线提供的栅极控制信号;以及 一第三晶体管,其包含 一第一端,电性耦接于该检测点; 一第二端,用以接收一第二重置信号;以及 一控制端,电性耦接于所述栅极线中的一第三栅极线,用以接收该第三栅极线提供的栅极控制信号; 该第一栅极线、该第二栅极线及该第三栅极线提供的栅极控制信号依序致能以更新个别电性耦接于该第一栅极线、该第二栅极线及该第三栅极线的画素; 在该第二栅极线提供的栅极控制信号致能的时段,该重置单元通过该第二晶体管来重置该储存单元;且 在该第三栅极线提供的栅极控制信号致能的时段,该重置单元通过该第三晶体管来重置该储存单元。
3.根据权利要求2所述的显示面板模块,其特征在于,该第二晶体管为一光电晶体管开关,而该第三晶体管为一光电晶体管开关或一薄膜晶体管开关。
4.根据权利要求I所述的显示面板模块,其特征在于 该读取单元包含 一第一晶体管,包含 一第一端,电性耦接于该信号读取线; 一第二端,电性耦接于该检测点;以及 一控制端,电性耦接于所述栅极线中的一第一栅极线,用以接收该第一栅极线提供的栅极控制信号;以及 一第二晶体管,包含 一第一端,电性耦接于该信号读取线; 一第二端,电性耦接于该检测点;以及 一控制端,电性耦接于所述栅极线中的一第二栅极线,用以接收该第二栅极线提供的栅极控制信号;且该重置单元包含 一第三晶体管,包含 一第一端,电性耦接于该检测点; 一第二端,用以接收一第一重置信号;以及 一控制端,电性耦接于所述栅极线中的一第三栅极线,用以接收该第三栅极线提供的栅极控制信号;以及 一第四晶体管,包含 一第一端,电性耦接于该检测点; 一第二端,用以接收一第二重置信号;以及 一控制端,电性耦接于该所述栅极线中的一第四栅极线,用以接收该第四栅极线提供的栅极控制信号; 该第一栅极线、该第二栅极线、该第三栅极线及该第四栅极线提供的栅极控制信号依序致能以更新个别电性耦接该第一栅极线、该第二栅极线、该第三栅极线及该第四栅极线的画素; 在该第三栅极线提供的栅极控制信号致能的时段,该重置单元通过该第三晶体管来重置该储存单元;且 在该第四栅极线提供的栅极控制信号致能的时段,该重置单元通过该第四晶体管来重置该储存单元。
5.根据权利要求4所述的显示面板模块,其特征在于,该第一晶体管和该第二晶体管为薄膜晶体管开关,该第三晶体管为一光电晶体管开关,而该第四晶体管为一光电晶体管开关或一薄膜晶体管开关。
6.根据权利要求I所述的显示面板模块,其特征在于 该读取单元包含一第一晶体管,其包含 一第一端,电性耦接于该信号读取线; 一第二端,电性耦接于该检测点;以及 一控制端,电性耦接于一读取控制线,用以接收一读取控制信号; 该重置单元包含一第二晶体管,其包含一第一端,电性耦接于该检测点; 一第二端,用以接收一第一重置信号;以及 一控制端,电性耦接于所述栅极线中的一第二栅极线,用以接收由该第二栅极线提供的一第二栅极控制信号;且 该第二栅极线致能以控制电性耦接至该第二栅极线的画素在该第二栅极控制信号致能的时段更新,在该读取控制信号致能的时段该信号读取线通过该第一晶体管接收该检测点的电位,且在一感测周期内该读取控制信号致能的时间长度大于所述栅极线提供的栅极控制信号每一次致能的时间长度。
7.根据权利要求I所述的显不面板模块,其特征在于,该储存单兀包含一电容式、一光学式、一电阻式或一感压式兀件。
8.一种具感测功能的显示面板模块,其包含 多个画素; 多个栅极线,分别电性耦接所述画素,分别用来提供多个栅极控制信号以控制所述画素更新; 多条数据线,分别电性耦接所述画素,用来提供所述画素的画素电压; 一第一感测单元,其包含 一第一信号读取线; 一第一储存单元,电性耦接于一第一检测点; 一第一读取单元,电性耦接于该第一检测点和该第一信号读取线之间且电性耦接所述栅极线中的一第一栅极线,用以根据该第一栅极线提供的栅极控制信号来控制该第一信号读取线接收该第一检测点的电位;以及 一第一重置单元,电性耦接于该第一检测点及所述栅极线中的一第二栅极线,用以根据该第二栅极线提供的栅极控制信号来重置该第一储存单元; 其特征在于,所述栅极线中的每一栅极线所提供的栅极控制信号的致能时段与所述栅极线中的至少一其它栅极线的致能时段全部或部分重叠,且该第一栅极线的提供的栅极控制信号的致能时段与该第二栅极线提供的栅极控制信号的致能时段不重叠。
9.根据权利要求8所述的显示面板模块,其特征在于 该第一读取单元包含一第一晶体管,其包含 一第一端,电性耦接于该第一信号读取线; 一第二端,电性I禹接于该第一检测点;以及 一控制端,电性耦接于该第一栅极线,用以接收该第一栅极线提供的栅极控制信号; 该第一重置单元包含一第二晶体管,其包含 一第一端,电性耦接于该第一检测点; 一第二端,用以接收一第一重置信号;以及 一控制端,电性耦接于该第二栅极线,用以接收该第二栅极线提供的栅极控制信号。
10.根据权利要求8所述的显示面板模块,其特征在于 所述栅极线中的每一栅极线所提供的栅极控制信号与所述栅极线中的另一栅极线所提供的栅极控制信号具有相同的致能时段; 接收该两具有相同致能时段的栅极信号的所述画素分别排列于不同列;且在每一所述多个栅极控制信号的致能时段中,所述数据线分别提供接收该两具有相同致能时段的栅极信号的所述画素数据以同步更新接收该两具有相同致能时段的栅极信号的所述画素。
11.根据权利要求10所述的显示面板模块,其特征在于,其另包含一第二感测单元,该第二感测单元包含 一第二信号读取线; 一第二储存单元,电性耦接于一第二检测点; 一第二读取单元,电性耦接于该第二检测点和该第二信号读取线之间且电性耦接所述栅极线中的一第三栅极线,用以根据该第三栅极线提供的栅极控制信号来控制该第二信号读取线接收该第二检测点的电位;以及 一第二重置单元,电性耦接于该第二检测点及所述栅极线中的一第四栅极线,用以根据该第四栅极线提供的栅极控制信号来重置该第二储存单元; 其中 该第一栅极线、该第二栅极线、该第三栅极线及该第四栅极线提供的栅极控制信号依序致能以更新个别电性耦接该第一栅极线、该第二栅极线、该第三栅极线及该第四栅极线画素; 该第一栅极线与该第二栅极线提供的控制信号的致能时段重叠;且该第三栅极线与该第四栅极线提供的控制信号的致能时段重叠且位于该第一栅极线与该第二栅极线提供的控制信号的致能时段之后。
12.根据权利要求8所述的显示面板模块,其特征在于,该第一储存单元包含一电容式、一光学式、一电阻式或一感压式兀件。
13.—种具感测功能的显示面板模块的驱动方法,包含 在一第一时段内,依据一第一栅极控制信号控制一第一列趣素更新,且依据该第一栅极控制信号控制一感测单元使一信号读取线接收该感测单元提供的感测信号; 在该第一时段之后的一第二时段内,依据一第二栅极控制信号控制一第二列画素更新,且依据该第二栅极控制信号来重置该感测单元; 在该第二时段内,依据一第三栅极控制信号控制一第三列画素更新,且依据该第三栅极控制信号来重置该感测单元; 在该第二时段之后的一第三时段内,通过一第四栅极控制信号控制该第一列画素再次更新,且通过该第四栅极控制信号控制该信号读取线接收该感测单元提供的感测信号。
14.根据权利要求目13所述的驱动方法,另包含 该感测单元通过一储存单元来提供该感测信号; 在该第一时段内,依据该第一栅极控制信号控制该感测单元的一第一晶体管,以将该信号读取线电性耦接至该储存单元以接收该感测信号;以及 在该第二时段内,依据该第二栅极控制信号控制该感测单元的一第二晶体管以重置该储存单元,并依据该第三栅极控制信号控制该感测单元的一第三晶体管以重置该储存单J Li ο
15.根据权利要求目13所述的驱动方法,另包含 该感测单元通过一储存单元来提供该感测信号;在该第一时段内,依据该第一栅极控制信号控制该感测单元的一第一晶体管,以将该信号读取线电性耦接至该储存单元以接收该感测信号; 在该第二时段内,依据该第二栅极控制信号控制该感测单元的一第二晶体管以重置该储存单元,并通过该第三栅极控制信号控制该感测单元的一第三晶体管以重置该储存单元;以及 在该第四时段内,依据该第四栅极控制信号控制该感测单元的一第四晶体管,以将该信号读取线电性耦接至该储存单元以接收该感测信号。
16.一种具感测功能的显示面板模块的驱动方法,包含 在一第一时段内,依据一第一栅极控制信号控制一第一列画素更新,且依据一读取控制线信号控制一第一信号读取线接收一第一感测单元提供的感测信号; 在一第二时段内,依据一第二栅极控制信号控制一第二列画素更新,其中该第二时段与该第一时段全部或部分重叠;以及 在该第二时段之后的一第三时段内,通过一第三栅极控制信号控制一第三列画素更新,且通过该第三栅极控制信号控制该第一感测单元以重置该第一感测单元。
17.根据权利要求16所述的驱动方法,其特征在于,该第一栅极控制信号系用以作为该读取控制线信号控制该信号读取线接收一感测单元提供的感测信号。
18.根据权利要求16所述的驱动方法,其特征在于,另包含 该第二栅极控制信号还用以控制一第二感测单元使一第二信号读取线接收该第二感测单元提供的感测信号,其中,该第二时段与该第一时段完全重叠; 在该第三时段内,依据一第四栅极控制信号控制一第四列画素更新,且依据该第四栅极控制信号控制该第二感测单元以重置该第二感测单元; 在该第二时段内,通过多条数据线分别同步提供画素电压给该第一列画素与该第二列画素;以及 在该第三时段内,通过所述数据线分别同步提供画素电压给该第三列画素与该第四列画素。
19.一种具感测功能的显示面板模块的驱动方法,包含 在一第一时段内,依据一第一栅极控制信号控制一第一列趣素更新,且依据该第一栅极控制信号控制一感测单元使一信号读取线接收该感测单元提供的感测信号; 在该第一时段内,依据一第二栅极控制信号控制一第二列画素更新,且依据该第二栅极控制信号控制该感测单元使该信号读取线接收该感测单元提供的感测信号; 在该第一时段之后的一第二时段内,依据一第三栅极控制信号控制一第三列画素更新,且依据该第三栅极控制信号来重置该感测单元;以及 在该第二时段之后的一第三时段内,通过一第四栅极控制信号控制该第一列画素再次更新,且通过该第四栅极控制信号控制该信号读取线接收该感测单元提供的感测信号。
20.根据权利要求目19所述的驱动方法,其特征在于,另包含 该感测单元通过一储存单元来提供该感测信号; 在该第一时段内,依据该第一栅极控制信号控制该感测单元的一第一晶体管,以将该信号读取线电性耦接至该储存单元以接收该感测信号; 在该第一时段内,依据该第二栅极控制信号控制该感测单元的一第二晶体管,以将该信号读取线电性耦接至该储存单元以接收该感测信号;以及 在该第二时段内,依据该第三栅极控制信号控制该感测单元的一第三晶体管以重置该储存单元。
全文摘要
触控显示面板的内嵌式感测器包含至少一读取单元和一重置单元,再利用其它多个读取单元、其它多个重置单元或延长栅极驱动信号的致能时段,使得在每一感测周期内总读取时间长度或总重置时间长度大于每一画素的每一次更新时间,进而提升触控显示面板的感测能力。
文档编号G06F3/041GK102799314SQ20121032133
公开日2012年11月28日 申请日期2012年9月3日 优先权日2012年6月22日
发明者黄雪瑛 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1