多通道arinc429通讯板卡的制作方法

文档序号:6390961阅读:1645来源:国知局
专利名称:多通道arinc429通讯板卡的制作方法
技术领域
本实用新型涉及数据传输控制领域,具体涉及一种多通道ARINC429通讯板卡。
背景技术
ARINC429总线协议是美国航空电子工程委员会(Airlines EngineeringCommittee)于1977年7月提出并发表且获得批准使用的。它的全称是数字式信息传输系统(DITS)。协议标准规定了航空电子设备及有关系统间的数字信息传输要求。ARINC429总线结构简单、性能稳定,抗干扰性强。最大的优势在于可靠性高,这是由于非集中控制、传输可靠、错误隔离性好。由于航空设备中相互交连的智能设备的总线形式大多以ISA总线的方式实现,这就带来了 ISA总线微机系统中的ARINC429串行总线接口模块设计的问题,另外,PCI接口对数据的处理远快于ISA的处理速度。

实用新型内容本实用新型的目的是在上述现实情况下,提供一种多通道ARINC429通信板卡,其例如可以广泛应用在先进的民航客机中,如B-737、B757、B-767,俄制军用飞机也可选用类似的技术。本实用新型的多通道ARINC429通讯板卡就是基于ARINC429总线的标准研制的。其主要的原理是利用DEI1016芯片和BD429A对总线数据进行接收和发送。数据由FPGA进行解码,接收时先存储然后供计算机读取,发送时先缓存然后通过协议芯片或者FPGA实现的发送通道发送。具体地,为实现以上目的,本实用新型采用如下方案。一种多通道ARINC429通讯板卡,其中,所述板卡包括:PCI总线接口 ;能够对接收和发送的信息进行处理的FPGA ;连接所述PCI总线接口与所述FPGA的桥芯片;能够与所述FPGA通信并且能够将处理的数据转换为标准的ARINC429数据格式的429协议芯片;以及与所述429协议芯片连接的电平转换芯片。优选地,所述电平转换芯片与一通信连接器连接。优选地,所述FPGA与一 FIFO存储芯片连接。优选地,所述FPGA包括一 8 口发送器FIFO并且能够与一 SDRAM8 口接收器FIFO通信。优选地,所述FPGA与一输入输出触发时钟连接。优选地,所述输入输出触发时钟包括一隔离装置。优选地,所述桥芯片为PLX9030。优选地,所述电平转换芯片为BD429A芯片。优选地,所述通信连接器为ARINC429总线接口。本实用新型的板卡经过申请人I年多的实际工作验证和具有保密义务的客户的 一定期限的使用,工作良好,能够满足不同环境下的需求。

图1为本实用新型的板卡结构示意图。图2为本实用新型的板卡的另一结构示意图。
具体实施方式
本板卡是一款基于PCI总线的ARINC429接口通讯板卡。配置33MHZ/32bits PCI总线接口。发送时提供满足要求的数据格式,包括数据的更新、数据的校验方式、数据位的长度、波特率的设置,内外触发的选择。接收时SD和标号过滤的选择设计,32位数据格式的转换,接收添加时标,然后将数据存储在SDRAM供PC机读取。下面参照图1至图2说明本实用新型的原理及示例性实施方式。图1为本实用新型的板卡结构示意图。在图1中,标记I表示桥芯片,其例如为PLX9030,负责处理PCI总线接口 5与FPGA2之间的信息。标记2表示FPGA主要对接收和发送的信息进行处理。标记3表示FIFO的存储芯片。标记4表示通信连接器,负责429数据的接收和发送,其例如为ARINC429总线接口。标记5表示PCI总线接口。标记6表示429协议芯片。标记7、8表示电平转换芯片,其例如为BD429A芯片。所述板卡的尺寸例如为174.63mmX 106.68mm。图2为本实用新型的板卡的另一结构示意图。在图2中,标记15表示PCI总线,标记12表示FPGA控制器,标记11表示8 口发送器FIFO,标记13表示SDRAM8 口接收器FIFO,标记16表示ARINC429收发装置,标记117表示输入输出触发时钟,其具有隔离装置,标记19表示接口电路,标记14表示通信连接器。本实用新型的多通道ARINC429通讯板卡可以包括:PCI总线接口 5 ;能够对接收和发送的信息进行处理的FPGA2 ;连接PCI总线接口 5与FPGA2的桥芯片I ;能够与FPGA2通信并且能够将处理的数据转换为标准的ARINC429数据格式的429协议芯片6 ;以及与429协议芯片6连接的电平转换芯片7、8。优选地,电平转换芯片7、8与一通信连接器4连接。优选地,FPGA2与一 FIFO存储芯片3连接。优选地,FPGA2(12)包括一 8 口发送器FIFOll并且能够与一 SDRAM8 口接收器FIF013 通信。优选地,FPGA2 (12)与一输入输出触发时钟17连接。优选地,输入输出触发时钟17包括一隔离装置。下面说明本实用新型的板卡的操作方式。数据的发送过程如下:先将待发送的数据写入发送FIFO,通过FPGA2里面的一系列解析和控制将一个32bit的数据经过驱动器转换电平后写入协议芯片6。通过协议芯片6的处理将数据转换为标准的ARINC429数据格式和BD429A芯片将电平转换为ARINC429电平串行发送至ARINC429 总线。数据的接收过程如下:[0036]对于总线上的串行数据,需要先通过协议芯片6接收数据,然后将数据通过驱动器转换电平后进入FPGA2,通过FPGA2将数据处理后将数据写入接收FIFO,处理过程包括SD和标号的过滤、32位数据的字格式转换、接收数据的时标添加。上面参照附图说明了本实用新型的优选实施方式,但是,应当理解,上述说明仅是示例性的。本领域的技术人员可以在不脱离本实用新型的精神和范围的前提下,对本实用新型作出各种修改和变型。本实用新型的保护范围由所附的权利要求书限定。
权利要求1.一种多通道ARINC429通讯板卡,其特征在于,所述板卡包括:PCI总线接口 ;能够对接收和发送的信息进行处理的FPGA ;连接所述PCI总线接口与所述FPGA的桥芯片;能够与所述FPGA通信并且能够将处理的数据转换为标准的ARINC429数据格式的429协议芯片;以及与所述429协议芯片连接的电平转换芯片。
2.根据权利要求1所述的多通道ARINC429通讯板卡,其特征在于, 所述电平转换芯片与一通信连接器连接。
3.根据权利要求1所述的多通道ARINC429通讯板卡,其特征在于, 所述FPGA与一 FIFO存储芯片连接。
4.根据权利要求3所述的多通道ARINC429通讯板卡,其特征在于, 所述FPGA包括一 8 口发送器FIFO并且能够与一 SDRAM8 口接收器FIFO通信。
5.根据权利要求1所述的多通道ARINC429通讯板卡,其特征在于, 所述FPGA与一输入输出触发时钟连接。
6.根据权利要求5所述的多通道ARINC429通讯板卡,其特征在于, 所述输入输出触发时钟包括一隔离装置。
7.根据权利要求1至6中的任一项所述的多通道ARINC429通讯板卡,其特征在于, 所述桥芯片为PLX9030。
8.根据权利要求1至6中的任一项所述的多通道ARINC429通讯板卡,其特征在于, 所述电平转换芯片为BD429A芯片。
9.根据权利要求1至6中的任一项所述的多通道ARINC429通讯板卡,其特征在于, 所述通信连接器为ARINC429总线接口。
专利摘要本实用新型涉及数据传输控制领域,具体涉及一种多通道ARINC429通讯板卡。一种多通道ARINC429通讯板卡,其包括PCI总线接口;能够对接收和发送的信息进行处理的FPGA;连接所述PCI总线接口与所述FPGA的桥芯片;能够与所述FPGA通信并且能够将处理的数据转换为标准的ARINC429数据格式的429协议芯片;以及与所述429协议芯片连接的电平转换芯片。优选地,所述电平转换芯片与一通信连接器连接。优选地,所述FPGA与一FIFO存储芯片连接。
文档编号G06F13/40GK202976071SQ20122029101
公开日2013年6月5日 申请日期2012年6月20日 优先权日2012年6月20日
发明者王飞, 李海菊, 王钰, 熊辉 申请人:北京神州飞航科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1