微显示技术彩色时序芯片内部储存方法及其装置的制作方法

文档序号:6401392阅读:187来源:国知局
专利名称:微显示技术彩色时序芯片内部储存方法及其装置的制作方法
技术领域
本发明涉及到微显示技术彩色时序技术领域,特别涉及到一种微显示技术彩色时序芯片内部储存方法及其装置。
背景技术
LCOS (微显示技术)彩色时序显示有利于增加显示的效果,但是由于彩色时序显示需要对有效数据进行储存。现有技术大多采用借用外部储存以及FPGA (Field —Programmable Gate Array,现场可编程门阵列)来实现LCOS的彩色时序,这样芯片的集成度不高,且大大增加了产品的成本。因此,需要找到一种方法可以让芯片集成所用的所有储存,很好的实现了微显示技术中彩色时序数据的有效存取。

发明内容
本发明的主要目的为提供一种微显示技术彩色时序芯片内部储存方法及其装置。旨在实现微显示技术彩色时序芯片的内部储存。本发明提出一种微显示技术彩色时序芯片内部储存方法,该方法包括:A、将接收的数据按时序分成奇时序列数据和偶时序列数据;B、分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。优选地,步骤B中分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,包括:将所述奇时序列·数据在对应的先入先出队列中进行缓存;将所述偶时序列数据在对应的先入先出队列中进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。优选地,所述数据分别从三个通道进行输入,所述FIFO的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。优选地,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。优选地,所述步骤B之后还包括步骤C:从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。优选地,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。优选地,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。
一种微显示技术彩色时序芯片内部储存装置,该装置包括:分流模块、先入先出队列模块、单数据存取端口储存器模块;其中:所述分流模块用于将输入的数据按时序分成奇时序列数据和偶时序列数据;所述先入先出队列模块用于将所述奇时序列数据和偶时序列数据对应进行缓存;所述单数据存取端口储存模块用于读取在先入先出模块中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据进行储存。优选地,所述先入先出队列模块包括:第一先入先出单元和第二先入先出单元;其中:第一先入先出单元,用于将所述奇时序列数据进行缓存;第二先入先出单元,用于将所述偶时序列数据进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的第一先入先出单元和第二先入先出单元。优选地,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出模块的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。优选地,该储存装置还包括:显示模块;用于从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。优选地,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。优选地,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。本发明通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。


图1为本发明微显示技术彩色时序芯片内部储存方法第一较佳实施例的具体流程图;图2为本发明微显示技术彩色时序芯片内部储存方法第二较佳实施例的具体流程图;图3为本发明微显示技术彩色时序芯片内部储存方法第三较佳实施例的具体流程图;图4为本发明微显示技术彩色时序芯片内部储存方法第四具体实施例的流程图;图5为本发明微显示技术彩色时序芯片内部储存装置第一较佳实施例的架构图;图6为图5中先入先出模块的架构图;图7为本发明微显示技术彩色时序芯片内部储存装置第二较佳实施例的架构图;图8A为图1至图7中奇时序列数据较佳示意图;图8B为图1至图7中偶时序列数据较佳示意图。本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。如图1所示,为本发明微显示技术彩色时序芯片内部储存方法第一较佳实施例的具体流程图。需要强调的是:图1所示流程图仅为一个较佳实施例,本领域的技术人员当知,任何围绕本发明思想构建的实施例都不应脱离于如下技术方案涵盖的范围:将接收的数据按时序分成奇时序列数据和偶时序列数据(如图8A、图8B所示);分别将所述奇时序列数据和 偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。以下是本实施例逐步实现微显示技术彩色时序芯片内部储存的具体步骤:步骤S11,将接收的数据按时序分成奇时序列数据和偶时序列数据。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入通过将接收的数据按时序分成奇时序列数据和偶时序列数据缓存处理,提高了对数据处理的速度。步骤S12,分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存。在本实施例中,将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存包括:将所述奇时序列数据在对应的先入先出队列中进行缓存;将所述偶时序列数据在对应的先入先出队列中进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小。在本发明其他实施例中,所述先入先出队列的储存大小还可以是半行两个通道有效数据的储存大小。步骤S13,读取在先入先出队列中缓存的数据。在本实施例中,所述接收的数据包括消隐期,当在消隐期时,从先入先出队列中读取数据,同时先入先出队列写数据不受影响。步骤S14,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。在本实施例中,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。本发明通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。如图2所示,为本发明微显示技术彩色时序芯片内部储存方法第二较佳实施例的具体流程图。基于上述第一实施例,在步骤S14之后还包括:步骤S15,从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示(如图8A、图SB所示)。在本实施例中,单数据存取端口储存器按照产生的相应的行列标识信号进行逐行读写。使得在确保读取和写入数据不会产生错位同时,保证了显示的效果。通过在单数据存取端口储存器之前设立先入先出队列进行数据的缓存和读取,保证在单数据存取端口储存器读取数据时,先入先出队列能继续缓存数据,使得数据能够继续传输不会丢失,当单数据存取端口储存器不读取数据时,从先入先出队列中进行数据读取,将所读取的数据逐行存入单数据存取端口储存器。如图3所示,为本发明微显示技术彩色时序芯片内部储存方法第三较佳实施例的具体流程图。以下是本实施例逐步实现微显示技术彩色时序芯片内部储存中奇时序列数据储存的具体步骤:步骤S21,将接收的数据按时序分成奇时序列数据和偶时序列数据。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,通过将接收的数据按时序分成奇时序列数据和偶时序列数据分别缓存处理,提高了对数据处理的速度。 步骤S22,将所述奇时序列数据对应的先入先出队列中进行缓存。在本实施例中,将奇时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小。在本发明其他实施例中,所述先入先出队列的储存大小还可以是半行两个通道有效数据的储存大小。步骤S23,读取在先入先出队列中缓存的数据。在本实施例中,所述接收的数据包括消隐期,当在消隐期时,从先入先出队列中读取数据,同时先入先出队列写数据不受影响。步骤S24,按时序将读取的奇时序列数据存入单数据存取端口储存器中。在本实施例中,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。如图4所示,为本发明微显示技术彩色时序芯片内部储存方法第四较佳实施例的具体流程图。以下是本实施例逐步实现微显示技术彩色时序芯片内部储存中偶时序列数据储存的具体步骤:步骤S31,将接收的数据按时序分成奇时序列数据和偶时序列数据。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小;通过将接收的数据按时序分成奇时序列数据和偶时序列数据,提高了对数据处理的速度。步骤S32,将所述偶时序列数据对应的先入先出队列中进行缓存。在本实施例中,将偶时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小。在本发明其他实施例中,所述先入先出队列的储存大小还可以是半行两个通道有效数据的储存大小。步骤S33,读取在先入先出队列中缓存的数据。在本实施例中,所述接收的数据包括消隐期,当在消隐期时,从先入先出队列中读取数据,同时先入先出队列写数据不受影响。
步骤S34,按时序将读取的偶时序列数据存入单数据存取端口储存器中。在本实施例中,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。本发明通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。如图5所示,为本发明微显示技术彩色时序芯片内部储存装置第一较佳实施例的架构图。该储存装置I包括:分流模块100,先入先出模块200和单数据存取端口储存模块300。分流模块100,用于将接收的数据按时序分成奇时序列数据(如图8A所示)和偶时序列数据(如图8B所示)。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,通过将接收的数据按时序分成奇时序列数据和偶时序列数据分别进行缓存处理,提高了对数据处理的速度。
先入先出模块200,用于将所述奇时序列数据和偶时序列数据对应进行缓存。在本实施例中,所述将所述奇时序列数据和偶时序列数据在对应的先入先出模块200中进行缓存包括:将所述奇时序列数据在对应的先入先出模块200中进行缓存;将所述偶时序列数据在对应的先入先出模块200中进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的先入先出模块200中进行缓存。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出模块200的储存大小是半行三个通道有效数据的储存大小。在本发明其他实施例中,所述先入先出模块200的储存大小还可以是半行两个通道有效数据的储存大小。单数据存取端口储存模块300,用于读取在先入先出模块200中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据进行储存。在本实施例中,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存模块300不读取数据时,进行单数据存取端口储存模块300的写入动作。在本实施例中,所述进行单数据存取端口储存模块300写入动作时,数据分三次从先入先出模块200中读取,当第一次单数据存取端口储存模块300写入信号有效时,从先入先出模块200中读取一行R通道数据,当第二次单数据存取端口储存模块300写入信号有效时,从先入先出模块200中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存模块300。本发明通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。如图6所示,为图6中先入先出模块的具体架构图。该先入先出模块200包括 第一先入先出单元201和第二先入先出单元202。第一先入先出单元201,用于将奇时序列数据进行缓存;第二先入先出单元202,用于将偶时序列数据进行缓存。在本实施例中,通过将接收的数据按时序分成奇时序列数据和偶时序列数据,分别在对应的先入先出单元进行缓存,提高了对数据处理的速度。如图7所示,为本发明微显示技术彩色时序芯片内部储存装置第二较佳实施例的架构图。基于上述微显示技术彩色时序芯片内部储存装置第一较佳实施例,该储存装置还包括:显示模块400。显示模块400用于,从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示(如图8A、8B所示)。在本实施例中,单数据存取端口储存模块300按照产生的相应的行列标识信号进行逐行读写。使得在确保读取和写入数据不会产生错位同时,保证了显示的效果。通过在单数据存取端口储存模块300之前设立先入先出模块200进行数据的缓存,保证在单数据存取端口储存模块300读取数据时,先入先出模块200能继续缓存数据,使得数据能够继续传输不会丢失,当单数据存取端口储存模块300不读取数据时,单数据存取端口储存模块300执行写入动作,从先入先出模块200中进行数据读取,将所读取的数据逐行存入单数据存取端口储存模块300。本发明通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同 理包括在本发明的专利保护范围内。
权利要求
1.一种微显示技术彩色时序芯片内部储存的方法,其特征在于,该方法包括: A、将接收的数据按时序分成奇时序列数据和偶时序列数据; B、分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。
2.根据权利要求1所述的储存方法,其特征在于,步骤B中分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,包括: 将所述奇时序列数据在对应的先入先出队列中进行缓存; 将所述偶时序列数据在对应的先入先出队列中进行缓存; 分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。
3.根据权利要求1所述的储存方法,其特征在于,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。
4.根据权利要求1所述的储存方法,其特征在于,所述步骤B之后还包括步骤C:从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。
5.根据权利要求4所述的储存方法,其特征在于,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。
6.根据权利要求5所述的储存方法,其特征在于,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。
7.—种微显示技术彩色时序芯片内部储存装置,其特征在于,该装置包括:分流模块、先入先出模块、单数据存取端口储存模块;其中: 所述分流模块用于将输入的数据按时序分成奇时序列数据和偶时序列数据; 所述先入先出模块用于将所述奇时序列数据和偶时序列数据对应进行缓存; 所述单数据存取端口储存模块用于读取在先入先出模块中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据进行储存。
8.根据权利要求7所述的储存装置,其特征在于,所述先入先出队列模块包括:第一先入先出单兀和第二先入先出单兀;其中: 第一先入先出单元,用于将所述奇时序列数据进行缓存; 第二先入先出单元,用于将所述偶时序列数据进行缓存; 分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的第一先入先出单元和第二先入先出单元。
9.根据权利要求7所述的储存装置,其特征在于,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出模块的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。
10.根据权利要求7所述的储存装置,其特征在于,该储存装置还包括:显示模块;用于从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。
11.根据权利要求10所述的储存装置,其特征在于,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。
12.根据权利要求11所述的储存装置,其特征在于,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。
全文摘要
本发明公开了一种微显示技术彩色时序芯片内部储存方法及其装置,该方法包括A、将接收的数据按时序分成奇时序列数据和偶时序列数据;B、分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。本发明通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。
文档编号G06F5/08GK103235709SQ20131011238
公开日2013年8月7日 申请日期2013年4月1日 优先权日2013年4月1日
发明者范伟, 范义, 代永平, 姚朋朋 申请人:深圳市长江力伟股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1