一种内置稳压电路功能的时序控制芯片的制作方法

文档序号:2569636阅读:190来源:国知局
专利名称:一种内置稳压电路功能的时序控制芯片的制作方法
技术领域
本发明公开一种时序控制芯片,特别是一种内置稳压电路功能的时序控制芯片。
背景技术
随着液晶显示技术在人们生活中的应用越来越广泛,液晶显示技术及其与之相 关的元器件也得到很大的发展。在液晶显示的驱动中,时序控制芯片是必不可少的一个 元件,请参看附图l,在现有的时序控制芯片主板电路方框图中可以看到,除了时序控制 芯片这颗主芯片外,还需要外接LED驱动芯片、DC-DC转换电路以及Gamma电压电路 等电源电路。现有技术中由于DC-DC转换电路和Gamma电路需要单独的电路产生,导 致PCB板无法縮小空间而且电源切换时会导致EMI效果很差,Gamma电压依靠外部电阻 串产生也容易产生偏差,影响画面显示效果。

发明内容
针对上述提到的现有技术中的液晶显示时序控制电路中,DC-DC转换电路以及 Gamma电压电路需要单独外置而引起的缺点,本发明提供一种新的时序控制电路,集成 了时序控制模块、DC-DC转换模块以及Gamma电压模块,解决了上述问题。
本发明解决其技术问题采用的技术方案是 一种内置稳压电路功能的时序控制 芯片,时序控制芯片包括LVDS接收模块、时序控制模块、DC-DC转换模块和GAMMA 电压模块,时序控制芯片的3.3V电压输入接口与DC-DC转换模块连接,DC-DC转换模 块输出端与时序控制芯片的VGH和VGL输出接口连接,DC-DC转换模块输出电压给 GAMMA电压模块,GAMMA电压模块输出端与时序控制芯片的GAMMA电压输出接口 连接,时序控制芯片的图像信号输入接口与LVD8接收模块连接,LVDS接收模块通过数 据总线与时序控制模块连接,时序控制模块与时序控制芯片的信号输出接口连接。
本发明解决其技术问题采用的技术方案进一步还包括 所述的各个模块采用3D堆叠生产工艺在芯片呈层叠状排布,DC-DC转换模块独 立为一层,GAMMA电压模块独立为一层,LVDS接收模块和时序控制模块位于一层,各 个模块间通过引线连接。 所述的DC-DC转换模块包括脉冲发生模块和三路整流模块,脉冲发生模块电源 输出端分为三路,分别连接一路整流模块,第一路整流模块采用两组开关二极管,第一 路脉冲发生模块电源输出分别连接至两组开关二极管的输入端,第一组开关二极管的高 电平输出作为VGH,与时序控制芯片的VGH接口连接,第一组开关二极管的低电平输出 与第二组开关二极管的高电平输出连接,第二组开关二极管的低电平输出作为AVDD ; 第二路脉冲发生模块电源输出上连接有稳压二极管,稳压二极管的输出作为AVDD,与 GAMMA电压模块连接;第三路脉冲发生模块电源输出上连接有一组开关二极管,开关 二极管的高电平输出接地,开关二极管的低电平输出作为VGL,与时序控制芯片的VGL接口连接。 所述的GAMMA电压模块采用串联连接的电阻构成,各个电阻相连接的公共节 点为GAMMA电压模块的输出端。 本发明的有益效果是本发明通过将通过DC-DC转换模块以及Gamma电压 模块等电源部分利用3D堆叠工艺整合在时序控制芯片内部,可以屏蔽掉DC-DC电源切 换频率时产生的EMI干扰,同时可以避免因为电阻值的偏移导致电压不准,使输出的 Gamma电压会更精准,可以提升画面的显示效果,同时减少了很多电子元件,节省了 PCB的空间,有利于产品做到更薄更轻。 下面将结合附图和具体实施方式
对本发明做进一步说明。


图1为现有技术中的时序控制芯片主板电路板方框图。
图2为本发明内部结构方框图。
图3为本发明DC-DC转换模块等效电路原理图。
图4为本发明Gamma电压模块等效电路原理图。
图5为本发明的时序控制芯片主板电路板方框图。
具体实施例方式
本实施例为本发明优选实施方式,其他凡其原理和基本结构与本实施例相同或 近似的,均在本发明保护范围之内。 请参看附图2,本发明主要包括LVDS接收模块、时序控制模块、DC-DC转换模 块和GAMMA电压模块,本发明的外部接口主要包括3.3V电压输入接口、图像信号输入 接口、数据信号输出接口、 VGH和VGL输出接口和GAMMA电压输出接口,其中,本 发明的3.3V电压输入接口与DC-DC转换模块连接,DC-DC转换模块输出端与本发明的 VGH和VGL输出接口连接,DC-DC转换模块输出电压给GAMMA电压模块,GAMMA 电压模块输出端与本发明的GAMMA电压输出接口连接,本发明的图像信号输入接口与 LVDS接收模块连接,LVDS接收模块通过数据总线与时序控制模块连接,时序控制模块 与本发明的信号输出接口连接。本发明中,各个模块采用3D堆叠生产工艺在芯片呈层叠 状排布,DC-DC转换模块独立为一层,GAMMA电压模块独立为一层,LVDS接收模块 和时序控制模块位于一层,各个模块间通过引线连接。 请参看附图3,本实施例中的DC-DC转换模块的等效电路主要包括两个部分, 即脉冲发生模块和整流模块,本实施例中,脉冲发生模块包括等效的脉冲发生芯片U3和 场效应管Q3,脉冲发生芯片U3等效于型号为FP6791的脉冲发生芯片,脉冲发生芯片 U3的输入端处连接有滤波模块,用于滤除输入直流电中的尖峰脉冲,以保护脉冲发生芯 片U3,本实施例中,滤波模块采用并联连接的电容C201和电容C202。脉冲发生芯片 U3的脉冲输出端连接在场效应管Q3的控制端上,场效应管Q3 —端接地,另一端为脉冲 发生模块的输出端,脉冲发生模块输入端与脉冲发生模块输出端之间连接有电感L201, 用于叠加场效应管Q3的输出脉冲,即产生高压电平。通过脉冲发生模块将输入的3.3V 直流电变成交流电,脉冲发生模块的输出端上连接有三路整流模块,分别提供15V的VGH, -10V的VGL和10V的AVDD,本实施例中,第一路整流模块采用两组开关二极 管,即开关二极管DM1和开关二极管DM2,第一路脉冲发生模块电源输出分别连接至 开关二极管DM1和开关二极管DM2的输入端,开关二极管DM1的高电平输出与本发明 的VGH输出接口连通,开关二极管DM1的低电平输出与开关二极管DM2的高电平输出 连接,开关二极管DM2的低电平输出作为AVDD;第二路脉冲发生模块电源输出上连接 有稳压二极管D201,本实施例中,稳压二极管D201等效于型号为SB07-03C的稳压二极 管,稳压二极管D201的输出作为AVDD,提供10V电压,与GAMMA电压模块连接; 第三路脉冲发生模块电源输出上连接有一组开关二极管DM4,开关二极管DM4的高电 平输出接地,开关二极管DM4的低电平输出作为VGL,与时序控制芯片的VGL接口连 接。本实施例中,每个开关二极管包括两个串联的二极管,第一个二极管的正极与第二 个二极管的负极相连接,两个二极管的公共端为开关二极管的输入端,第一个二极管的 负极为低电平输出端,第二个二极管的正极为高电平输出端。 请参看附图4,本实施例中的GAMMA电压模块采用串联连接的电阻串构成, 各个相邻电阻的公共节点为一个GAMMA电压输出,通过各个电阻的分压,得到大小不 同的电压值。 请参看附图5,本发明在使用时,只需外界一个LED驱动电路,为液晶显示屏 提供背光即可,本发明直接输出数据信号驱动液晶显示屏,同时输出控制信号,控制液 晶屏的显示。本发明通过将通过DC-DC转换模块以及Gamma电压模块等电源部分利用3D堆 叠工艺整合在时序控制芯片内部,可以屏蔽掉DC-DC电源切换频率时产生的EMI干扰, 同时可以避免因为电阻值的偏移导致电压不准,使输出的Gamma电压会更精准,可以提 升画面的显示效果,同时减少了很多电子元件,节省了PCB的空间,有利于产品做到更 薄更轻。
权利要求
一种内置稳压电路功能的时序控制芯片,其特征是所述的时序控制芯片包括LVDS接收模块、时序控制模块、DC-DC转换模块和GAMMA电压模块,时序控制芯片的3.3V电压输入接口与DC-DC转换模块连接,DC-DC转换模块输出端与时序控制芯片的VGH和VGL输出接口连接,DC-DC转换模块输出电压给GAMMA电压模块,GAMMA电压模块输出端与时序控制芯片的GAMMA电压输出接口连接,时序控制芯片的图像信号输入接口与LVDS接收模块连接,LVDS接收模块通过数据总线与时序控制模块连接,时序控制模块与时序控制芯片的信号输出接口连接。
2. 根据权利要求1所述的内置稳压电路功能的时序控制芯片,其特征是所述的各个模块采用3D堆叠生产工艺在芯片呈层叠状排布,DC-DC转换模块独立为一层,GAMMA电压模块独立为一层,LVDS接收模块和时序控制模块位于一层,各个模块间通过引线连接。
3. 根据权利要求1或2所述的内置稳压电路功能的时序控制芯片,其特征是所述的DC-DC转换模块包括脉冲发生模块和三路整流模块,脉冲发生模块电源输出端分为三路,分别连接一路整流模块,第一路整流模块采用两组开关二极管,第一路脉冲发生模块电源输出分别连接至两组开关二极管的输入端,第一组开关二极管的高电平输出作为VGH,与时序控制芯片的VGH接口连接,第一组开关二极管的低电平输出与第二组开关二极管的高电平输出连接,第二组开关二极管的低电平输出作为AVDD;第二路脉冲发生模块电源输出上连接有稳压二极管,稳压二极管的输出作为AVDD,与GAMMA电压模块连接;第三路脉冲发生模块电源输出上连接有一组开关二极管,开关二极管的高电平输出接地,开关二极管的低电平输出作为VGL,与时序控制芯片的VGL接口连接。
4. 根据权利要求1或2所述的内置稳压电路功能的时序控制芯片,其特征是所述的GAMMA电压模块采用串联连接的电阻构成,各个电阻相连接的公共节点为GAMMA电压模块的输出端。
全文摘要
本发明公开一种内置稳压电路功能的时序控制芯片,包括LVDS接收模块、时序控制模块、DC-DC转换模块和GAMMA电压模块,时序控制芯片的3.3V电压输入接口与DC-DC转换模块连接,DC-DC转换模块输出端与时序控制芯片的VGH和VGL输出接口连接,DC-DC转换模块输出电压给GAMMA电压模块,GAMMA电压模块输出端与时序控制芯片的GAMMA电压输出接口连接,时序控制芯片的图像信号输入接口与LVDS接收模块连接,LVDS接收模块通过数据总线与时序控制模块连接,时序控制模块与时序控制芯片的信号输出接口连接。本发明可减少EMI干扰,提升画面的显示效果,节省PCB的空间,有利于产品做到更薄更轻。
文档编号G09G3/36GK101692324SQ20091020452
公开日2010年4月7日 申请日期2009年9月29日 优先权日2009年9月29日
发明者梁海元, 欧政, 欧木兰 申请人:深圳市国显科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1