一种芯片上电复位电路的制作方法

文档序号:15849283发布日期:2018-11-07 09:35阅读:528来源:国知局
一种芯片上电复位电路的制作方法

本发明涉及通信技术领域,特别是涉及一种芯片上电复位电路。

背景技术

目前pca9555ioexpander芯片以其更小巧的规格尺寸和更高的传输性能越来越多的应用在服务器中,很好的解决了bmciopin不足的问题,实现了i2c信号到sideband信号的拓展。

随着服务器的飞速发展,客户新的需求也开始增长,其中要求当硬盘被挂起hang住以后,需要主板进行热启动时能够对pca9555进行复位,以此来恢复硬盘正常运行。因此,需要控制pca9555上电信号,对pca9555芯片进行复位。现有的pca9555芯片的硬件电路中pca9555芯片的电源信号无法控制,当后端硬盘发生故障以后,不能对pca9555芯片进行上电复位,导致硬盘运行中断。

因此,亟需一种芯片上电复位电路,能够对pca9555芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题。



技术实现要素:

针对现有技术的不足,本发明提供了一种芯片上电复位电路,通过修改硬件电路,以mos管作为开关器件对芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题。

第一方面,提供一种芯片上电复位电路,包括:

芯片电源、三个mosfet管和复位芯片,其中,

所述复位芯片的复位脚与第一mosfet管(q1)的栅极相连;所述第一mosfet管(q1)的源极与直流电源的地相连,所述第一mosfet管(q1)的漏极分别与直流电源电压、第二mosfet管(q2)的栅极相连;所述第二mosfet管(q2)的源极与直流电源的地相连,所述第二mosfet管(q2)的漏极分别与直流电源电压、第三mosfet管(q3)的栅极相连,所述第三mosfet管(q3)的漏极与芯片的电源工作电压相连,所述第三mosfet管(q3)的源极与芯片电源相连。

结合第一方面,在第一方面的第一种可能的实现方式中,所述芯片为pca9555芯片。

结合第一方面,在第一方面的第二种可能的实现方式中,所述pca9555芯片电源的工作电压为3.3v。

结合第一方面,在第一方面的第三种可能的实现方式中,所述直流电源电压为12v。

因此,本申请通过修改硬件电路,以mosfet管作为开关器件对芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题,通过对power的控制可以降低整板的功耗,更有效地保护芯片,提高服务器整体运行的可靠性。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是现有技术中芯片硬件电路示意图。

图2是本实施例芯片硬件电路示意图。

具体实施方式

为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。

应理解,下列实施例中第一、第二、第三只是为了区分所指的是不同的mosfet管、或者mosfet管不同的电压等,本申请不做限定。

下面对本申请中出现的关键术语进行解释。

mosfet(mos):表示金属-氧化物半导体场效应晶体管,mosfetq1的栅极端的高低电平控制栅极和漏极的电压导通。

图1即为现有技术中芯片硬件电路示意图,如图1所示,

电源信号发送给pca9555芯片,pca9555芯片对电源信号无法控制,后端硬盘发生故障以后,不能对pca9555芯片进行复位。

图2为本实施例芯片硬件电路示意图,如图2所示,所述芯片上电复位电路包括:

芯片电源、三个mosfet管和复位芯片,其中,

所述复位芯片的复位脚与第一mosfet管(q1)的栅极相连;所述第一mosfet管(q1)的源极与直流电源的地相连,所述第一mosfet管(q1)的漏极分别与直流电源电压、第二mosfet管(q2)的栅极相连;所述第二mosfet管(q2)的源极与直流电源的地相连,所述第二mosfet管(q2)的漏极分别与直流电源电压、第三mosfet管(q3)的栅极相连,所述第三mosfet管(q3)的漏极与芯片的电源工作电压相连,所述第三mosfet管(q3)的源极与芯片电源相连。

(1)将复位信号reset作为电源的控制信号,当复位信号reset为高电平时,mosfet管q1导通,q2断开,q3导通,此时pca9555芯片的电源输出pca9555_power为3.3v,芯片处于正常工作状态;

(2)当复位信号reset为低电平时,mosfet管q1断开,q2导通,q3断开,此时pca9555芯片的电源输出pca9555_power为0v,芯片处于断电状态。

从以上描述可知,可以通过外部复位信号来控制pca9555芯片电源的复位。

因此,本申请实施例有益效果为通过修改硬件电路,以mosfet管作为开关器件对芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题,通过对power的控制可以降低整板的功耗,更有效地保护芯片,提高服务器整体运行的可靠性,本实施例所能达到的技术效果可以参见上文中的描述,此处不再赘述。

本领域的技术人员可以清楚地了解到本申请实施例中的技术可借助软件加必需的通用硬件平台的方式来实现。基于这样的理解,本申请实施例中的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中如u盘、移动硬盘、只读存储器(rom,read-onlymemory)、随机存取存储器(ram,randomaccessmemory)、磁碟或者光盘等各种可以存储程序代码的介质,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者第二设备、网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。

本说明书中各个实施例之间相同相似的部分互相参见即可。尤其,对于终端实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例中的说明即可。

在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。

所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。

另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。

尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1