上电控制方法、可编程逻辑器件及上电控制系统与流程

文档序号:24415537发布日期:2021-03-26 21:02阅读:176来源:国知局
上电控制方法、可编程逻辑器件及上电控制系统与流程

1.本申请涉及控制电路技术领域,尤其涉及一种上电控制方法、可编程逻辑器件及上电控制系统。


背景技术:

2.在当前根据含有cpu等大规模集成电路进行设计的卡板中,一般含有若干电源芯片。在卡板中不仅对电源芯片的电压等参数有严格要求,而且对各个电源芯片之间的上下电时序往往也有严格要求,即各个电源芯片之间必须遵循特定的顺序进行上下电控制。
3.当需要对卡板进行调试时,不可避免的会遇到热插拔等问题。当卡板插入目标设备某个槽位时,卡板上各个电源芯片之间上电过程是可控的。最经常使用电阻电容(rc)延时电路进行控制,通过使用不同的电阻电容值以及不同的延时时间来控制电源芯片的使能信号,第一级电源芯片使用电容值较小,优先使能上电,第二级电源芯片使用电容值增大,使能信号与第一级电源芯片相比具有延时,以达到不同的上电时序。这种控制方法,成本低,使用简单,但使能引脚的逻辑阈值可能因为电压和温度而存在很大的差异。此外,电压斜坡中的延迟取决于电阻和电容值及容差。典型的电容温度范围内的变化幅度约为20%,从而使时序控制变得不精确,导致控制结果不准确,有时还会变得不可靠。


技术实现要素:

4.本申请提供一种上电控制方法、可编程逻辑器件及上电控制系统,用以实现精确控制各个上电优先级的电源芯片的启动时序,各种复杂环境下电源芯片的启动都能够满足时序要求,进而保证电源装置所处的系统可以正常启动运行。
5.本申请提供一种上电控制方法,适用于对包含至少两个电源芯片的电源装置的上电控制,包括:
6.向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;
7.接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;
8.确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。
9.根据本申请提供一种的上电控制方法,还包括:
10.按最高上电优先级至最低上电优先级的顺序,逐级向所述电源装置中的电源芯片输出使能信号;
11.接收各上电优先级的电源芯片基于所述使能信号的反馈信号;
12.确定所述电源装置中的所有电源芯片对应的反馈信号均正常,则向所述电源装置所处的系统输出复位信号,对所述系统进行上电。
13.根据本申请提供的一种上电控制方法,所述接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号之后,还包括:若接收到的所述反馈信号异常,则进行报警提
示。
14.根据本申请提供的一种上电控制方法,所述向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,之前还包括:基于预设的所述任一上电优先级的电源芯片的标准反馈信号,判断接收到的所述反馈信号是否正常。
15.根据本申请提供的一种上电控制方法,所述基于预设的所述任一上电优先级的电源芯片的标准反馈信号,判断接收到的所述反馈信号是否正常,具体包括:
16.若接收到的所述反馈信号与所述标准反馈信号中的上电反馈信号一致,则判断接收到的所述反馈信号正常;
17.否则,判断接收到的所述反馈信号异常。
18.本申请还提供一种上电控制单元,适用于对包含至少两个电源芯片的电源装置的上电控制,包括:输出模块和接收模块。其中,
19.输出模块用于向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;
20.接收模块用于接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;
21.所述输出模块还用于确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。
22.根据本申请提供的一种上电控制单元,所述输出模块还用于:按最高上电优先级至最低上电优先级的顺序,逐级向所述电源装置中的电源芯片输出使能信号;
23.所述接收模块还用于:接收各上电优先级的电源芯片基于所述使能信号的反馈信号;
24.相应地,所述上电控制单元还包括上电模块,用于:
25.确定所述电源装置中的所有电源芯片对应的反馈信号均正常,则向所述电源装置所处的系统输出复位信号,对所述系统进行上电。
26.根据本申请提供的一种上电控制单元,还包括报警提示模块,用于:
27.若接收到的所述反馈信号异常,则进行报警提示。
28.根据本申请提供的一种上电控制单元,还包括判断模块,用于:
29.基于预设的所述任一上电优先级的电源芯片的标准反馈信号,判断接收到的所述反馈信号是否正常。
30.根据本申请提供的一种上电控制单元,所述判断模块,具体用于:
31.若接收到的所述反馈信号与所述标准反馈信号中的上电反馈信号一致,则判断接收到的所述反馈信号正常;
32.否则,判断接收到的所述反馈信号异常。
33.本申请还提供一种可编程逻辑器件,包括:上述上电控制单元、多个使能引脚以及与每个使能引脚对应的接收引脚,所述上电控制单元分别与所述使能引脚以及所述接收引脚连接;
34.每个使能引脚与待上电的电源装置中的一个电源芯片相对应。
35.本申请还提供一种上电控制系统,包括:电源模块和上述的可编程逻辑器件,所述可编程逻辑器件分别与待上电的电源装置中每一上电优先级的电源芯片以及所述电源模
块连接;所述电源模块用于为所述可编程逻辑器件以及所述电源芯片供电。
36.本申请还提供一种电子设备,包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如上述任一种所述上电控制方法的步骤。
37.本申请还提供一种非暂态计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如上述任一种所述上电控制方法的步骤。
38.本申请提供的上电控制方法、可编程逻辑器件及上电控制系统,适用于对包含至少两个电源芯片的电源装置的上电控制,首先向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;然后接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;最后确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。如此可以依次对电源装置中每一上电优先级的电源芯片进行上电控制和判断,进而精确控制各个上电优先级的电源芯片的启动时序,各种复杂环境下电源芯片的启动都能够满足时序要求,进而保证电源装置所处的系统可以正常启动运行。
附图说明
39.为了更清楚地说明本申请或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
40.图1是本申请提供的上电控制方法的流程示意图;
41.图2是本申请提供的上电控制方法的流程示意图;
42.图3是本申请提供的上电控制方法的流程示意图;
43.图4是本申请提供的上电控制方法的流程示意图;
44.图5是本申请提供的上电控制单元的结构示意图;
45.图6是本申请提供的上电控制单元的结构示意图;
46.图7是本申请提供的上电控制单元的结构示意图;
47.图8是本申请提供的上电控制单元的结构示意图;
48.图9是本申请提供的可编程逻辑器件的结构示意图;
49.图10是本申请提供的可编程逻辑器件的结构示意图;
50.图11是本申请提供的上电控制系统的结构示意图;
51.图12是本申请提供的电子设备的结构示意图。
具体实施方式
52.为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请中的附图,对本申请中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
53.图1为本申请实施例中提供的一种上电控制方法的流程示意图,如图1所示,该方
法包括:
54.s1,向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;
55.s2,接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;
56.s3,确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。
57.具体地,本申请实施例中提供的一种上电控制方法的执行主体为可编辑逻辑器件,具体可以是cpld(complex programmable logic device),也可以是fpga(field programmable gate array)或其他类型的可编程逻辑器件,本申请实施例中对此不作具体限定。
58.首先执行步骤s1,在此之前,可以将待上电的电源装置中的电源芯片的上电优先级配置在可编辑逻辑器件中,在可编辑逻辑器件中可以通过对不同的上电优先级进行标识以实现区分。当待上电的电源装置中仅存在一级上电优先级的电源芯片,则不需要对电源芯片的上电优先级进行标识。当待上电的电源装置中存在至少两级上电优先级的电源芯片时,可以根据电源芯片的上电先后顺序标识上电优先级。例如,可以按电源芯片的上电先后顺序,利用数字从小到大对上电优先级进行标识,也可以按电源芯片的上电先后顺序,利用数字从大到小对上电优先级进行标识,本申请实施例中对此不作具体限定。在可编辑逻辑器件中配置电源芯片的上电优先级时,具体可以先根据待上电的电源装置所处的系统中主芯片的控制顺序确定出待上电的电源装置中各电源芯片的上电优先级,然后将确定出的上电优先级配置在可编辑逻辑器件中。
59.可编程逻辑器件向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,具体可以是向电源装置中任一上电优先级的所有电源芯片先后输出使能信号。其中,任一上电优先级是除最低上电优先级之外的其他上电优先级,这是因为不存在最低上电优先级的下一上电优先级。在可编辑逻辑器件中可以配置有电源装置中不同电源芯片的上电时序,通过向每一电源芯片输出使能信号实现对电源芯片的上电控制。在电源装置中包含有多个电源芯片,不同电源芯片具有相同或不同的上电优先级,电源芯片的上电优先级可以根据业务进行设定,本申请实施例中对此不作具体限定。处于同一上电优先级的电源芯片则会同时接收到可编辑逻辑器件输出的使能信号。上电优先级较高的电源芯片在上电优先级较低的电源芯片之前接收到可编辑逻辑器件输出的使能信号。
60.由于每一电源芯片都有工作使能端和输出端,通过工作使能端接收使能信号,接收到的使能信号为高电平或低电平时,该电源芯片才会被上电进而启动工作。输出端用于输出反馈信号,该反馈信号用于指示该电源芯片是否上电成功。例如,反馈信号上拉为高电平时,表示该电源芯片上电成功,可以正常启动、供电。可编程逻辑器件可以为不同电源芯片分配不同的使能引脚以用于输出使能信号。
61.然后执行步骤s2,接收任一上电优先级的电源芯片基于使能信号的反馈信号,具体可以是接收任一上电优先级的所有电源芯片的反馈信号。该反馈信号是由每一电源芯片在接收到使能信号之后触发,并通过电源芯片的输出端输出。可编程逻辑器件还可以为不同电源芯片分配不同的接收引脚以用于接收反馈信号。
62.最后执行步骤s3,可编程逻辑器件判断接收到的反馈信号是否正常,具体可以是
可编程逻辑器件判断接收到的所有反馈信号是否正常,即判断接收到的所有反馈信号是否是对应的电源芯片正常上电时的反馈信号。若接收到的反馈信号正常,则说明该上电优先级的所有电源芯片均正常上电,此时向该上电优先级的下一上电优先级的所有电源芯片输出使能信号。例如,若任一上电优先级的电源芯片为第一级电源芯片,则下一上电优先级的电源芯片为第二级电源芯片,第二级电源芯片的上电优先级低于第一级电源芯片的上电优先级。
63.本申请实施例中提供的上电控制方法,适用于对包含至少两个电源芯片的电源装置的上电控制,首先向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,任一上电优先级不包括最低上电优先级;然后接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;最后确定接收到的所述反馈信号正常,则向任一上电优先级的下一上电优先级的电源芯片输出使能信号。如此可以依次对电源装置中每一上电优先级的电源芯片进行上电控制和判断,进而精确控制各个上电优先级的电源芯片的启动时序,各种复杂环境下电源芯片的启动都能够满足时序要求,进而保证电源装置所处的系统可以正常启动运行。
64.如图2所示,在上述实施例的基础上,本申请实施例中提供的上电控制方法,还包括:
65.s4,按最高上电优先级至最低上电优先级的顺序,逐级向所述电源装置中的电源芯片输出使能信号;
66.s5,接收各上电优先级的电源芯片基于所述使能信号的反馈信号;
67.s6,确定所述电源装置中的所有电源芯片对应的反馈信号均正常,则向所述电源装置所处的系统输出复位信号,对所述系统进行上电。
68.具体地,本申请实施例中,可编辑逻辑器件可以执行步骤s4,即从最高上电优先级开始,逐级向电源装置中的电源芯片输出使能信号,直至最后向电源装置中最低上电优先级的电源芯片输出使能信号;可编辑逻辑器件可以执行步骤s5,接收各上电优先级的电源芯片基于所述使能信号的反馈信号;最后执行步骤s6,判断电源装置中的所有电源芯片对应的反馈信号是否都正常,如果都正常,则说明所有电源芯片均上电成功且满足时序要求,该电源装置上电成功,则可编程逻辑器件向电源装置所处的系统输出复位信号,通过该复位信号对该系统进行上电控制,使该系统启动工作。
69.需要说明的是,本申请步骤s4中向某一上电优先级的电源芯片输出使能信号的输出动作与步骤s5中接收该上电优先级的电源芯片的反馈信号一定是按先后顺序进行,但是步骤s4中向某一上电优先级的电源芯片输出使能信号的输出动作与步骤s5中接收其他上电优先级的电源芯片的反馈信号的接收动作是相互独立的,二者并无明确的先后顺序,即每个电源芯片在接收到使能信号后均会向可编辑逻辑器件发送一个反馈信号,可编程逻辑器件检测到反馈信号接收即可,并不需要等步骤s4中向所有上电优先级的电源芯片均输出使能信号后才接收反馈信号。
70.本申请实施例中提供的上电控制方法,当电源装置中的所有电源芯片对应的反馈信号均正常时,向电源装置所处的系统输出复位信号,对系统进行上电,使得电源装置所处的系统可以正常启动运行。
71.如图3所示,在上述实施例的基础上,本申请实施例中提供的上电控制方法,所述
接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号之后,还包括:
72.s7,若接收到的所述反馈信号异常,则进行报警提示。
73.具体地,如果接收到的反馈信号异常,即接收到的所有反馈信号中存在至少一个反馈信号异常,则进行报警提示。报警提示的形式包括但不限于设置蜂鸣器、指示灯等。
74.本申请实施例中,当反馈信号异常时,进行报警提示,可以保证工作人员及时发现并解决问题。
75.如图4所示,在上述实施例的基础上,本申请实施例中提供的上电控制方法,所述向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,之前还包括:
76.s0,基于预设的所述任一上电优先级的电源芯片的标准反馈信号,判断接收到的所述反馈信号是否正常。
77.具体地,在可编辑逻辑器件本地存储有每一电源芯片的标准反馈信号,该标准反馈信号包括相应的电源芯片正常上电时的上电反馈信号以及非上电反馈信号。可编辑逻辑器件在接收到所有反馈信号后,将接收到的每一反馈信号与相应的标准反馈信号进行比较,进而确定相应的反馈信号是否正常。
78.在上述实施例的基础上,本申请实施例中提供的上电控制方法,所述基于预设的所述任一上电优先级的电源芯片的标准反馈信号,判断接收到的所述反馈信号是否正常,具体包括:
79.若接收到的所述反馈信号与所述标准反馈信号中的上电反馈信号一致,则判断接收到的所述反馈信号正常;
80.否则,判断接收到的所述反馈信号异常。
81.具体地,可编辑逻辑器件判断接收到的每一反馈信号与相应的上电反馈信号是否一致,若一致则说明相应的反馈信号正常,相应的电源芯片正常上电。否则,若接收到的每一反馈信号与相应的非上电反馈信号一致,则说明接收到的反馈信号异常。
82.如图5所示,在上述实施例的基础上,本申请实施例中提供了一种上电控制单元,适用于对包含至少两个电源芯片的电源装置的上电控制,包括:输出模块21和接收模块22。其中,
83.输出模块21用于向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;
84.接收模块22用于接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;
85.输出模块21还用于确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。
86.如图6所示,在上述实施例的基础上,本申请实施例中提供的上电控制单元,所述输出模块21还用于按最高上电优先级至最低上电优先级的顺序,逐级向所述电源装置中的电源芯片输出使能信号;
87.所述接收模块22还用于接收各上电优先级的电源芯片基于所述使能信号的反馈信号;
88.相应地,所述上电控制单元还包括上电模块23,用于:
89.确定所述电源装置中的所有电源芯片对应的反馈信号均正常,则向所述电源装置
所处的系统输出复位信号,对所述系统进行上电。
90.如图7所示,在上述实施例的基础上,本申请实施例中提供的上电控制单元,还包括报警提示模块24,用于:
91.若接收到的所述反馈信号异常,则进行报警提示。
92.如图8所示,在上述实施例的基础上,本申请实施例中提供的上电控制单元,还包括判断模块25,用于:
93.基于预设的所述任一上电优先级的电源芯片的标准反馈信号,判断接收到的所述反馈信号是否正常。
94.在上述实施例的基础上,本申请实施例中提供的上电控制单元,所述判断模块,具体用于:
95.若接收到的所述反馈信号与所述标准反馈信号中的上电反馈信号一致,则判断接收到的所述反馈信号正常;
96.否则,判断接收到的所述反馈信号异常。
97.具体地,本申请实施例提供的上电控制单元用于执行上述上电控制方法,其具体的实施方式与本申请实施例中提供的一种上电控制方法的实施方式一致,且可以达到相同的有益效果,此处不再赘述。
98.如图9所示,在上述实施例的基础上,本申请实施例中提供了一种可编程逻辑器件,包括:上电控制单元90、多个使能引脚91以及与每个使能引脚对应的接收引脚92;
99.每个使能引脚91与待上电的电源装置中的一个电源芯片相对应。
100.具体地,如图10所示,该可编程逻辑器件的型号具体可以为epm570t100i5。该可编辑逻辑器件共包含有51个引脚,引脚28可以用于向第一上电优先级的电源芯片输出使能信号,标记为core_en,引脚29可以用于接收第一上电优先级的电源芯片的反馈信号,标记为core_good。引脚1、引脚5、引脚17、引脚41分别可以用于向第一个、第二个、第三个、第四个第二上电优先级的电源芯片输出使能信号,分别标记为ps_ddr_en、vccpll_en、vccaux_en、pl_ddr_en。引脚2、引脚6、引脚18、引脚42分别可以用于接收第一个、第二个、第三个、第四个第二上电优先级的电源芯片的反馈信号,分别标记为ps_ddr_gd、vccpll_pg、vccaux_gd、pl_ddr_gd。引脚33、引脚34、引脚36可以用于向第五个第二上电优先级的电源芯片输出使能信号,分别标记为mgtvccaux_en、mgtavtt_en、mgtavcc_en。引脚35可以用于接收第五个第二上电优先级的电源芯片的反馈信号,标记为mgt_good。引脚20、引脚21可以分别用于向第一个、第二个第三上电优先级的电源芯片输出使能信号,分别标记为vcc33_en、vcc18_en。引脚26、引脚27可以分别用于接收第一个、第二个第三上电优先级的电源芯片的反馈信号,分别标记为vcc33_gd、vcc18_gd。引脚51可以用于向电源装置所处的系统输出复位信号,标记为rst。
101.图11为本申请实施例中提供的一种上电控制系统,包括:电源模块111和上述实施例中提供的可编程逻辑器件112,可编程逻辑器件112分别与待上电的电源装置113中每一上电优先级的电源芯片以及电源模块111连接;电源模块111用于为可编程逻辑器件112以及电源芯片供电。可编辑逻辑器件112用于逐一对电源装置113中每一上电优先级的电源芯片进行上电控制。
102.图12示例了一种电子设备的实体结构示意图,如图12所示,该电子设备可以包括:
处理器(processor)121、通信接口(communications interface)122、存储器(memory)123和通信总线124,其中,处理器121,通信接口122,存储器123通过通信总线124完成相互间的通信。处理器121可以调用存储器123中的逻辑指令,以执行上电控制方法,该方法适用于对包含至少两个电源芯片的电源装置的上电控制,包括:向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。
103.此外,上述的存储器123中的逻辑指令可以通过软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:u盘、移动硬盘、只读存储器(rom,read

only memory)、随机存取存储器(ram,random access memory)、磁碟或者光盘等各种可以存储程序代码的介质。
104.本申请实施例提供的电子设备中的处理器121可以调用存储器123中的逻辑指令,实现上述上电控制方法,其具体的实施方式与本申请实施例中提供的一种上电控制方法的实施方式一致,且可以达到相同的有益效果,此处不再赘述。
105.另一方面,本申请还提供一种计算机程序产品,所述计算机程序产品包括存储在非暂态计算机可读存储介质上的计算机程序,所述计算机程序包括程序指令,当所述程序指令被计算机执行时,计算机能够执行上述各方法所提供的上电控制方法,该方法包括:适用于对包含至少两个电源芯片的电源装置的上电控制,包括:向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。
106.本申请实施例提供的计算机程序产品被执行时,实现上述上电控制方法,本申请实施例中提供的一种上电控制方法的实施方式一致,且可以达到相同的有益效果,此处不再赘述。
107.又一方面,本申请还提供一种非暂态计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现以执行上述各提供的上电控制方法,该方法包括:适用于对包含至少两个电源芯片的电源装置的上电控制,包括:向待上电的电源装置中任一上电优先级的电源芯片输出使能信号,所述任一上电优先级不包括最低上电优先级;接收所述任一上电优先级的电源芯片基于所述使能信号的反馈信号;确定接收到的所述反馈信号正常,则向所述任一上电优先级的下一上电优先级的电源芯片输出使能信号。
108.本申请实施例提供的非暂态计算机可读存储介质上存储的计算机程序被执行时,实现上述上电控制方法,本申请实施例中提供的一种上电控制方法的实施方式一致,且可以达到相同的有益效果,此处不再赘述。
109.以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单
元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性的劳动的情况下,即可以理解并实施。
110.通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到各实施方式可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件。基于这样的理解,上述技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如rom/ram、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行各个实施例或者实施例的某些部分所述的方法。
111.最后应说明的是:以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1