Kabylake-U处理器平台内存结构的制作方法

文档序号:24274373发布日期:2021-03-16 22:40阅读:57来源:国知局
Kabylake-U处理器平台内存结构的制作方法

本实用新型涉及一种内存结构,尤其涉及一种kabylake-u处理器平台内存结构。



背景技术:

近年来,英特尔推出了行业领先的14纳米工艺技术,其kabylakeu系列处理器平台也在数字监控、新车载行业、工业和办公自动化、新零售和医疗行业的应用也越来越广泛,基于kabylakeu系列平台的嵌入式计算机也越来越多。但是传统的嵌入式计算机一般采用内存插槽加外插内存卡的形式,这种在硬件上的设计也相对简单,而考虑到一些行业需要很高稳定性的产品,尤其是车载等行业,就需要设计出板载内存以提高整个系统的稳定性来满足行业需求。

板贴内存的方式除了能提高系统的防震性能,应用在一些需要抗震性高的行业;同时板载内存方案相比传统的外插内存条的方案的成本也相对较低,能进一步节省成本。所以市场上很多做嵌入式计算机的厂商都在设计板载内存颗粒的方案。



技术实现要素:

为解决现有技术中的问题,本实用新型提供一种kabylake-u处理器平台内存结构。

本实用新型包括板载内存,所述板载内存包括一个以上的内存颗粒,所述内存颗粒采用菊花链式拓扑结构,其中,每个内存颗粒分别与处理器相连。

本实用新型作进一步改进,所述内存颗粒包括clk信号引脚、ctrl/cke信号引脚、cmd信号引脚、reset信号引脚、alert信号引脚、strobe信号引脚和data信号引脚,其中,处理器与内存颗粒的clk信号引脚、ctrl/cke信号引脚、cmd信号引脚、reset信号引脚、alert信号引脚之间分别设有连接线,所述连接线终端设有端接电阻,每个内存颗粒的相应信号线引脚均连接在相应的连接线上。

本实用新型作进一步改进,所述clk信号引脚、ctrl/cke信号引脚、cmd信号引脚与处理器引脚之间的走线长度不超过8000mil,其连接的短接电阻的阻值为36ω。

本实用新型作进一步改进,所述alert信号引脚与处理器引脚之间的最大走线长度为8000mil,端接电阻为36ω。

本实用新型作进一步改进,所述reset信号引脚与处理器引脚之间的的最大走线长度为8000mil,端接电阻为470ω。

本实用新型作进一步改进,所述strobe信号引脚,data信号引脚的最大的走线长度为4500mil。

本实用新型作进一步改进,每个内存颗粒的data信号线均为等长设置。

本实用新型作进一步改进,还包括与处理器相连的1个以上的内存槽,所述内存槽内能够插接内存条。

本实用新型作进一步改进,所述内存条包括sodimm内存条。

与现有技术相比,本实用新型的有益效果是:提升产品的防震性能,满足车载产品等强震动场景;兼容板载内存和内存条;兼容多种容量的设计,满足多种容量的需求;同样内存容量成品要比外插内存成本低。

附图说明

图1为本实用新型板载内存结构示意图;

图2为内存颗粒各信号走线示意图;

图3为本实用新型处理器电路原理图;

图4-5为内存颗粒电路原理图;

图6为内存插槽电路原理图;

图7-10分别为四个内存颗粒的数据信号引脚新旧定义调整示意图。

具体实施方式

下面结合附图和实施例对本实用新型做进一步详细说明。

kabylakeu平台是英特尔第七代处理器系列、处理器3865u和处理器i3-7100u,i5-7200u,i7-7500u平台助力数字监控、新车载体验、工业和办公自动化进步、零售和医疗新解决方案等应用的实时计算。kabylakeu系列处理器利用14纳米高能效的微体系结构,先进的处理技术以及芯片优化提供最佳性能,内置于新媒体引擎中的vp9和hevc10硬件加速,配以混合板载内存使产品稳定性提升。

如图3所示,本实用新型在硬件配置上,内存结构为板载内存和内存槽并存的混合内存结构,包括与处理器相连的a通道和b通道,其中,a通道是板载内存数据存储通道,b通道为内存卡数据存储通道。本例的板载内存设有1个以上的内存颗粒。

本实用新型结合产品规格定好板载内存的容量,尽量做多种容量兼容设计,内存颗粒选择,根据目前市场主流的内存颗粒,选用x16规格的,同时混合兼容sodimm的内存条,可以满足不同应用场景,以及不同容量选择的要求。

如图1所示,本例的内存颗粒为4颗,最大容量可以设置8g,采用菊花链式拓扑结构,其中,每个内存颗粒分别与处理器相连。

如图2所示,本例的内存颗粒包括clk信号引脚、ctrl/cke信号引脚、cmd信号引脚、reset信号引脚、alert信号引脚,各个引脚同样采用菊花链式走线结构,具体地,处理器与内存颗粒的clk信号引脚、ctrl/cke信号引脚、cmd信号引脚、reset信号引脚、alert信号引脚之间分别设有连接线,所述连接线终端设有端接电阻,每个内存颗粒的相应信号线引脚均连接在相应的连接线上。

其中,为了满足防震性能需求,优选的,本例clk信号引脚、ctrl/cke信号引脚、cmd信号引脚与处理器引脚之间的走线长度不超过8000mil,其连接的短接电阻的阻值为36ω。所述alert信号引脚与处理器引脚之间的最大走线长度为8000mil(mil为千分之一英寸,1mil=0.0254mm),端接电阻为36ω。所述reset信号引脚与处理器引脚之间的的最大走线长度为8000mil,端接电阻为470ω。

本例的各个内存颗粒还包括与处理器进行数据传输的strobe信号引脚和data信号引脚。所述strobe信号引脚,data信号引脚的最大的走线长度为4500mil。为了保证板载内存数据传输的实时性及稳定性,每个内存颗粒数据信号走线需要等长设置。本例为了满足走线等长的要求,调整了内存颗粒的组内数据信号的顺序,即重新定义了data数据信号引脚的定义。具体设置如图3-图10所示。

板载内存由于内存颗粒的走线放在了板子上,所以走线的难度会增加,本例通过合理的布局以及走线,是产品性能更加稳定。

与现有技术相比,本实用新型采用了板载内存与内存条混合内存,提升产品的防震性能,满足车载产品等强震动场景;兼容板载内存和内存条;兼容多种容量的设计,满足各种使用需求;同样内存容量成品要比外插内存成本大大降低。

以上所述之具体实施方式为本实用新型的较佳实施方式,并非以此限定本实用新型的具体实施范围,本实用新型的范围包括并不限于本具体实施方式,凡依照本实用新型所作的等效变化均在本实用新型的保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1