一种新型显示控制计算模块的制作方法

文档序号:25681275发布日期:2021-06-29 23:42阅读:171来源:国知局
一种新型显示控制计算模块的制作方法

本实用新型涉及一种新型显示控制计算模块。



背景技术:

显控计算模块又称cpex计算模块,是应用于显控计算机系统中的模块。

现有的显控计算模块结构较为复杂,而且扩展接口较少,不利于模块的精简和小型化,且扩展性能较差。

另外,关键用户所使用的核心计算机,都是以高性能计算、存储数据等应用为主的嵌入式为核心。长期以来,嵌入式的软硬件多为美国设计生产制造,基于国家信息安全建设的需要,打破国外厂商在高端存储产品的核心技术垄断。显控计算模块面向高性能计算领域的现实需求,所开发的高性能显控计算机产品采用具有我国自主知识产权的飞腾处理器芯片,具有速度快、可靠性高、功耗低等优点。因此,在国家大力的推动国产化的浪潮下,大力迅速发展基于国产软硬件平台的嵌入式来保证国家的数据信息系统的安全是必须的。



技术实现要素:

本实用新型所要解决的技术问题是提供一种新型显示控制计算模块,该新型显示控制计算模块集成度高,结构紧凑,扩展性能好。

为实现上述技术目的,本实用新型采用如下技术方案:

一种新型显示控制计算模块,包括cpu、内存颗粒芯片、显示芯片、pcie总线扩展芯片、复杂可编程逻辑器件、系统启动芯片、bmc芯片、网络芯片、sata芯片、usb芯片、前面板接口、cpex连接器;

所述内存颗粒芯片、显示芯片、pcie总线扩展芯片,均与cpu连接;

所述系统启动芯片、bmc芯片,通过复杂可编程逻辑器件与cpu连接;

所述显示芯片,输出4路hdmi数字信号到cpex连接器;

所述cpu,输出2组pciex8接口连接至cpex连接器;

所述bmc芯片,输出1路vga和1路千兆网络到前面板接口,输出1路ipmb到cpex连接器;

所述pcie总线扩展芯片,输入端口与cpu的1组pciex8接口连接,输出10路pciex4作为输出接口,其中:

2路pciex4接口,经网络芯片扩展出6路千兆以太网接口,连接至cpex连接器;

3路pciex4接口降级为3路pciex1接口,经usb芯片扩展出12路usb2.0接口,其中2路usb2.0接口连接至前面板接口,1路usb2.0接口与bmc芯片连接,7路usb2.0接口直接连接至cpex连接器,1路usb2.0接口与音频转换芯片连接后输出至cpex连接器;

1路pciex4接口降级为1路pciex1接口,经sata芯片扩展出4路sata接口,其中1路sata接口连接至msata连接器,1路sata接口用于板载电子盘,2路sata接口连接至cpex连接器;

2路pciex4接口直接连接至与cpex连接器;

2路pciex4接口降级为2路pciex2接口,连接至cpex连接器。

进一步的,所述pcie总线扩展芯片采用plxpex8750型集成器件。

进一步的,所述显示芯片采用jm7200型集成器件,所述cpu通过1组pciex8与所述显示芯片连接。

进一步的,所述cpu采用飞腾ft2000/4型集成器件。

进一步的,所述bmc芯片通过uart接口与复杂可编程逻辑器件连接,进而与cpu之间进行数据传输。

进一步的,所述复杂可编程逻辑器件,输出lpc接口和gpio接口连接到cpex连接器。

进一步的,所述内存颗粒芯片采用mt40a1g8sa-062eit型集成器件。

进一步的,所述网络芯片采用带宽为1gb的inteli350型集成器件。

进一步的,所述sata芯片采用marvell88se9215型集成器件。

进一步的,所述系统启动芯片采用s25fs128型集成器件,所述bmc芯片为aspeed的ast2400,所述usb芯片采用upd720201型集成器件。

有益效果

本实用新型采用的cpu输出多组pciex8接口,其中1组pciex8接口经显示芯片可转换输出hdmi数字信号;另1组pciex8用于pcie总线扩展芯片进行扩展可得到多个pciex4接口,进而使用该多个pciex4接口分别进行转换得到多个sata接口、usb接口、音频接口、网络接口,通过连接cpex连接器等以供相应类型接口与本机通信;另还有2组pciex8接口直接连接至cpex连接器,以供与其他pciex8接口类型的设备进行通信。因此,本实用新型公开的新型显示控制计算模块集成度高,结构紧凑,扩展性能好。

附图说明

图1为本实用新型实施例所述的新型显示控制计算模块的总体结构框图。

具体实施方式

下面对本实用新型的实施例作详细说明,本实施例以本实用新型的技术方案为依据开展,给出了详细的实施方式和具体的操作过程,对本实用新型的技术方案作进一步解释说明。

本实用新型提供一种新型显示控制计算模块,包括cpu、内存颗粒芯片、显示芯片、pcie总线扩展芯片、复杂可编程逻辑器件、系统启动芯片、bmc芯片、网络芯片、sata芯片、usb芯片、前面板接口、cpex连接器;

其中,cpu采用飞腾ft2000/4型集成器件;内存颗粒芯片采用mt40a1g8sa-062eit型集成器件;显示芯片采用景嘉微jm7200型集成器件;pcie总线扩展芯片采用plxpex8750型集成器件;系统启动芯片bios采用s25fs128型集成器件;bmc芯片为aspeed的ast2400;网络芯片采用带宽为1gb的inteli350型集成器件;sata芯片采用marvell88se9215型集成器件;usb芯片采用upd720201型集成器件。

所述cpu,通过1组pciex8与所述显示芯片连接,通过1组pciex8与pcie总线扩展芯片连接,另外2组pciex8直接连接至cpex连接器,另外还与内存颗粒芯片连接。

所述系统启动芯片、bmc芯片,通过复杂可编程逻辑器件与cpu连接;其中,复杂可编程逻辑器件与cpu之间的通信接口,包括:gpio、i2c、uart、lpc、spi等的任意一种或多种;复杂可编程逻辑器件与bmc芯片之间的通过uart接口通信;另外,复杂可编程逻辑器件,还包括gpio接口、ttl调试接口、rs232接口,通过gpio接口连接至cpex连接器,通过ttl调试接口连接至前面板接口。

所述bmc芯片,输出1路vga和1路千兆网络到前面板接口,输出1路ipmb(智能平台管理总线)到cpex连接器;

所述显示芯片,输出4路4khdmi数字信号到cpex连接器;

所述pcie总线扩展芯片,输入端口与cpu的1组pciex8接口连接,输出10路pciex4作为输出接口,其中:

2路pciex4接口,经网络芯片扩展出6路千兆以太网接口,连接至cpex连接器;

3路pciex4接口降级为3路pciex1接口,经usb芯片扩展出12路usb2.0接口,其中2路usb2.0接口连接至前面板接口,1路usb2.0接口与bmc芯片连接,7路usb2.0接口直接连接至cpex连接器,1路usb2.0接口与音频转换芯片连接后输出至cpex连接器;

1路pciex4接口降级为1路pciex1接口,经sata芯片扩展出4路sata接口,其中1路sata接口连接至msata连接器,1路sata接口用于板载电子盘,2路sata接口连接至cpex连接器;

2路pciex4接口直接连接至与cpex连接器;

2路pciex4接口降级为2路pciex2接口,连接至cpex连接器。

本实用新型采用的cpu输出多组pciex8接口,其中1组pciex8接口经显示芯片可转换输出hdmi数字信号;另1组pciex8用于pcie总线扩展芯片进行扩展可得到多个pciex4接口,进而使用该多个pciex4接口分别进行转换得到多个sata接口、usb接口、音频接口、网络接口,通过连接cpex连接器等以供相应类型接口与本机通信;另还有2组pciex8接口直接连接至cpex连接器,以供与其他pciex8接口类型的设备进行通信。因此,本实用新型公开的新型显示控制计算模块集成度高,结构紧凑,扩展性能好。

以上实施例为本申请的优选实施例,本领域的普通技术人员还可以在此基础上进行各种变换或改进,在不脱离本申请总的构思的前提下,这些变换或改进都应当属于本申请要求保护的范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1