一种芯片驱动加载配置方法、装置、设备和存储介质与流程

文档序号:32479816发布日期:2022-12-09 21:35阅读:32来源:国知局
一种芯片驱动加载配置方法、装置、设备和存储介质与流程

1.本技术涉及电子应用技术领域中的驱动加载的技术领域,特别是涉及一种芯片驱动加载配置方法、装置、设备和存储介质。


背景技术:

2.bmc(英文全称:baseboard management controller;中文全称:基板管理控制器)硬件本身就是一个计算机系统。与常用的计算机系统相比,bmc中的硬件资源非常有限。bmc硬件中cpu(中央处理器)运行速度较慢,flash(闪存)一般在32mb,ram(英文全称:random access memory;中文全称:随机存取存储器)一般少于256mb。因此,openbmc(英文全称:openbaseboard management controller;中文全称:基于开源的基板管理控制器)被设计为完整的linux发行版,可以灵活地定制以支持不同的bmcsoc(英文全称:systemonachip;中文全称:系统芯片)或板卡。
3.随着服务器硬件款式的多样化,为了确保bmc系统能够适配各种类型的板卡对硬件温度、电压信息等参数信息进行监控。现有技术中,在加载vr(英文全称:variable resistor;中文全称:可变电阻)芯片驱动时,由于vr芯片内并未存储有其芯片型号信息,所以本领域的技术人员通常会基于vr芯片生产厂家提供的vr芯片技术手册,获取vr芯片的芯片型号信息。然后,再基于vr芯片的芯片型号信息生成vr芯片驱动,并且现有技术中并未基于vr芯片对vr芯片驱动生成系统的框架结构,常会发生基于同一芯片型号重复性生成vr芯片驱动的情况,浪费了大量的人力物力。其次,在加载芯片驱动的过程中,无法基于vr芯片的芯片型号信息对其对应的芯片驱动进行动态索引,具有灵活性差、人力物力消耗量大的弊端。除此之外,通过人为手动获取vr芯片型号、加载配置vr芯片驱动,难免会存在工作效率低、经济成本高和监管不到位的问题。
4.因此,急需提出一种能够实现灵活、动态加载配置芯片驱动、提升加载配置芯片驱动效率的芯片驱动加载配置方法、装置、设备和存储介质。


技术实现要素:

5.基于此,有必要针对上述技术问题,提供一种能够实现灵活、动态加载配置芯片驱动、提升加载配置芯片驱动效率的芯片驱动加载配置方法、装置、设备和存储介质。
6.一方面,提供一种芯片驱动加载配置方法,所述芯片包括可变电阻芯片,所述方法包括:
7.步骤a:预先写入所述可变电阻芯片型号至所述可变电阻;
8.步骤b:基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
9.步骤c:基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
10.在其中一个实施例中,所述预设的数据模型生成规则,包括:基于所述待监测电压
数据,获取用于监测所述电压数据的可变电阻芯片;基于所述可变电阻芯片,读取所述可变电阻芯片的可变电阻芯片型号;基于所述可变电阻芯片和所述待监测电压数据,获取实现监测所述电压数据的i2c总线通道和寄存器地址;基于所述可变电阻芯片型号、所述i2c总线通道与所述寄存器地址,生成数据模型。
11.在其中一个实施例中,生成所述预设的硬件监视框架,包括:监测获取所述数据模型的生成状态是否为正在生成;若所述数据模型的生成状态为正在生成,则待所述数据模型生成之后,获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名;基于所述芯片驱动,生成所述预设的硬件监视框架。
12.在其中一个实施例中,所述预设的芯片驱动加载配置规则包括:芯片驱动加载规则和芯片驱动配置规则;所述芯片驱动获取规则,包括:基于所述可变电阻芯片型号,从所述预设的硬件监视框架中加载命名与所述可变电阻芯片型号一致的芯片驱动。
13.在其中一个实施例中,所述芯片驱动配置规则,包括:基于所述数据模型和所述可变电阻芯片型号,获取所述i2c总线通道和所述寄存器地址;基于所述i2c总线通道、所述寄存器地址与所述芯片驱动,按照配置代码生成规则,加载配置所述芯片驱动至设备树源码。
14.在其中一个实施例中,生成所述预设的硬件监视框架时,所述方法还包括:获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,判断所述预设的硬件监视框架中是否已存在命名与所述可变电阻芯片型号一致的芯片驱动;若不存在命名与所述可变电阻芯片型号一致的芯片驱动,则基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名。
15.在其中一个实施例中,预先写入所述可变电阻芯片型号至所述可变电阻,包括:预先设置可变电阻芯片型号标准格式,所述可变电阻芯片型号标准格式包括字符总数、英文字符数和汉语字符数;若写入所述可变电阻芯片的可变电阻芯片型号不符合所述可变电阻芯片型号标准格式,则判定写入可变电阻芯片型号至所述可变电阻芯片失败,并发出告警。
16.另一方面,提供了一种芯片驱动加载配置装置,所述芯片包括可变电阻芯片,所述装置包括:
17.写入单元,以用于预先写入可变电阻芯片型号至所述可变电阻;
18.数据模型生成单元,以用于基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
19.加载配置单元,以用于基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
20.再一方面,提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现以下步骤:
21.步骤a:预先写入所述可变电阻芯片型号至所述可变电阻;
22.步骤b:基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
23.步骤c:基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
24.又一方面,提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机
程序被处理器执行时实现以下步骤:
25.步骤a:预先写入所述可变电阻芯片型号至所述可变电阻;
26.步骤b:基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
27.步骤c:基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
28.上述芯片驱动加载配置方法、装置、设备和存储介质,所述方法包括:预先写入所述可变电阻芯片型号至所述可变电阻;基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。所述方法通过将可变电阻芯片型号写入至可变电阻内,实现所述可变电阻的芯片型号可读取;预先生成硬件监视框架实现了芯片驱动的可复用性;基于可变电阻芯片的芯片型号获取芯片驱动的加载配置,实现了芯片驱动的动态加载,实现了芯片驱动的灵活加载配置,减少了人力物力的消耗,杜绝了因人为操作而导致的工作效率低,监管不到位的技术弊端。综上,本技术具有能够实现灵活、动态加载配置芯片驱动、提升加载配置芯片驱动效率的有益效果。
附图说明
29.图1为一个实施例中芯片驱动加载配置方法的应用环境图;
30.图2为一个实施例中芯片驱动加载配置方法的流程示意图;
31.图3为一个实施例中芯片驱动加载配置方法的流程示意图;
32.图4为一个实施例中芯片驱动加载配置装置的结构框图;
33.图5为一个实施例中计算机设备的内部结构图。
具体实施方式
34.为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。
35.实施例一
36.本技术提供的驱动芯片加载配置方法,可以应用于如图1所示的应用环境中。其中,终端102通过网络与服务器104通过网络进行通信。所述服务器104内的存储单元内存储有所述芯片驱动加载配置方法,当终端102发送芯片驱动加载配置请求至所述服务器104时,则服务器104调用所述存储单元内存储的芯片驱动加载配置方法,以实现芯片驱动的加载配置。其中,终端102可以但不限于是各种个人计算机、笔记本电脑、智能手机、平板电脑和便携式可穿戴设备,服务器104可以用独立的服务器或者是多个服务器组成的服务器集群来实现。
37.在一个实施例中,提供了一种芯片驱动加载配置方法,所述方法包括:首先,获取可变电阻芯片监控电压数据时使用的可变电阻芯片型号、寄存器地址、i2c总线号(英文全称:inter-integrated circuit bus,用于连接微控制器及其外围设备)以及通道信息,生
成数据模型;其次,追加可变电阻芯片的引脚功能,基于可变电阻芯片出厂时厂家提供的可变电阻芯片生成信息,获取可变电阻芯片的可变电阻芯片型号,并存储所述可变电阻芯片型号至可变电阻芯片内的存储单元,以供openbmc(基于开源的基板管理控制器)端获取;然后,在需要加载配置芯片驱动时,基于可变电阻芯片的可变电阻芯片型号,从预设的硬件监视框架(英文全称:hardware monitoring framework;英文简称:hwmon)中获取芯片驱动;再然后,将所述芯片驱动动态配置到dts(英文全称:device tree source;中文全称:设备树源码,一种描述特定计算机的硬件组件的数据结构)中;最后,即可启动kernel加载相关芯片驱动,即可读取到可变电阻芯片监控到的电压数据信息。其中,将所述芯片驱动动态配置到dts中的具体配置代码如下:
[0038][0039]
实施例二
[0040]
在一个实施例中,如图2所示,提供了一种芯片驱动加载配置方法,所述芯片包括可变电阻芯片,所述方法包括:
[0041]
步骤a:预先写入所述可变电阻芯片型号至所述可变电阻;
[0042]
具体地,在硬件上增加所述可变电阻芯片的引脚功能,基于可变电阻芯片生厂商提供的信息参数上获取可变电阻芯片的可变电阻芯片型号
[0043]
步骤b:基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
[0044]
步骤c:基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
[0045]
上述芯片驱动加载配置方法中,所述方法通过将可变电阻芯片型号写入至可变电阻内,实现所述可变电阻的芯片型号可读取;预先生成硬件监视框架实现了芯片驱动的可复用性;基于可变电阻芯片的芯片型号获取芯片驱动的加载配置,实现了芯片驱动的动态加载,实现了芯片驱动的灵活加载配置,减少了人力物力的消耗,杜绝了因人为操作而导致的工作效率低,监管不到位的技术弊端。综上,本技术具有能够实现灵活、动态加载配置芯片驱动、提升加载配置芯片驱动效率的有益效果。
[0046]
在其中一个实施例中,所述预设的数据模型生成规则,包括:基于所述待监测电压数据,获取用于监测所述电压数据的可变电阻芯片;基于所述可变电阻芯片,读取所述可变电阻芯片的可变电阻芯片型号;基于所述可变电阻芯片和所述待监测电压数据,获取实现监测所述电压数据的i2c总线通道和寄存器地址;基于所述可变电阻芯片型号、所述i2c总线通道与所述寄存器地址,生成数据模型。
[0047]
在其中一个实施例中,如图3所示,生成所述预设的硬件监视框架,包括:监测获取所述数据模型的生成状态是否为正在生成;若所述数据模型的生成状态为正在生成,则待所述数据模型生成之后,获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名;基于所述芯片驱动,生成所述预设的硬件监视框架。
[0048]
在其中一个实施例中,所述预设的芯片驱动加载配置规则包括:芯片驱动加载规则和芯片驱动配置规则;所述芯片驱动获取规则,包括:基于所述可变电阻芯片型号,从所述预设的硬件监视框架中加载命名与所述可变电阻芯片型号一致的芯片驱动。
[0049]
在其中一个实施例中,所述芯片驱动配置规则,包括:基于所述数据模型和所述可变电阻芯片型号,获取所述i2c总线通道和所述寄存器地址;基于所述i2c总线通道、所述寄存器地址与所述芯片驱动,按照配置代码生成规则,加载配置所述芯片驱动至设备树源码。
[0050]
在其中一个实施例中,如图3所示,生成所述预设的硬件监视框架时,所述方法还包括:获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,判断所述预设的硬件监视框架中是否已存在命名与所述可变电阻芯片型号一致的芯片驱动;若不存在命名与所述可变电阻芯片型号一致的芯片驱动,则基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名;若存在命名与所述可变电阻芯片型号一致的芯片驱动,则不再基于所述可变电阻芯片型号,生成所述芯片驱动。
[0051]
在其中一个实施例中,预先写入所述可变电阻芯片型号至所述可变电阻,包括:预先设置可变电阻芯片型号标准格式,所述可变电阻芯片型号标准格式包括字符总数、英文字符数和汉语字符数;若写入所述可变电阻芯片的可变电阻芯片型号不符合所述可变电阻芯片型号标准格式,则判定写入可变电阻芯片型号至所述可变电阻芯片失败,并发出告警。
[0052]
应该理解的是,虽然图2-3的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图2-3中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
[0053]
实施例三
[0054]
在一个实施例中,如图4所示,提供了一种芯片驱动加载配置装置,包括:写入单元、数据模型生成单元和加载配置单元,其中:
[0055]
写入单元,以用于预先写入可变电阻芯片型号至所述可变电阻;
[0056]
数据模型生成单元,以用于基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
[0057]
加载配置单元,以用于基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
[0058]
在其中一个实施例中,所述数据模型生成单元,还用于基于所述待监测电压数据,获取用于监测所述电压数据的可变电阻芯片;基于所述可变电阻芯片,读取所述可变电阻芯片的可变电阻芯片型号;基于所述可变电阻芯片和所述待监测电压数据,获取实现监测所述电压数据的i2c总线通道和寄存器地址;基于所述可变电阻芯片型号、所述i2c总线通道与所述寄存器地址,生成数据模型。
[0059]
在其中一个实施例中,所述装置还包括:监测生成单元,以用于监测获取所述数据模型的生成状态是否为正在生成;若所述数据模型的生成状态为正在生成,则待所述数据模型生成之后,获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名;基于所述芯片驱动,生成所述预设的硬件监视框架。
[0060]
在其中一个实施例中,所述加载配置单元,还用于基于所述可变电阻芯片型号,从所述预设的硬件监视框架中加载命名与所述可变电阻芯片型号一致的芯片驱动。
[0061]
在其中一个实施例中,所述加载配置单元,还用于基于所述数据模型和所述可变电阻芯片型号,获取所述i2c总线通道和所述寄存器地址;基于所述i2c总线通道、所述寄存器地址与所述芯片驱动,按照配置代码生成规则,加载配置所述芯片驱动至设备树源码。
[0062]
在其中一个实施例中,获取生成单元,还用于获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,判断所述预设的硬件监视框架中是否已存在命名与所述可变电阻芯片型号一致的芯片驱动;若不存在命名与所述可变电阻芯片型号一致的芯片驱动,则基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名。
[0063]
关于芯片驱动加载配置装置的具体限定可以参见上文中对于芯片驱动加载配置方法的限定,在此不再赘述。上述芯片驱动加载配置装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
[0064]
实施例四
[0065]
在一个实施例中,提供了一种计算机设备,该计算机设备可以是终端,其内部结构图可以如图5所示。该计算机设备包括通过系统总线连接的处理器、存储器、网络接口、显示屏和输入装置。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机程序。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种芯片驱动加载配置方法。该计算机设备的显示屏可以是液晶显示屏或者电子墨水显示屏,该计算机设备的输入装置可以是显示屏上覆盖的触摸层,也可以是计算机设备外壳上设置的按键、轨迹球或触控板,还可以是外接的键盘、触控板或鼠标等。
[0066]
本领域技术人员可以理解,图5中示出的结构,仅仅是与本技术方案相关的部分结构的框图,并不构成对本技术方案所应用于其上的计算机设备的限定,具体的计算机设备
可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
[0067]
在一个实施例中,提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行计算机程序时实现以下步骤:
[0068]
步骤a:预先写入所述可变电阻芯片型号至所述可变电阻;
[0069]
步骤b:基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
[0070]
步骤c:基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
[0071]
在一个实施例中,处理器执行计算机程序时还实现以下步骤:
[0072]
基于所述待监测电压数据,获取用于监测所述电压数据的可变电阻芯片;基于所述可变电阻芯片,读取所述可变电阻芯片的可变电阻芯片型号;基于所述可变电阻芯片和所述待监测电压数据,获取实现监测所述电压数据的i2c总线通道和寄存器地址;基于所述可变电阻芯片型号、所述i2c总线通道与所述寄存器地址,生成数据模型。
[0073]
在一个实施例中,处理器执行计算机程序时还实现以下步骤:
[0074]
监测获取所述数据模型的生成状态是否为正在生成;若所述数据模型的生成状态为正在生成,则待所述数据模型生成之后,获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名;基于所述芯片驱动,生成所述预设的硬件监视框架。
[0075]
在一个实施例中,处理器执行计算机程序时还实现以下步骤:
[0076]
基于所述可变电阻芯片型号,从所述预设的硬件监视框架中加载命名与所述可变电阻芯片型号一致的芯片驱动。
[0077]
在一个实施例中,处理器执行计算机程序时还实现以下步骤:
[0078]
基于所述数据模型和所述可变电阻芯片型号,获取所述i2c总线通道和所述寄存器地址;基于所述i2c总线通道、所述寄存器地址与所述芯片驱动,按照配置代码生成规则,加载配置所述芯片驱动至设备树源码。
[0079]
在一个实施例中,处理器执行计算机程序时还实现以下步骤:
[0080]
获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,判断所述预设的硬件监视框架中是否已存在命名与所述可变电阻芯片型号一致的芯片驱动;若不存在命名与所述可变电阻芯片型号一致的芯片驱动,则基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名。
[0081]
在一个实施例中,处理器执行计算机程序时还实现以下步骤:
[0082]
预先设置可变电阻芯片型号标准格式,所述可变电阻芯片型号标准格式包括字符总数、英文字符数和汉语字符数;若写入所述可变电阻芯片的可变电阻芯片型号不符合所述可变电阻芯片型号标准格式,则判定写入可变电阻芯片型号至所述可变电阻芯片失败,并发出告警。
[0083]
实施例五
[0084]
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现以下步骤:
[0085]
步骤a:预先写入所述可变电阻芯片型号至所述可变电阻;
[0086]
步骤b:基于待监测电压数据,按照预设的数据模型生成规则,生成数据模型,所述数据模型包括可变电阻芯片型号、i2c总线通道和寄存器地址;
[0087]
步骤c:基于所述可变电阻芯片型号,按照预设的芯片驱动加载配置规则,从预设的硬件监视框架中获取芯片驱动,以实现所述芯片驱动的加载配置。
[0088]
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
[0089]
基于所述待监测电压数据,获取用于监测所述电压数据的可变电阻芯片;基于所述可变电阻芯片,读取所述可变电阻芯片的可变电阻芯片型号;基于所述可变电阻芯片和所述待监测电压数据,获取实现监测所述电压数据的i2c总线通道和寄存器地址;基于所述可变电阻芯片型号、所述i2c总线通道与所述寄存器地址,生成数据模型。
[0090]
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
[0091]
监测获取所述数据模型的生成状态是否为正在生成;若所述数据模型的生成状态为正在生成,则待所述数据模型生成之后,获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名;基于所述芯片驱动,生成所述预设的硬件监视框架。
[0092]
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
[0093]
基于所述可变电阻芯片型号,从所述预设的硬件监视框架中加载命名与所述可变电阻芯片型号一致的芯片驱动。
[0094]
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
[0095]
基于所述数据模型和所述可变电阻芯片型号,获取所述i2c总线通道和所述寄存器地址;基于所述i2c总线通道、所述寄存器地址与所述芯片驱动,按照配置代码生成规则,加载配置所述芯片驱动至设备树源码
[0096]
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
[0097]
获取所述数据模型中的可变电阻芯片型号;基于所述可变电阻芯片型号,判断所述预设的硬件监视框架中是否已存在命名与所述可变电阻芯片型号一致的芯片驱动;若不存在命名与所述可变电阻芯片型号一致的芯片驱动,则基于所述可变电阻芯片型号,生成所述芯片驱动,并以所述可变电阻芯片型号对所述芯片驱动进行命名。
[0098]
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
[0099]
预先设置可变电阻芯片型号标准格式,所述可变电阻芯片型号标准格式包括字符总数、英文字符数和汉语字符数;若写入所述可变电阻芯片的可变电阻芯片型号不符合所述可变电阻芯片型号标准格式,则判定写入可变电阻芯片型号至所述可变电阻芯片失败,并发出告警。
[0100]
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本技术所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(rom)、可编程rom(prom)、电可编程rom(eprom)、电可擦除可编程rom(eeprom)或闪存。易失性存储器可包括随机存取存储器(ram)或者外部高速缓冲存储器。作为说明而非局限,ram以多种形式可得,诸如静态ram(sram)、动态ram(dram)、同步dram(sdram)、双数据率sdram(ddrsdram)、增强
型sdram(esdram)、同步链路(synchlink)dram(sldram)、存储器总线(rambus)直接ram(rdram)、直接存储器总线动态ram(drdram)、以及存储器总线动态ram(rdram)等。
[0101]
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
[0102]
以上所述实施例仅表达了本技术的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本技术构思的前提下,还可以做出若干变形和改进,这些都属于本技术的保护范围。因此,本技术专利的保护范围应以所附权利要求为准。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1