语言数据读出集成电路的制作方法

文档序号:6405841阅读:358来源:国知局
专利名称:语言数据读出集成电路的制作方法
技术领域
本发明所述的语言数据读出集成电路,是一种利用语言读出数据的专用电路,可广泛应用于要求有语言读出的数据的各种电子设备。
目前,各种电子仪器仪表的数据表示,都是通过指针显示、七段数码显示等方式实现。还未采用语言直接读出方式获得数据。这样在观察仪表、存贮器中数据与文件数据的校对、电梯楼层提示、产品计数等领域中由于没有语言声音的直接读出,则存在着由于眼睛注视两手的工作,而无法顾及仪表指示的情况。尤其对于盲人或者其它不容易观察或无法观察的情况下的仪器仪表显示等方面都存在着操作不便、或无法工作等问题。为了克服上述问题,发明一种新型的语言数据读出集成电路是十分必要的。
鉴于上述现有技术所存在的问题,本发明的目的是设计一种新型的集成电路,使各种电子仪器仪表的数据通过本发明实现语言输出。从而使人由听觉直接获知仪器仪表的显示数据。例如在应用仪表上,由于人的眼睛注视两手的测量动作,而无法顾及仪表的指示情况时。本发明就可以充分发挥作用,只要在手接近处按动触发开关就可以实现数据的直接读出。本发明可实现通过数字电讯号输入,一次读出四位的十进制或十六进制的数据,其中包括小数。并可实现多片连接,构成四位以上数的读出。本发明将为集成电路增加了新的系列品种,是一种适于实用的新型语言数据读出集成电路。
本发明是一种语言数据读出集成电路,其特征如附图
所示。其结构主要由语言数据读出系统、位数选择和小数输入系统、触发复位系统、三态门输入系统及其电路所组成。可实现通过数字电讯号输入,一次可读出四位的十进制或十六进制的数据,其中包括小数。并可实现多片连接,构成四位以上数的读出。本发明所述的语言数据读出系统是由振荡器、计数器、存贮器、数模转换器及其所属电路组成。仅本系统即可实现一位的十进制或十六进制的数据以语言形式读出。本发明所述的位数选择和小数输入系统由计数器、译码器、或门、与门、非门及其电路所组成。当读完一位数据后,由此可顺次读完。本发明所述的触发复位系统由触发器、或门及其电路所组成。当接收外接脉冲信号后,可实现触发电路工作和自身复位。
本发明所述的语言数据读出集成电路是一种新的集成电路。是一种利用语言读出数据的专用电路。本发明可广泛应用在要求有语言读出数据的各种电子设备上。如用于语言报时、产量计数等地方。在单板机、单片机及其它计算机存贮器中的数据与文件数据进行校对时,就可免去边看文件数据、边看显示数据的麻烦。其显示数据可利用听觉来获知,从而提高了工作效率、减少数据的识别差错,为集成电路的应用开拓了新的前景。
本发明的附图是语言数据读出集成电路结构系统图。
本发明的具体实施例如附图所示,其结构主要是由语言数据读出系统、位数选择和小数输入系统、触发复位系统、三态门输入系统及其电路所组成。可实现通过数字电讯号输入,一次可读出四位的十进制或十六进制的数据,其中包括小数,并可实现多片连接,构成四位以上的数的读出。语言数据读出系统是由振荡器ZD、计数器JS1、存贮器ROM、数模转换器D/A及其电路所组成。本系统即可实现一位的十进制或十六进制的数据以语言形式读出。位数选择和小数输入系统由计数器JS23-8译码器YM、或门I1、I5、与门I3、非门I4及其电路所组成。当读完一位数据后,由此可顺次读完,即实现位数选择。触发复位系统由触发器CF、或门I2及其电路所组成。当接收外接脉冲信号后,可实现触发电路工作和本身复位。三态门输入系统由S-S共20个三态门组成,用于数据信号的输入。
本发明的工作原理如下外引线1、2、3脚为外接阻容元件,控制振荡器ZD频率,使振荡输出产生计数脉冲。同时振荡器ZD的G端为控制端,当G端接高电平时振荡器起振、接低电平时停振。二进制计数器JS1的位数待定,由ROM的容量及D/A的位数决定为了便于说明,假定D/A的位数为8位,ROM的容量为17K*8即由15根地址线组成,其中由最低位开始的十位由计数器JS1产生,JS1则为11位,JS1的输出A0-A9作为ROM的地址输入,由最低位开始10根地址线构成1K字节的存贮页,共需17页即17K字节容量。至于选择哪一页由ROM存贮器中最高位的五根地址线即A10-A14端的二进制数决定,并且A10-A14的二进制数是由外部二进制数据信号通过三态门输入的。例如,如果选择12、13、14、15脚,则构成十六进制的一位输入。假设外部输入数据为0101即十进制或十六进制的“5”,若从0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F、M页来看应是第六页,此页所存1K字节的数据应能通过D/A转换而发出“五”的声音,其余按此类同。当选择某页时,如果同时计数器JS1计数产生驱动ROM 1K字节的地址,D/A再将数据转换成语言信号则由27脚输出,外接放大滤波电路由扬声器或耳机发出该页应发的音。M页是存贮发“点”音的数据,如果外部输入的数据带有小数的话就需要发出“点”音。例如外部接口的数据信号为1110 1110 0001.0011即为十六进制的EC1.3,并通过扬声器读出此音。为了区别“1”与“E”的发音,这里“1”的发音为“幺”音调。“点”音信号输入也是由三态门输入的。地址页与发音对照见下表地址页与发音对照表所在地址页 应发音 所在地址页 应发音0000 零 1001 九0001 幺 1010 A0010 二 1011 B0011 三 1100 C0100 四 1101 D0101 五 1110 E0110 六 1111 F0111 七 10000 点1000 八当JS1产生完1K字节容量地址、A10为高电平时,I5的作用是使A10高电平自身复位,产生一个正脉冲则通过I1使JS2计数,JS2为四位二进制计数器,将A0、A1、A2输出送至3-8译码器YM,使译码器八个输出端随A2A1A0数值的变化顺次变为高电平,控制四位的十进制或十六进制数据和四个小数点位由高到低位读出。例如JS2的A2A1A0数值为011,此时3-8译码器YM只有3脚为高电平,选择是从高到低位的第二位,即12、13、14、15脚输入的数据(7、8、9、10脚为最高位输入,22、23、24、25脚为最低位输入)最后一位的小数点位输入是为了实现多片集成块联接,故不能取消。当3-8译码器YM只要A0A1A2的输入端A0为“1”时YM的2、4、6、8端的某一端就为高电平,即控制某一位小数点的位输入,如果无小数点输入时,输入为低电平。该低电平经I4反相,与3-8译码器的的A0端的高电平使与门I3输出高电平,或门I1由此也输出高电平,而使计数器JS2计数。计数的结果使3-8译码器的输出转至下一位,控制下一位外部数据信号的输入。避免了在无小数点时语言停顿,使整个四位十进制或十六进制数的发音连贯自然。触发器CF的S端为触发端,当有一个正脉冲加到S端时,Q为高电平,振荡器起振整个集成电路工作。当整个集成块读完所输入的外部数据后,此时JS2的A0-A2全为“1”。当JS1A10端又为高电平时通过I1使JS2的A3为高电平,通过或门I2使触发器CF复位、振荡器停振、计数器复位,集成块处在守候状态。若要联片使用,计数器JS2的A3的脉冲输出(6脚)可触发另一片集成电路工作,使能读出的数据位数增加。
权利要求
1.一种语言数据读出集成电路,其特征在于由语言数据读出系统、位数选择和小数输入系统、触发复位系统、三态门输入系统及其电路所组成,可实现通过数字电讯号输入,一次可读出四位数的十进制或十六进制的数据,其中包括小数,并可实现多片连接,构成四位以上数的读出。
2.根据权利要求1所述的语言数据读出集成电路其特征在于语言数据读出系统是由振荡器、计数器、存贮器、数模转换器及其电路所组成,仅此系统可实现一位的十进制或十六进制的数据以语言形式读出。
3.根据权利要求1所述的语言数据读出集成电路,其特征在于位数选择和小数输入系统由计数器、译码器、或门、与门、非门及其电路所组成,当读完一位数据后,由此可顺次读完。
4.根据权利要求1所述语言数据读出集成电路,其特征在于触发复位系统由触发器、或门及其电路所组成,当接收外接脉冲信号后,可实现触发电路工作和本身复位。
全文摘要
本发明所述的语言数据读出集成电路是一种新的集成电路。其结构由语言数据读出系统、位数选择和小数输入系统、触发复位系统、三态门输入系统及其电路所组成。可实现通过数字电讯号输入,一次可读出四位的十进制或十六进制的数据,其中包括小数,并可实现多片连接构成四位以上数的读出。本发明可广泛应用在要求有语言读出数据的各种电子设备上。其显示数据可利用听觉来获知,这样可提高效率减少差错。如用于语言报时、产量计数等地方。
文档编号G06F3/16GK1057918SQ9010343
公开日1992年1月15日 申请日期1990年7月4日 优先权日1990年7月4日
发明者王伟 申请人:王伟
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1