一种逻辑开关的制作方法

文档序号:8754398阅读:326来源:国知局
一种逻辑开关的制作方法
【技术领域】
[0001]本实用新型涉及开关技术领域,具体涉及一种逻辑开关,一种利用逻辑器件进行简单电源管理并实现系统开、关机和待机功能。
【背景技术】
[0002]便携式设备对电源单元要求非常严格,以保证整机更低功耗和更长工作时间。因此低功耗的开关机电路设计在电子设备应用中显得尤为重要。几种典型的开关机电路包括:
[0003]1.采用单片机进行开关机控制,但当单片机芯片死机时需采取外部断电方式实现关机,且在开机状态下通过外部拔插电源,容易造成系统电源震荡,而导致系统电路损坏。
[0004]2.软开关机电路,但这种开关机电路在关机时仍然给CPU供电,CPU仅处于一种睡眠模式,虽然电路设计简单,但消耗电池能量。

【发明内容】

[0005]本实用新型要解决的技术问题是:提高电路可靠性,避免采取单片机进行开关机控制时,容易因接触不良造成后级电路不稳定;系统关闭时,切断主电源,实现更低的待机功耗、更低的成本。
[0006]本实用新型所采用的技术方案为:
[0007]一种逻辑开关,其结构包括开关机按键SW1、反相器Ul和U4、负载开关U3、逻辑缓冲芯片U2、二极管Dl、D2、D3、D4、D5和D6、三极管Q1,其中LDO_3V3通过开关机按键SWl与二极管D2连接,连接负载开关U3的第5脚开关信号,通过二极管D4连接SYS_ON_OFF_CTL信号,其中SYS_ON_OFF_CTL信号在开启时首先要置为高电平,置低关机;
[0008]开关机按键SWl经过二极管Dl和电阻R3连接反相器的第一脚,输出端第6脚连接负载开关U3的第4脚,并通过一个100K Ω的电阻连接负载开关的第6脚;
[0009]开关机按键SWl通过IUF的电容接反相器U4的第I脚,输出端第6脚通过一个IUF的电容接反相器U4的第3脚,反相器输出端第4脚连接三极管Ql的发射极。
[0010]当外部电源或锂电池存在的情况下,LDO_3V3 一直存在。
[0011]按下开关机按键SWl,通过二极管Dl、电容Cl和电阻R3构成的复位电路,反相器Ul的第1、2脚输入为低电平,反相器Ul第4、6脚输出信号为高电平,逻辑缓冲芯片U2给CPU送开关机请求信号PMIC_ON_OFF_REQ ;
[0012]负载开关U3的第4脚V_IN_R1和第6脚R1_C1为高电平,第5脚ON_OFF通过二极管Dl为高电平,启动负载开关,输出信号MAIN_PWR_ON高电平,启动电源管理芯片,实现开机。
[0013]长按开关机按键SWl,反相器Ul的第I脚和第3脚输入为高电平,逻辑缓冲芯片U2输入为低电平,使开关机请求信号PMIC_ON_OFF_REQ输出为低,负载开关U2的输出信号MAIN_PWR_ON置低,切断电源,实现关机。
[0014]开机状态下,按下开关机按键SW1,通过三极管Q1,待机信号nONKEY/KEEPACT,输出低脉冲,送电源管理芯片,切断CPU电源,实现待机;
[0015]再次按下开关机按键SW1,nONKEY/KEEPACT,输出高脉冲,实现一键唤醒功能。
[0016]本实用新型的有益效果为:本实用新型提高电路可靠性,避免采取单片机进行开关机控制时,容易因接触不良造成后级电路不稳定;系统关闭时,切断主电源,实现更低的待机功耗、更低的成本。
【附图说明】
[0017]图1为实用新型电路图;
[0018]图2为反相器波形示意图。
【具体实施方式】
[0019]下面参照附图所示,通过【具体实施方式】对本实用新型进一步说明:
[0020]实施例1:
[0021]如图1所示,一种逻辑开关,其结构包括开关机按键SWl、反相器Ul和U4、负载开关U3、逻辑缓冲芯片U2、二极管Dl、D2、D3、D4、D5和D6、三极管Q1,其中LD0_3V3通过开关机按键SWl与二极管D2连接,连接负载开关U3的第5脚开关信号,通过二极管D4连接SYS_0N_0FF_CTL信号,其中SYS_0N_0FF_CTL信号在开启时首先要置为高电平,置低关机;
[0022]开关机按键SWl经过二极管Dl和电阻R3连接反相器的第一脚,输出端第6脚连接负载开关U3的第4脚,并通过一个100K Ω的电阻连接负载开关的第6脚;
[0023]开关机按键SWl通过IUF的电容接反相器U4的第I脚,输出端第6脚通过一个IUF的电容接反相器U4的第3脚,反相器输出端第4脚连接三极管Ql的发射极。
[0024]当外部电源或锂电池存在的情况下,LD0_3V3 一直存在。
[0025]实施例2:
[0026]在实施例1的基础上,本实施例按下开关机按键SWl,通过二极管Dl、电容Cl和电阻R3构成的复位电路,反相器Ul的第1、2脚输入为低电平,反相器Ul第4、6脚输出信号为高电平,逻辑缓冲芯片U2给CPU送开关机请求信号PMIC_0N_0FF_REQ ;
[0027]负载开关U3的第4脚V_IN_R1和第6脚R1_C1为高电平,第5脚0N_0FF通过二极管Dl为高电平,启动负载开关,输出信号MAIN_PWR_ON高电平,启动电源管理芯片,实现开机。
[0028]实施例3:
[0029]在实施例1的基础上,本实施例长按开关机按键SWl,反相器Ul的第I脚和第3脚输入为高电平,逻辑缓冲芯片U2输入为低电平,使开关机请求信号PMIC_0N_0FF_REQ输出为低,负载开关U2的输出信号MAIN_PWR_ON置低,切断电源,实现关机。
[0030]实施例4:
[0031]在实施例1的基础上,本实施例在开机状态下,按下开关机按键SW1,反相器U4的第I脚和第4脚输出端的波形如图2所示,通过三极管Ql,待机信号nONKEY/KEEPACT,输出低脉冲,送电源管理芯片,切断CPU电源,实现待机;
[0032]再次按下开关机按键SW1,nONKEY/KEEPACT,输出高脉冲,实现一键唤醒功能。
[0033]以上实施方式仅用于说明本实用新型,而并非对本实用新型的限制,有关技术领域的普通技术人员,在不脱离本发明的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本发明的范畴,本实用新型的专利保护范围应由权利要求限定。
【主权项】
1.一种逻辑开关,其特征在于:其结构包括开关机按键SWl、反相器Ul和U4、负载开关U3、逻辑缓冲芯片U2、二极管D1、D2、D3、D4、D5和D6、三极管Q1,其中LD0_3V3通过开关机按键SWl与二极管D2连接,连接负载开关U3的第5脚开关信号,通过二极管D4连接SYS_ON_OFF_CTL信号,其中SYS_ON_OFF_CTL信号在开启时首先要置为高电平,置低关机; 开关机按键SWl经过二极管Dl和电阻R3连接反相器的第一脚,输出端第6脚连接负载开关U3的第4脚,并通过一个10K Ω的电阻连接负载开关的第6脚; 开关机按键SWl通过IUF的电容接反相器U4的第I脚,输出端第6脚通过一个IUF的电容接反相器U4的第3脚,反相器输出端第4脚连接三极管Ql的发射极。
2.根据权利要求1所述的一种逻辑开关,其特征在于:按下开关机按键SWl,通过二极管Dl、电容Cl和电阻R3构成的复位电路,反相器Ul的第1、2脚输入为低电平,反相器Ul第4、6脚输出信号为高电平,逻辑缓冲芯片U2给CPU送开关机请求信号PMIC_ON_OFF_REQ ; 负载开关U3的第4脚V_IN_R1和第6脚R1_C1为高电平,第5脚ON_OFF通过二极管Dl为高电平,启动负载开关,输出信号MAIN_PWR_ON高电平,启动电源管理芯片,实现开机。
3.根据权利要求1所述的一种逻辑开关,其特征在于:长按开关机按键SW1,反相器Ul的第I脚和第3脚输入为高电平,逻辑缓冲芯片U2输入为低电平,使开关机请求信号PMIC_ON_OFF_REQ输出为低,负载开关U2的输出信号MAIN_PWR_ON置低,切断电源,实现关机。
4.根据权利要求1所述的一种逻辑开关,其特征在于:开机状态下,按下开关机按键SW1,通过三极管Q1,待机信号nONKEY/KEEPACT,输出低脉冲,送电源管理芯片,切断CPU电源,实现待机; 再次按下开关机按键SW1,nONKEY/KEEPACT,输出高脉冲,实现一键唤醒功能。
【专利摘要】本实用新型公开了一种逻辑开关,其结构包括开关机按键SW1、反相器U1和U4、负载开关U3、逻辑缓冲芯片U2、二极管D1、D2、D3、D4、D5和D6、三极管Q1,其中LDO_3V3通过开关机按键SW1与二极管D2连接,连接负载开关U3的第5脚开关信号,通过二极管D4连接SYS_ON_OFF_CTL信号;开关机按键SW1经过二极管D1和电阻R3连接反相器的第一脚,输出端第6脚连接负载开关U3的第4脚,并通过一个100KΩ的电阻连接负载开关的第6脚;开关机按键SW1通过1UF的电容接反相器U4的第1脚,输出端第6脚通过一个1UF的电容接反相器U4的第3脚,反相器输出端第4脚连接三极管Q1的发射极。
【IPC分类】G06F1-32
【公开号】CN204463029
【申请号】CN201520136323
【发明人】王增超, 刘泽, 李健
【申请人】浪潮集团有限公司
【公开日】2015年7月8日
【申请日】2015年3月10日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1