一种三相本地费控智能电能表的制作方法

文档序号:6684406阅读:320来源:国知局
专利名称:一种三相本地费控智能电能表的制作方法
技术领域
本实用新型涉及三相智能电能表技术领域,具体说是一种使用射频CPU卡的三相本地费控智能电能表。
背景技术
目前国网本地费控智能电能表一般采用接触式CPU卡作为卡介质,采用接触式 CPU卡的智能电能表均有一个卡口和外界相连,这种不完全密封的结构对环境敏感,易产生静电攻击,同时防水防尘的要求也比较高;另一方面,接触式CPU卡不能解决无源和免接触等问题,易被磨损和破坏。
发明内容[0003]本实用新型的目的就是为了克服上述现有技术中的不足之处,而提供一种三相本地费控智能电能表,使用射频CPU卡作为卡介质,不仅解决了无源(卡中无电源)和免接触等问题,而且电能表表体本身密封完整,不易产生静电攻击,受外界环境的影响较小,减少被磨损和破坏等问题。本实用新型的目的是通过如下技术措施来实现的一种三相本地费控智能电能表,包括电源模块、单片机中央处理单元、射频CPU卡接口模块和三相智能电能表基本功能模块,所述电源模块分别与单片机中央处理单元和射频CPU卡接口模块相连供电,射频CPU 卡接口模块与单片机中央处理单元相连,单片机中央处理单元和三相智能电能表基本功能模块相连。在上述技术方案中,所述射频CPU卡接口模块包括电感Ll 电感L3、电容Cl 电容 C16、电阻Rl 电阻R5、晶体Yl和射频芯片Ul,射频芯片Ul的型号为FM1701芯片;所述射频芯片Ul的1脚连接到单片机中央处理单元的射频复位端;射频芯片Ul的2脚经电容Cl 连接到GND,射频芯片Ul的3脚经电容C2连接到GND,晶体Yl连接在射频芯片Ul的2脚和3脚之间;射频芯片Ul的5脚经电容C3连接到射频芯片Ul的7脚,电容C4和电容C5 并联在电容C3的两端,射频芯片Ul的5脚与射频芯片Ul的16脚相连,射频芯片Ul的5 脚经电感Ll连接到单片机中央处理单元的射频电源端,射频芯片Ul的5脚经电感Ll连接到射频芯片Ul的15脚;射频芯片Ul的6脚经电感L3、电容C9和电阻Rl连接到射频天线的1端,射频芯片Ul的6脚经电感L3和电容C14连接到射频芯片Ul的18脚,电容C15并联在电容C14的两端;射频芯片Ul的7脚经电感L2连接到GND,射频芯片Ul的7脚经电容ClO连接到射频芯片Ul的16脚;射频芯片Ul的8脚和9脚连接到GND ;射频芯片Ul的 10脚连接到单片机中央处理单元的射频数据输出端;射频芯片Ul的11脚连接到GND ;射频芯片Ul的12脚连接到单片机中央处理单元的射频片选端;射频芯片Ul的13脚连接到单片机中央处理单元的射频数据输入端;射频芯片Ul的14脚连接到单片机中央处理单元的射频时钟端;射频芯片Ul的15脚经电容Cll连接到GND,电容C12和电容C13并联在电容 Cll的两端;射频芯片Ul的16脚经电容ClO连接到射频芯片Ul的18脚,射频芯片Ul的16脚经电容ClO和电容C6连接到射频芯片Ul的20脚;射频芯片Ul的18脚经电阻R2连接到射频天线的2端;射频芯片Ul的19脚经电阻R5、电容C16、电阻R3和电阻Rl连接到射频天线的1端,射频芯片Ul的20脚经电阻R4、电阻R5、电容C16、电阻R3和电阻Rl连接到射频天线的1端,射频天线的1端经电阻R1、电容C7和电阻R2连接到射频天线的2端, 电容C8并联在电容C7的两端。本实用新型的有益之处在于电能表使用射频CPU卡作为卡介质,射频CPU卡无需专门的供电电源,它与读卡器间无机械接触,避免了接触故障;而且射频CPU卡电能表表体本身密封完整,无裸露部分,对环境不敏感,受外界环境的影响较小,不易产生静电攻击,减少被磨损和破坏等问题,具有可靠性高,使用方便,操作速度快等优点。

图1为本实用新型三相本地费控智能电能表的电路原理图。图2为本实用新型中射频CPU卡接口模块部分的电路连接图。
具体实施方式
以下结合附图及实施例对本实用新型作进一步的描述。如图1所示,本实施例提供一种三相本地费控智能电能表,包括电源模块、单片机中央处理单元、射频CPU卡接口模块和三相智能电能表基本功能模块,所述电源模块分别与单片机中央处理单元和射频CPU卡接口模块相连供电,射频CPU卡接口模块与单片机中央处理单元相连,单片机中央处理单元和三相智能电能表基本功能模块相连。上述实施例中,如图2所示,所述射频CPU卡接口模块包括电感Ll 电感L3、电容 Cl 电容C16、电阻Rl 电阻R5、晶体Yl和射频芯片Ul,射频芯片Ul的型号为FM1701芯片; 所述射频芯片Ul的1脚连接到单片机中央处理单元的射频复位端;射频芯片Ul的2脚经电容Cl连接到GND,射频芯片Ul的3脚经电容C2连接到GND,晶体Yl连接在射频芯片Ul 的2脚和3脚之间;射频芯片Ul的5脚经电容C3连接到射频芯片Ul的7脚,电容C4和电容C5并联在电容C3的两端,射频芯片Ul的5脚与射频芯片Ul的16脚相连,射频芯片 Ul的5脚经电感Ll连接到单片机中央处理单元的射频电源端,射频芯片Ul的5脚经电感 Ll连接到射频芯片Ul的15脚;射频芯片Ul的6脚经电感L3、电容C9和电阻Rl连接到射频天线的1端,射频芯片Ul的6脚经电感L3和电容C14连接到射频芯片Ul的18脚,电容C15并联在电容C14的两端;射频芯片Ul的7脚经电感L2连接到GND,射频芯片Ul的7 脚经电容ClO连接到射频芯片Ul的16脚;射频芯片Ul的8脚和9脚连接到GND ;射频芯片Ul的10脚连接到单片机中央处理单元的射频数据输出端;射频芯片Ul的11脚连接到 GND ;射频芯片Ul的12脚连接到单片机中央处理单元的射频片选端;射频芯片Ul的13脚连接到单片机中央处理单元的射频数据输入端;射频芯片Ul的14脚连接到单片机中央处理单元的射频时钟端;射频芯片Ul的15脚经电容Cll连接到GND,电容C12和电容C13并联在电容Cll的两端;射频芯片Ul的16脚经电容ClO连接到射频芯片Ul的18脚,射频芯片Ul的16脚经电容ClO和电容C6连接到射频芯片Ul的20脚;射频芯片Ul的18脚经电阻R2连接到射频天线的2端;射频芯片Ul的19脚经电阻R5、电容C16、电阻R3和电阻Rl 连接到射频天线的1端,射频芯片Ul的20脚经电阻R4、电阻R5、电容C16、电阻R3和电阻Rl连接到射频天线的1端,射频天线的1端经电阻R1、电容C7和电阻R2连接到射频天线的2端,电容C8并联在电容C7的两端。 本说明书未作详细描述的内容属于本领域专业技术人员公知的现有技术。
权利要求1.一种三相本地费控智能电能表,包括电源模块、单片机中央处理单元、射频CPU卡接口模块和三相智能电能表基本功能模块,其特征是所述电源模块分别与单片机中央处理单元和射频CPU卡接口模块相连供电,射频CPU卡接口模块与单片机中央处理单元相连,单片机中央处理单元和三相智能电能表基本功能模块相连。
2.根据权利要求1所述的三相本地费控智能电能表,其特征是所述射频CPU卡接口模块包括电感Ll 电感L3、电容Cl 电容C16、电阻Rl 电阻R5、晶体Yl和射频芯片U1, 射频芯片Ul的型号为FM1701芯片;所述射频芯片Ul的1脚连接到单片机中央处理单元的射频复位端;射频芯片Ul的2脚经电容Cl连接到GND,射频芯片Ul的3脚经电容C2连接到GND,晶体Yl连接在射频芯片Ul的2脚和3脚之间;射频芯片Ul的5脚经电容C3连接到射频芯片Ul的7脚,电容C4和电容C5并联在电容C3的两端,射频芯片Ul的5脚与射频芯片Ul的16脚相连,射频芯片Ul的5脚经电感Ll连接到单片机中央处理单元的射频电源端,射频芯片Ul的5脚经电感Ll连接到射频芯片Ul的15脚;射频芯片Ul的6脚经电感L3、电容C9和电阻Rl连接到射频天线的1端,射频芯片Ul的6脚经电感L3和电容C14连接到射频芯片Ul的18脚,电容C15并联在电容C14的两端;射频芯片Ul的7脚经电感L2连接到GND,射频芯片Ul的7脚经电容ClO连接到射频芯片Ul的16脚;射频芯片Ul的8脚和9脚连接到GND ;射频芯片Ul的10脚连接到单片机中央处理单元的射频数据输出端;射频芯片Ul的11脚连接到GND ;射频芯片Ul的12脚连接到单片机中央处理单元的射频片选端;射频芯片Ul的13脚连接到单片机中央处理单元的射频数据输入端;射频芯片Ul的14脚连接到单片机中央处理单元的射频时钟端;射频芯片Ul的15脚经电容 Cll连接到GND,电容C12和电容C13并联在电容Cll的两端;射频芯片Ul的16脚经电容 ClO连接到射频芯片Ul的18脚,射频芯片Ul的16脚经电容ClO和电容C6连接到射频芯片Ul的20脚;射频芯片Ul的18脚经电阻R2连接到射频天线的2端;射频芯片Ul的19 脚经电阻R5、电容C16、电阻R3和电阻Rl连接到射频天线的1端,射频芯片Ul的20脚经电阻R4、电阻R5、电容C16、电阻R3和电阻Rl连接到射频天线的1端,射频天线的1端经电阻R1、电容C7和电阻R2连接到射频天线的2端,电容C8并联在电容C7的两端。
专利摘要本实用新型涉及三相智能电能表技术领域,提供一种使用射频CPU卡的三相本地费控智能电能表,包括电源模块、单片机中央处理单元、射频CPU卡接口模块和三相智能电能表基本功能模块,所述电源模块分别与单片机中央处理单元和射频CPU卡接口模块相连供电,射频CPU卡接口模块与单片机中央处理单元相连,单片机中央处理单元和三相智能电能表基本功能模块相连。本实用新型使用射频CPU卡作为卡介质,不仅解决了无源(卡中无电源)和免接触等问题,而且电能表表体本身密封完整,不易产生静电攻击,受外界环境的影响较小,减少被磨损和破坏等问题。
文档编号G07F15/00GK202189408SQ20112028148
公开日2012年4月11日 申请日期2011年8月4日 优先权日2011年8月4日
发明者李中泽 申请人:武汉盛帆电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1