一种微带间隙设计在基片集成波导环行器上的应用的制作方法

文档序号:7057916阅读:195来源:国知局
一种微带间隙设计在基片集成波导环行器上的应用的制作方法
【专利摘要】本发明涉及微波器件【技术领域】,尤其涉及一种微带间隙设计在基片集成波导环行器上的应用。在基片集成波导环行器端口匹配末端微带线上引入微带间隙,改变微带线等效电路电容电感值,使环形器中心结基片集成波导与外部50欧姆微带电路达到良好匹配,同时达到隔离直流的目的。该间隙的引入,作为基片集成波导与微带间隙匹配的补充,通过等效电路的分析,使得匹配更加良好,达到展宽带宽的目的。隔离了系统中的直流部分,具有了避雷的效果。
【专利说明】
一种微带间隙设计在基片集成波导环行器上的应用

【技术领域】
[0001]本发明涉及微波器件【技术领域】,尤其涉及一种微带间隙设计在基片集成波导环行器上的应用。

【背景技术】
[0002]高频率环行器在军事上的雷达及微波多路通信系统中应有非常广泛。随着现代技术的发展,军用器件对于小型化、轻型化、高功率、集成化、高性能的要求越来越高。传统的环形器技术如带状线环行器和微带环行器已经不能满足这些要求。基片集成波导(SIW)作为一种新兴的传输线,它既具有矩形波导高品质因数、低损耗、以及相对较高的功率容量,又具有微带线体积小、易于集成化的优点,因而Siw传输线可以在微波、毫米波环行器中得到广泛应用。
[0003]为了方便SIW与其它电路的集成,通常要采用50欧姆微带线与SIW连接。连接方式各有不同,目前为止,所有的设计,都不能同时达到良好反射系数与宽的带宽的要求。


【发明内容】

[0004]针对上述存在问题或不足,本发明提供了一种微带间隙设计在基片集成波导环行器上的应用。其适用于基片集成波导环行器中心结SIW结构与50欧姆微带线匹配的补充,增强了匹配,展宽了带宽,同时能够达到隔离直流的目的,可以使得器件达到避雷的要求。
[0005]本发明所采用的技术方案是:
[0006]步骤一、设计一种Ka波段环行器,包括中心结,三个外接50欧姆微带端口,50欧姆微带与SIW过渡段,还包括一个微带间隙,该微带间隙位于T型环行器两对称直端口 50欧姆微带线末端处,距离端口边缘距离为0〈W1 ( 0.1mm,微带间隙宽度为0〈S ( 0.01mm,微带介质层厚度为0.4 < h < 1_,间隙处微带的导带宽度W为50欧姆微带宽度;
[0007]步骤二、依据公式
W 20 61
[0008]- = -[B-l-Ln(2B-\) + {Ln(B-\) + 0.39-^\]
h πt:r
A Z0 Ier +1 sr - 1.0.11、 3--π
[0009]A ={{).23 + ——,召=-尸
60 V 21 er IZ0^
[0010]优化上述参数,其中Sr为介质板介电常数;
[0011]步骤三、确定微带间隙等效电路各集总参数元件值Cn,C12, L12, L11, R1, R2, C2, L2其值由以下公式确定:
[0012]
25Ζ^^ 1.125tanh(1.358—)-0.315 ■ tanh (0.0262+0.1 84—) + (0.217 + 0.06191η —)-
n h Ih 」LWh h
[0013] 25Ζη Γ? 「h S l.248+0.360tan-1-
C12——(丄=6.832tanh(0.0109—) + 0.910 tanh (1.4Π + 0.314—) + (二)h
h Lh」W H
25 「? 「
[0014]Lv——=0f008285tanh(0.5665—) + 0.0103 + Of 1827+0,007151η —
—hZ{) L六」Lh



hS 0.542+0.873tan_1 —
[0015]-exp -卜(5.207 + 1.283tanh(l.656—)).(—)h
[Wh
25 ΓΛ ?h S 1.739+0.390111—
[0016]L11-= 0.134+0,0436ln— -exp -1-(3.656+0.246-)-(-)h
hZ0 L『」 LWh
[0017]
= 1.024tanh(2.025—).tanh (0.01584+ 0.01 87—)- + (0,1246+ 0.0394.sinh(—))
Z0h LWhh
[0018]
C rTTl/ J?Tjrrrt
C2--生=0.1776+0.051041η(—) -+ 0.574+ 0.3615— +1.1561n(—) -scc//(2.3345-)
h L办」iS LWh Jh
25O 0871C
[0019]二 = 0.00228+--二^-— -sinhf 2.3345-)
-AZ0 L!.lSlWlh + cosh?)」h'
? 「$ ΓPF ?S
[0020]J= —1.78 + 0.749---+ 1.196-0.9711η(—).sinh(2.3345—)
Z0 LA」A Lh Jh
[0021]步骤四、将环行器SIW部分与中心结部分抽出电原理图,将间隙电原理图与其余部分电原理代入ADS软件优化,可以获得最优匹配电路,使环行器达到最佳性能;由此等效电路,推导出环行器最佳性能时微带间隙的S与W值,最后将此时的微带间隙模型代入HFSS软件中,继续优化得到最好微带间隙模型数值S,W,Wl, h。
[0022]如图1所示,微带间隙位于T型环行器两直端口 50欧姆微带线末端处。如图2所示,间隙宽度为S,间隙处的导带宽度为W,间隙距离环行器边缘距离为W1,介质层厚度为h。微带间隙等效电路如图3所示。
[0023]综上所述,由于采用了上述技术方案,本发明的有益效果是:
[0024]1、使得外接50欧姆微带与基片集成波导中心结匹配同时达到良好反射系数与更宽的带宽的要求;
[0025]2、隔离了系统中的直流部分,达到避雷的效果。

【专利附图】

【附图说明】
[0026]图1基片集成波导环行器中微带间隙结构图
[0027]图2为微带间隙结构;
[0028]图3为微带间隙结构等效电路;
[0029]图4为环行器性能。
[0030]附图标记:S为间隙宽度。

【具体实施方式】
[0031]8mm基片集成波导环行器,中心工作频率为36GHz。
[0032]8mm环行器中微带间隙设计步骤为:
[0033]经过优化后的参数,可以得带如下结果
[0034]1、确定微带间隙位置。微带间隙位于T型环行器两对称直端口 50欧姆微带线末端处,距离端口边缘距离为Wl = 0.05mm.
[0035]2、确定微带间隙宽度,将微带间隙宽度设计为S = 0.004mm。
[0036]3、间隙处微带的导带宽度为W=L 36mm,微带介质层厚度为h = 0.508mm.8mm基片集成波导环行器中,环行器工作在36GHz。
[0037]微带间隙宽度S = 0.004mm。微带间隙距离边缘距离Wl = 0.05mm。间隙处微带导带宽度W=L 36mm。介质厚度为h = 0.508mm。
[0038]通过以上设计,可以得到环行器的性能如图4所示。环行器回波损耗在20dB以下,带宽可以达到5.5GHz,插入损耗在0.45dB以内,带宽可以达到5.2GHz,隔离在20dB以下,带宽可以达到6GHz,比现有同频段环行器带宽大大展宽。
【权利要求】
1.一种微带间隙设计在基片集成波导环行器上的应用,其技术方案是: 步骤一、设计一种Ka波段环行器,包括中心结,三个外接50欧姆微带端口,50欧姆微带与SIW过渡段,还包括一个微带间隙,该微带间隙位于T型环行器两对称直端口 50欧姆微带线末端处,距离端口边缘距离为0〈W1 ( 0.1mm,微带间隙宽度为0〈S ( 0.0lmm,微带介质层厚度为0.4彡h彡1mm,间隙处微带的导带宽度W为50欧姆微带宽度; 步骤二、依据公式
-=-[B-1-Lii(2B-\)+ILii(B-1) + 0.39--}]h πεν A = ^J^ + ^(0.23+(^B= 377;L 60 V 2 £、,.+ lV ε,.2Zje,.优化上述参数,其中L为介质板介电常数; 步骤三、确定微带间隙等效电路各集总参数元件值cn,C12, L12, L11, R1, R2, C2, L2其值由以下公式确定:25Z Γ? ΓhW SC11——1.125tanh(1.358—)-0.315 -tanh (0.0262+0.184—) + (0.217+ 0.06191η-)-h Lh JLWh h25Ζ? Γ? 「h S 1.248+0.360tan-6.832tanh(0.0109—) + 0.910.tanh (1.411+0.314-) + (-)" 一 h \_hJ [Wh 25 ΓfF? ΓWr
Lr.~-= 0.008285tanh(0.5665—) + 0.0103 + 0.1827+0.0071 51η — h Z0 Ih」Lh _


hS 0.542+0.873tan_1 — ?exp -1-(5.207+1.2831^^^1.656-))-(-)h
25「//?「h S 1-739+0.390111—0.134+0.04361η— -exp -1-(3.656+0.246-)■(-)h hZ0 LWhRw 「h sW
^ = If024tanh(2.025—).tanh (()_()1584+0.0187—)二+ (0.1246+0,0394.sinh(—))Z0h LWhh0.1776+0.051041 n(-) -+ 0.574+0.3615—+1.1561n(—) -500//(2.3345-) -h LΛ」S LWh Jh J 25 nnooo,0.0873.< ic^\ L0--= 0.00228+-;-;^.sinh(2.3345—) -ZzZ0 L7.52%/A + cosh(沙7/7)」h n 「X ΓfF ?S
-1.78 + 0.749--+ 1.196-0.9711n(—) -sinh(2.3345-); Z0 L/7 _ h Lh」h 步骤四、将环行器SIW部分与中心结部分抽出电原理图,将间隙电原理图与其余部分电原理代入ADS软件优化,可以获得最优匹配电路,使环行器达到最佳性能;由此等效电路,推导出环行器最佳性能时微带间隙的S与W值,最后将此时的微带间隙模型代入HFSS软件中,继续优化得到最好微带间隙模型数值S,W,Wl, h。
2.如权利要求1所述微带间隙设计在基片集成波导环行器上的应用,其特征在于:应用于中心工作频率为36GHz的8_基片集成波导环行器,所述微带间隙宽度S = 0.004mm,微带间隙距离边缘距离Wl = 0.05mm,间隙处微带导带宽度W=1.36mm,介质厚度为h =.0.508mm。
【文档编号】H01P1/383GK104241791SQ201410460536
【公开日】2014年12月24日 申请日期:2014年9月11日 优先权日:2014年9月11日
【发明者】黄陈, 朱帅, 闫耀, 鲁莉娟, 罗力兢, 汪晓光, 邓龙江 申请人:电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1