一种缩短电源输出电压下降时间的电路的制作方法

文档序号:7450243阅读:391来源:国知局
专利名称:一种缩短电源输出电压下降时间的电路的制作方法
技术领域
本实用新型涉及电源输出,特别是涉及一种缩短电源输出电压下降时间的电路。
背景技术
众所周知,减小电源的输出虚拟负载功耗,可以降低电源整体损耗。但是,现有加大作为虚拟负载的输出电阻阻值以减小电源的输出虚拟负载功耗的电路,存在电源在空载条件下关断时由于输出电容通过虚拟负载放电而造成输出电压缓慢下降的弊端,不能满足某些电子设备与应用电源匹配的要求,输出电压下降缓慢可能导致电子设备误操作。目前同时满足缩短电源输出电压下降时间和减小待机功耗的要求是一技术难题。
发明内容本实用新型所要解决的技术问题是弥补上述现有技术的缺陷,提供一种缩短电源输出电压下降时间的电路。本实用新型的技术问题通过以下技术方案予以解决。这种缩短电源输出电压下降时间的电路,电源输出电路包括输出变压器二次线圈、整流二极管,以及由电源输出电阻与电源输出电容组成的电源输出滤波支路,所述整流二极管连接在所述输出变压器二次线圈的正端与电源输出滤波支路的输出端之间,所述输出变压器二次线圈的负端与电源输出滤波支路的公共地端连接。这种缩短电源输出电压下降时间的电路的特点是在所述变压器的二次线圈的正端与公共地之间设有一电源状态检测电路,用于检测电源的工作状态。在所述电源输出滤波支路的输出端与公共地之间之间设有虚拟负载阻值远小于所述电源输出电阻阻值的虚拟负载放电电路。当所述电源状态检测电路检测到电源停止工作时,所述虚拟负载放电电路被接入电源输出电路,所述电源输出电容的能量主要通过所述虚拟负载放电电路快速放电;当所述电源状态检测电路检测到电源正常工作时,所述虚拟负载放电电路关断,不会增加电源损耗和待机功耗。本实用新型的技术问题通过以下进一步的技术方案予以解决。所述电源状态检测电路包括检测整流二极管,以及由检测输出电阻与检测输出电容组成的检测输出滤波支路,所述检测整流二极管连接在所述输出变压器二次线圈的正端与所述检测输出滤波支路的输出端之间,所述输出变压器二次线圈的负端与所述检测输出滤波支路的公共地端连接,所述检测输出电阻与所述检测输出电容的乘积,远小于所述电源输出电阻与所述电源输出电容的乘积,且所述检测输出电阻阻值为47K Ω 200Κ Ω,以降低检测电路本身在电源中的功耗。所述虚拟负载放电电路包括开关半导体管和连接在所述开关半导体管主回路的虚拟负载,所述开关半导体管主回路的两端分别与所述电源输出滤波支路的输出端与所述虚拟负载连接,所述开关半导体管的控制极与所述检测输出滤波支路的输出端连接。[0012]所述开关半导体管是开关三极管、复合开关三极管和金属氧化物半导体场效应管 (Metal Oxide Semiconductor,ifMOS)中的一种。本实用新型与现有技术对比的有益效果是本实用新型通过设置虚拟负载放电电路实现快速放电,同时满足缩短电源输出电压下降时间和减小待机功耗的要求,确保某些电子设备与应用电源匹配,有效避免电子设备发生误操作。

图1是本实用新型的组成方框图;图2是本实用新型的具体实施方式
一的电路图;图3是本实用新型的具体实施方式
二的电路图;图4是本实用新型的具体实施方式
三的电路图。
具体实施方式
下面结合具体实施方式
并对照附图对本实用新型进行说明。
具体实施方式
一一种如图1、2所示的缩短电源输出电压下降时间的电路,电源输出电路包括输出变压器二次线圈W2、整流二极管D1,以及由电源输出电阻Rl与电源输出电容Cl组成的电源输出滤波支路,整流二极管Dl连接在输出变压器二次线圈W2的正端与电源输出滤波支路的输出端之间,输出变压器二次线圈W2的负端与电源输出滤波支路的公共地端连接。在变压器的二次线圈W2的正端与公共地之间设有一电源状态检测电路U1,用于检测电源的工作状态。电源状态检测电路Ul包括检测整流二极管D2,以及由检测输出电阻R2与检测输出电容C2组成的检测输出滤波支路,检测整流二极管D2连接在输出变压器二次线圈W2的正端与检测输出滤波支路的输出端之间,输出变压器二次线圈W2的负端与检测输出滤波支路的公共地端连接,检测输出电阻R2与检测输出电容C2的乘积,远小于电源输出电阻Rl 与电源输出电容Cl的乘积,且检测输出电阻R2为100K Ω,以降低检测电路本身在电源中的功耗,检测输出电容C2为1 μ F ;电源输出电阻Rl为47Κ Ω,电源输出电容Cl为560 μ F。在电源输出滤波支路的输出端与公共地之间之间设有虚拟负载阻值远小于电源输出电阻阻值的虚拟负载放电电路U2。虚拟负载放电电路U2包括开关三极管Ql和连接在开关三极管Ql主回路的虚拟负载R3,开关三极管Ql主回路的两端分别与电源输出滤波支路的输出端与虚拟负载R3连接,开关三极管Ql的控制极与检测输出滤波支路的输出端连接。虚拟负载R3为270 Ω,阻值远小于电源输出电阻Rl阻值。当电源状态检测电路Ul检测到电源停止工作时,开关三极管Ql基极电位通过检测输出电阻R2、检测输出电容C2快速下降,而开关三极管Ql发射极电位通过电源输出电阻 R1、电源输出电容Cl慢速下降,当开关三极管Ql基极-发射极电压Vbe达到开启值时,开关三极管Ql导通,虚拟负载放电电路U2被接入电源输出电路,电源输出电容Cl的能量主要通过虚拟负载放电电路U2中的虚拟负载R3快速放电,输出电压Vo快速下降;当电源状态检测电路Ul检测到电源正常工作时,开关三极管Ql基极-发射极电压Vbe未达到开启值时,开关三极管Ql关断,虚拟负载放电电路U2关断,虚拟负载R3被关断而不与电源输出端连接,不会增加电源损耗和待机功耗。
具体实施方式
二一种如图1、3所示的缩短电源输出电压下降时间的电路,基本同具体实施方式
一,区别在于开关三极管Ql由复合开关三极管Q2、Q3替代,虚拟负载阻值R3的连接变化见图 3。
具体实施方式
三一种如图1、4所示的缩短电源输出电压下降时间的电路,基本同具体实施方式
一,区别在于开关三极管Ql由MOS管Ml替代。以上内容是结合具体的优选实施方式对本实用新型所作的进一步详细说明,不能认定本实用新型的具体实施只局限于这些说明。对于本实用新型所属技术领域的普通技术人员来说,在不脱离本实用新型构思的前提下做出若干等同替代或明显变型,而且性能或用途相同,都应当视为属于本实用新型由所提交的权利要求书确定的专利保护范围。
权利要求1.一种缩短电源输出电压下降时间的电路,电源输出电路包括输出变压器二次线圈、 整流二极管,以及由电源输出电阻与电源输出电容组成的电源输出滤波支路,所述整流二极管连接在所述输出变压器二次线圈的正端与电源输出滤波支路的输出端之间,所述输出变压器二次线圈的负端与电源输出滤波支路的公共地端连接,其特征在于在所述变压器的二次线圈的正端与公共地之间设有一电源状态检测电路;在所述电源输出滤波支路的输出端与公共地之间之间设有虚拟负载阻值远小于所述电源输出电阻阻值的虚拟负载放电电路。
2.如权利要求1所述的缩短电源输出电压下降时间的电路,其特征在于所述电源状态检测电路包括检测整流二极管,以及由检测输出电阻与检测输出电容组成的检测输出滤波支路,所述检测整流二极管连接在所述输出变压器二次线圈的正端与所述检测输出滤波支路的输出端之间,所述输出变压器二次线圈的负端与所述检测输出滤波支路的公共地端连接,所述检测输出电阻与所述检测输出电容的乘积,远小于所述电源输出电阻与所述电源输出电容的乘积,且所述检测输出电阻阻值为47ΚΩ 200ΚΩ。
3.如权利要求1或2所述的缩短电源输出电压下降时间的电路,其特征在于 所述虚拟负载放电电路包括开关半导体管和连接在所述开关半导体管主回路的虚拟负载,所述开关半导体管主回路的两端分别与所述电源输出滤波支路的输出端与所述虚拟负载连接,所述开关半导体管的控制极与所述检测输出滤波支路的输出端连接。
4.如权利要求3所述的缩短电源输出电压下降时间的电路,其特征在于所述开关半导体管是开关三极管、复合开关三极管和金属氧化物半导体场效应管MOS 中的一种。
专利摘要一种缩短电源输出电压下降时间的电路,电源输出电路包括输出变压器二次线圈、整流二极管以及由电源输出电阻与电源输出电容组成的电源输出滤波支路,整流二极管连接在输出变压器二次线圈的正端与电源输出滤波支路的输出端之间,输出变压器二次线圈的负端与电源输出滤波支路的公共地端连接,其特征在于在变压器的二次线圈的正端与公共地之间设有一电源状态检测电路;在电源输出滤波支路的输出端与公共地之间之间设有虚拟负载阻值远小于电源输出电阻阻值的虚拟负载放电电路。本实用新型通过设置虚拟负载放电电路实现快速放电,同时满足缩短电源输出电压下降时间和减小待机功耗的要求,确保某些电子设备与应用电源匹配,有效避免电子设备发生误操作。
文档编号H02H9/04GK202309061SQ201120425379
公开日2012年7月4日 申请日期2011年11月1日 优先权日2011年11月1日
发明者吴国华, 吴茂东, 郭碧松 申请人:赛尔康技术(深圳)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1