一种限定时间常数的通用阻容并联电路的制作方法
【专利摘要】本实用新型提供一种限定时间常数的通用阻容并联电路,其包括用于为电容器提供放电回路的电阻器(1),并联在所述电阻器(1)的两端的电容器(2),其中,所述电容器(2)的容值与电路中消耗的电源功率以及电磁兼容性指标相匹配,并联设置的所述电阻器(1)的阻值与电容器(2)的容值的乘积小于或等于接入的交流电的周期时间,即并联连接的所述电阻器(1)与电容器(2)的放电时间常数小于或等于接入的交流电周期时间,这种配置参数的阻容并联电路可使得整个电路处于相对安全的电源环境中。
【专利说明】—种限定时间常数的通用阻容并联电路
【技术领域】
[0001]本实用新型涉及电子电路【技术领域】,特别是指一种限定时间常数的通用阻容并联电路。
【背景技术】
[0002]随着各种各样的电子电器的大量生产和广泛使用,在电子电路中都会设置通用的用于滤去输入交流电源中的纹波的滤波电路,一般是在负载电阻两端并联电容器C,在原始的设计思路上,并联在电阻两端的电容是用来过滤高频交流谐波的,电路设计根据电器所消耗的电源功率以及电磁兼容性指标等要求来选择这个电容的参数。而对于与这个电容并联的电阻,一般R值选择470000欧姆,甚至更大。以最普遍的470000欧姆为例,就算C值选择较小的O. IUF,放电时间常数即:(0. 1/1000000)*470000 = O. 047秒,依然是电源的半周波时间的近5倍,当发生突发性的高次谐波冲击时根本不足以让电容上积累的谐波分量及时有效消除。因而使得几乎所有的这类电路在实际应用上存在了先天缺陷,以至于本该有滤波作用的器件,却反而积累并产生新的高强度谐波冲击,对整个电路上相关的器件造成危害。
[0003]如上所述的电子线路中通常使用的电阻电容并联的滤波电路在应用过程存在的缺陷,这些缺陷直接的影响到了电子电器的可靠性及使用寿命,因此有必要对上述的这种滤波电路进行改进,以实现加强应用这种滤波电路的电器产品的可靠性,并有效延长电器产品的使用寿命。
实用新型内容
[0004]本实用新型的目的在于提供一种限定时间常数的通用阻容并联电路,其所要解决的主要技术问题在于:常见的阻容并联中,电阻与电容的参数匹配不合理导致放电时间常数是交流电半周期时间的数倍,无法及时有效消除电容上积累的谐波分量。
[0005]为解决上述技术问题,本实用新型采用的技术方案是:
[0006]本实用新型提供一种限定时间常数的通用阻容并联电路,其包括:
[0007]用于限制电路中电流的电阻器,
[0008]电容器,所述电容器的容值与电路中消耗的电源功率以及电磁兼容性指标相匹配,所述电容器并联在所述电阻器的两端,
[0009]其中,并联设置的所述电阻器的阻值与电容器的容值的乘积小于或等于接入的交流电的周期时间,即并联连接的所述电阻器与电容器的放电时间常数小于或等于接入的交流电的周期时间。
[0010]优选于:所述电容器的容值与电路中消耗的电源功率以及电磁兼容性指标相匹配,并联设置的所述电阻器的阻值与电容器的容值的乘积小于或等于接入的交流电的半个周期时间,即并联连接的所述电阻器与电容器的放电时间常数小于或等于接入的交流电的半个周期时间。[0011]与现有技术相比,本实用新型的有益效果是:本实用新型在具体实施时,可以在选择了能达到滤波基本需求所必须的电容值的电容器后,根据交流电的工频以及电容器的容值计算出与电容器并联的电阻器的阻值,通过本实用新型的限定时间常数的通用阻容并联电路能有效对电源内持续时间超工频电源周期的高次谐波等干扰进行过滤消除,确保整机各部分电路的安全性和可靠性。
【专利附图】
【附图说明】
[0012]图I为阻容并联滤波电路示图。
[0013]【具体实施方式】
[0014]以下将结合附图I以及较佳实施例对本实用新型提出的一种限定时间常数的通用阻容并联电路作更为详细说明。
[0015]实施例一:本实用新型提供一种限定时间常数的通用阻容并联电路,其包括为电容器提供放电回路的电阻器I,并联在所述电阻器I的两端的电容器2,其中,所述电容器2的容值与电路中消耗的电源功率以及电磁兼容性指标相匹配,并联设置的所述电阻器I的阻值与电容器2的容值的乘积小于或等于交流电周期时间,即并联连接的所述电阻器I与电容器2的放电时间常数小于或等于交流电周期时间,
[0016]RXC≤T,或KX CS ★,其中T为交流电的周期时间,f为电源频率,
【权利要求】
1.一种限定时间常数的通用阻容并联电路,其特征在于,包括: 用于为电容器提供放电回路的电阻器, 电容器,所述电容器的容值与电路中消耗的电源功率以及电磁兼容性指标相匹配,所述电容器并联在所述电阻器的两端, 其中,并联设置的所述电阻器的阻值与电容器的容值的乘积小于或等于接入的交流电的周期时间,即并联连接的所述电阻器与电容器的放电时间常数小于或等于接入的交流电的周期时间。
2.如权利要求I所述的一种限定时间常数的通用阻容并联电路,其特征在于:所述电容器的容值与电路中消耗的电源功率以及电磁兼容性指标相匹配,并联设置的所述电阻器的阻值与电容器的容值的乘积小于或等于接入的交流电的半个周期时间,即并联连接的所述电阻器与电容器的放电时间常数小于或等于接入的交流电的半个周期时间。
【文档编号】H02M1/12GK203377775SQ201320433836
【公开日】2014年1月1日 申请日期:2013年7月12日 优先权日:2013年7月1日
【发明者】孟加顷 申请人:孟加顷