调整电路的制作方法

文档序号:7309346阅读:137来源:国知局
专利名称:调整电路的制作方法
技术领域
本发明涉及一种调整电路,更具体地说,涉及可使电功率损耗降低的具有电路系统结构的调整电路。
近年来,电子设备,象笔记本式(膝上型)个人计算机之类已有了广泛使用并在进一步减小尺寸方面作出了许多改进。就电源而言,这些象笔记本式个人计算机之类电子设备的许多种类,不是使用借助于AC转换器的家用电源,就是使用内部电源。
一般,在这些电子设备中,当电池或家用电源用作向设备供电时,都试图在内部电路系统中把输入电压转换成预定的电平向其供电。在笔记本式个人计算机的情况下,这种预定的电压电平是5v、3.3v、2.9v,或其他低于上述的电压电平。在该内部电路系统中,从电源来的电压还要进一步降低。
随着象笔记本式个人计算机之类的电子设备而来的问题是延长电池工作时间和抑制在AC转换器中产生的热量。已研制出了一种同步调整电路用以解决有关电池和由AC转换器来的热耗散工作期间的这个问题。
通常,在电子电路中,无论如何,当把高输入电压转换成为低输出电压时,由于输入电压与输出电压之间的电压差,就会发生电功率损耗。特别是,输入电压与输出电压之差越大,电功率损耗也变得越大。这是因为电压转换器中的开关元件密切地关系到功率损耗的问题。
另外,在目前的情况下,有增加电源中的负载电流的趋向,而因增加负载电流引起的电压降会造成其他问题。这样的低电压电平一直是供给CPU的电源输出的发展趋向,尤其电压降是一个要克服的课题。电压降意味着这样的一种现象,电源电压随着用于各电子元件之间连接的印制电路导线的阻抗而降低。一般,每个元件预定在许可的基准输入电压百分比范围内进行工作。从上述的最近趋势来看,把CPU所用的电源电压降下来并使输出电流增大,由于基准电压变低,所以电源电压的许可范围又变窄了,而且电源电压的控制变得更加艰难。因此,能够通过精细调整电压处理这种麻烦的电源就是迫切要求的了。
本发明的目的是提供一种调整电路,通过把开关元件中的损耗降至最小限度和减弱电压降的缺点,可延长电池使用期和减小使用AC转换器之类时的热故障。
以电路系统为基础的本发明的调整电路,把输入电压转换成不同的输出电压电平,并包括至少一个开关装置,用于把输入电压转换成输出电压;一个基准装置,用于校验输入电压电平;以及一个控制装置,用于根据在基准装置中的基准电平控制在开关装置中的ON/OFF占空比。
尤其是,根据上述构成的调整电路,当经过AC转换器之类输入电压处于高电压电平时,输入电压可通过降低该开关装置中的ON占空比进行控制,以这样的方式进行控制,设置基准装置用以校验输出电压的电压电平,并根据基准装置的测定结果由控制装置控制开关装置的ON/OFF占空比。于是,通过把ON占空比设定在小于通常的值,本发明可以降低开关装置中的电功率损耗,这部分被认为是调整电部中损耗较大的部分。
还有,通过控制开关装置中的ON/OFF占空比,可以使输出电压变化较小。这样就可以对付电压降的麻烦。或者,在调整电路输出电压被反馈时,可以直接通过控制电路系统和能够提供可变反馈电压使输出电压能有较大变化。这也是解决电压降问题的另一步骤。
在本发明的另一方面,本发明的电源电路的特征是,通过在输入和输出之间设置多级调整电路的办法,以便减少每一个调整电路的电功率损耗,该调整电路包括至少一个开关装置,用于把输入电压转换成输出电压;和控制装置,用于控制开关装置的ON/OFF占空比。
根据这一构成,可使在一个调整电路,更准确地说,在开关装置中的电功率损耗减少。一般说来,输入电压与输出电压之间的电压差大引起了高功耗,但是,在本结构中,由于在输入与输出之间设置了多个调整电路,在每一个调整电路中的电压电平的降低被缩小了,因此实现上述的功耗减少。
此外,在本发明的又一个方面,本发明的电源电路的另一个特征是,提供一种同步调整电路,把该输入电压转换成不同的输出电压电平,该同步调整电路包括两个开关装置,用于把输入电压转换成输出电压;和控制装置,用于使两个开关装置中的ON/OFF占空比大致相等。
根据这一构成,与仅在两个开关装置之一产生电功率损耗的情况相比,减少电功率损耗的效果可以通过将电功率损耗均衡地分配在两个开关之间而取得。
把上述的所有构成结合起来,可以进一步减少电功率损耗。


图1是表示稳压输出同步调整电路的实施例的本发明的框图。
图2是表示本发明图1中的负载电流差分放大器和输出电压差分放大器实施例的结构框图。
图3是表示本发明图1中的另一种稳压输出同步调整电路的结构框图。
图4是表示可变输出同步调整电路实施例的本发明的框图。
图5是表示上述各个实施例的VOUT的输出电压波形和该FET工作的曲线图。
图6是表示当使图1到4所示的FET 11的ON占空比改变时该电路的各部分电压波形的曲线图。
图7是表示通过由高电压产生低电压而使电功率损耗减少的另一个实施例的框图。
图1是表示稳压输出同步调整电路的第一实施例的本发明的框图。
如图1所示的该同步调整电路包括控制IC 10、作为开关元件的FET 11和12、与FET 12并联的二极管13、电感器14,如线圈、电阻器15以及电容器16。
该控制IC 10通过交替翻转FET 11和12进行ON/OFF把从输入电压来的电能变成输出电压。FET 11和12的交替ON/OFF操作使电感器14、电阻器15和电容器16充电。首先,当把FET 11翻转为ON,而FET 12为OFF时,占该输入电压加到电感器14和其他元件上,结果输出电压升高。一旦该输出电压升到预定电平,该控制IC就使FET 11翻转为OFF同时使FET 12成为ON。此时,充入电感器14中的电能,被该电阻器15和电容器16释放,结果造成输出电压降落。当电压达到下限时,该FET 11又翻转为ON而FET 12为OFF。
在如上所述的这样的方法中,通过将输出电压调整到预定电平,可以把电能以预定电压电平的方式供给与图1的同步调整器连接的负载。
在构成上述电路系统的同步调整器中,若使FET 11和FET 12两个管同时翻转为ON,则从输入端到地GND发生短路,结果会大量电流放电并有击穿电路系统的可能性。因此,为了控制控制IC 10中的工作,力求使FET两个管同时翻转为OFF,随后使两个FET中的一个转为ON。比如说,当在该FET 11为ON和在FET 12为OFF之后使FET 11和FET 12两者同时翻转成OFF状态时,则电感器14、电阻器15和电容器16有释放各个元件所含有的能量趋势。这时,一条经过两个FET 11和12的路径被断开了。所以,不会有电流流过和不会有经过这条路径来释放能量。换句话说,该输出电压的状态为不稳定状态。为了对付这种不稳定状态,因而设置该二极管13。当使两个FET转为OFF时电流就流过二极管13。这样就防止使输出电压的状态变成不稳定而且有利于连续向输出电压供给能量。FET 12一翻转为ON,同样,电感器14、电阻器15和电容器16中已冲入的能量就通过FET12从电路中放出。随着输出边已冲入的能量被放出,该输出电压也降了下来。
该FET 11和12用作开关元件,并且在电压从高输入电压转换成低输出电压的时候便消耗了电能。尤其是,该FET 11多半消耗电能,而FET 12和二极管13在翻转时也消耗电能。众所周知,FET 11中的电功率损耗随FET 11的ON/OFF时序或占空比缩小而减少。因此,使FET 11翻转为ON的占空比小于ON时间和OFF时间之和,即,使周期保持不变。在本实施例中,校验输入电压,当输入电压升高的时候使ON占空比变小,而当输入电压下降的时候就使ON占空比变大。
比较器17是校验输入电压的装置,并把由串联电阻24和25适当分开的电压加到比较器17上。此外,还把基准电压到比较器17上,用以确定连接到输入端的比如说AC转换器是高电压电源还是比如说内部电池为低电压电源。根据对基准电压与从输入端来的输入电压进行比较,该比较器发出一个表示该输入电压是高还是低的信号,给控制IC 10中的PWM比较器20。在这种情况下,相对性地使用技术术语高电压或低电压。高电压是把象AC转换器之类连接到输入端上作为电源的情况,而低电压意味着是把电池连接到输入端上的情况。
所述的PWM比较器20接收负载电流差分放大器19和输出电压差分放大器18的输出,并接收振荡器21的输出产生用于FET 11和12的ON/OFF时序信号。由PWM比较器20发出的时序信号加到门逻辑电路22上,转换了的信号驱动FET 11和12并且通过反相器23送到FET 11和送到FET 12。
PWM比较器20把取自振荡器21的周期性的波与PWM中设定的阈值电压进行比较,从周期性波中产生高和低输出信号。于是,由所产生的高低信号两种波,执行驱动FET 11和12的时序信号控制(占空比的控制)。该PWM比较器20还具有接收负载电流差分放大器19和输出电压差分放大器18的输出的功能,并控制占空比,以便低于阈值在输出端(VOUT)供给输出电流和输出电压。
在本发明的同步调整电路中,用振荡器21以固定频率产生从PWM比较器20输出的ON/OFF信号。比如说,保持FET 11为ON时的时间与FET 12为OFF时的时间之和为恒定。
该负载电流差分放大器19检测流过电阻器15的电流,换句话说,通过比较电阻器15两端与存储于负载电流差分放大器19内的基准电压的电压差的办法,校验供给输出端(VOUT)的电流。
输出电压差分放大器18对输出端(VOUT)的输出电压与基准电压做比较,把输出电压不大于基准电压时的已输入电压进行输出,以及把输出电压不大于基准电压时的基准电压进行输出。
该PWM比较器20接收输出电压差分放大器18和负载电流差分放大器19的输出,并校验两个输出的任一个是否出现最大值。若校验出的值是一个最大值,就核实了加到输出端(VOUT)上的电压或电流太大了。于是,把FET 11的ON占空比降低到预定的值。换句话说,借助于,比如说,把振荡器21的恒定的周期性波转换为ON/OFF信号,使较高的阈值产生HIGH信号去选择较高的值。结果是,周期性波被高阈值切断变成了小部分原波形,并且使FET 11的ON时间缩短。因而,随着该输入电压加到输出端(VOUT)上的时间变短,用于升高电压的时间或用于电流流动的时间也缩短了,其结果降低了电压或电流输送到输出端(VOUT)的值。此外,在本发明中,该控制是通过保持在FET 11和12中的ON和OFF时间(周期)的总和固定而进行的。在如上所述的这样的控制过程中,只要把ON/OFF时间的周期保持固定就可以降低FET中的ON占空比。
当PWM比较器20生产高ON和低OFF时序信号时,则门逻辑电路22就以如上所述那样的方式,把两个信号转换成驱动FET 11和12的信号。比如说,在HIGH状态下的电压是输入电压和该LOW状态相应于接地电压。
反相器23是逻辑倒相元件,用于把从门逻辑电路22来的HIGH信号翻转过来为LOW信号。这个反相器用以交替激励FET 11和FET 12。
另外,在本发明中,该PWM比较器20接收来自对输入端(VIN)和根据输入端(VIN)调整占空比进行检测的比较器17的输出。更准确地说,当从比较器17输送过来表示输入电压是低的信号时,则PWM比较器20执行基于正常占空比控制的控制工作。另一方面,当输送表示高输入电压的信号时,PWM比较器20则以已改变了的阈值设定较小的FET 11的ON占空比执行控制工作。其结果是,可以减少FET 11中最大的电功率损耗。适当变动的阈值是预定的。根据接收到表示在输入端(VIN)的高输入电压的信号,使该阈值转到按预定值的变换。
为了更清楚说明起见,图1示出了使用上述反相器23的电路结构。事实上,包括了用于ON/OFF时序的调整装置,以避免同时激励FET 11和12两者。
此外,在图1中还包括比较器17和电阻器24、25,作为输入电压检测装置。当然可以构成电路系统,使得无论是由于采用电池输入电压是低,还是基于采用AC转换器是高,外部设备或用户都可以决定和设定。在这种情况下,外部控制设备只须把两种信号输送到表示输入电压是高还是低的PWM比较器20中即可。
FET 11和12的ON占空比变化取决于输入电压电平。如果把在FET 11和12中在其变化前后的一对ON占空比大致上设为相等,则每个FET 11和12之间可对电功率损耗作出相同的贡献,结果抵消了功耗的肯定作用。或者,只是影响到把FET 11和12中的一对ON占空比预定为相同值的损耗减少,而不会改变根据输入电压电平的两个ON占空比。
图2是根据图1的负载电流差分放大器19和输出电压差分放大器18的电路系统,并以图1中所用的相同标号表示各个通用的元件。
在负载电流差分放大器19中,将运算放大器26与误差放大器27串联连接起来。电阻器15两端的电压送给运算放大器26。该运算放大器26把跨于电阻器15上的电压差输送到误差放大器27,用于与基准电压进行比较。若输入低于基准电压,表明电阻器15中流过的电流不大于最大值,该误差放大器就把其输出送往PWM比较器20而不作任何调整。若输入大于误差放大器27的基准电压29,则误差放大器输出基准电压29以及该PWM比较器20对基准电压29的输入进行校验。由于基准电压29输入到PWM比较器20,表示电阻器15中流过的电流大于最大值,于是通过PWM比较器20,使该阈值转换到预定的值以降低FET 11中的ON占空比,把电阻器15中的电流降了下来。
上述输出电压差分放大器18含有一个基准电压30,及包括一个由基准电压30的输入和从输出端(VOUT)送来电压的误差放大器28。误差放大器28起与误差放大器27同样方式的作用。若把小于基准电压30的电压供给误差放大器28,就直接输出。若供给较大电压,则输出基准电压30。
该PWM比较器20校验从误差放大器28的输出是不是调到基准电压30。如果该输出不大于基准电压30,就根据误差放大器28的输出调整FET11的ON占空比。如果输出等于基准电压30,则借助于把阈值转换到预定值将调低FET 11中的该ON占空比,因为从误差放大器28来的输入电压超过了最大值。在如上所述的采集方式中,加到输出端(VOUT)上电压变成低于该最大值。
如后面将要描述的那样,输出电压差分放大器18可送出两种基准电压,一个用作最大电压,另一个用作最小电压。可把比较器17的输出送到输出电压差分放大器18,而不是送到PWM比较器20。于是,通过向PWM比较器20输送由输出电压差分放大器18的较低的两个基准值之一产生的输出,改变并提高在FET 11中的ON占空比。
图3表示图1中的稳定输出同步调整电路的另一个结构实施例。用与图1相同的标号表示各个通用的元件。在图3中,把用于校验输入端(VIN)的比较器17的输出送到输出电压差分放大器31,及包括监视最大和最小电压的两个基准电压。
在本实施例中,设有两个误差放大器,一个用于设定最大电压,另一个用于设定最小电压。
在PWM比较器20中,对从输出电压差分放大器31来的信号进行校验。当输出了表示最小电压的基准电压时,则通过改变阈值输送时序信号使FET11翻转为ON(即接通FET 11)。在最大电压的情况下,输送该时序信号使FET 11翻转为OFF(即关闭FET 11)。
当用比较器17来的信号确定输入端(VIN)为高时,输出电压差分放大器31就改变基准电压。根据接收的已改变的最大和最小电压,该PWM比较器20以适当的阈值选定FET 11的ON/OFF时序。当输入电压为高时,该输出电压差分放大器31提高最小值。于是,由PWM比较器20产生的时序信号使ON占空比较短,而该ON和OFF占空时间总和保持不变。
图4表示可变输出电压同步调整电路的一个实施例。与图1相同的标号附与各个元件,并且有关这些元件的说明从略。
在图4的电路系统中,用电阻器40和41分压把输出电压(VOUT)送到输出电压差分放大器18并因此降低了电压。借助于把已降低了的电压输送到输出电压差分放大器18,可以通过变动串联的电阻器40和41的比率来改变输出电压(VOUT),而无须改变基准电压的电平。更准确地说,将接到输出电压差分放大器18的基准电压与由串联电阻器40和41获得的电压,在输出电压差分放大器18中进行比较。由于把来自用串联电阻器40和41的已降低了的电压供给输出电压差分放大器18,所以超出基准电平的输出电压(VOUT)电平变成较大。通过改变串联电阻器40和41的比率,即使输出电压(VOUT)不变,输入到输出电压差分放大器18的电压也改变了。因此,可能使输出电压(VOUT)变动必须超过基准电压。若从串联电阻器40和41获得的电压超出基准电压,则输出电压差分放大器18向PWM比较器20发出信号使FET 11的ON占空比降低。因而,该输出电压(VOUT)随ON占空比降低而下降,以至可把该电压调整到这样的范围,使之一点也不超出用输出电压差分放大器18确定的最大输出电压。
因此,可以借助于输入用串联电阻器40和41进行的分压改变输出电压(VOUT),而无须把输出端(VOUT)的电压输入到输出电压差分放大器18中去。
在图4的电路系统中,设有比较器17以校验输入电压。当用PWM比较器20检测输入电压(VIN)正处于高时,则发出表示高输入电压的信号,以改变阈值使ON占空比降低。因此,可减少电功率损耗。
在上述的图1到4所示的实施例中,使FET 11中的ON占空比改变到解决电功率损耗问题为止,其结果是,使输出电压变动也小。与电压降问题一样,在根据预定要求的值的输出电压作为下面需要驱动加于设备发展的负载允许电平的这种情况下,在FET 11中可变的ON占空比稍微引起了输出电压变化,因此可使输出电压处于负载的要求范围内。因此,本发明的同步调整电路不仅可以提供改善电功率损耗,而且还可以对付电压降的问题。特别是,图4的实施例包括电路中改变输出电压的其他因素,即通过改变串联电阻器40和41的比率,从而可对电压降进行补偿。
另外,在上述实施例中,只对同步调整电路作出了说明。但是,本发明也可应用于通过改变与FET 11相当的开关元件的ON占空比的办法把高电压转换成低电压的任何电路中。尤其是,本发明可应用到象本发明所用的现有技术同步调整电路的此类调整电路中。
图5表示在上述各个实施例中的输出电压波形和FET的工作。
如图5所示,把图5中的中部曲线示出的从门逻辑电路22来的门电压信号作为方波加到FET 11的栅极上。当高电平电压加到FET 11的栅极上时,电流就在其漏极和源极之间流动,并使电压发生作用。在图5中的下部曲线以方波示出之。图5上部的波形是输出端(VOUT)的输出电压波形。当FET 11导通时,该电压上升到最大值。当FET 11关闭时,该输出电压从最大值下降到最小值。这个最大和最小值由ON/OFF占空比决定。在图3实施例的情况下,通过改变反馈电压调整此电压。可采用改变最大和最小电压的办法,决定在FET 11中的ON占空比。
图6表示当改变FET 11的ON占空比时,各个部件中的电压波形。
图6上部曲线所示的三角波形是由振荡器21产生的周期性波形。该三角波形是一个例子。除上述例子外还可产生正弦波。在PWM比较器20中设定阈值。当从振荡器来的三角波形超过阈值时,该PWM比较器20以高电平输出电压。当从振荡器来的三角波形低于阈值时,该PWM比较器20输出低电平电压。
图6中部曲线的波形表示加到FET 11栅极上的电压波形。它是门逻辑电路22的输出电压波形,在维持该波形周期的条件下通过转换用于驱动FET11的高和低电平而从PWM比较器20的输出得到的。所以可通过改变PWM比较器20中的阈值来改变波形的占空比。并且,在本发明中,按照输入电压电平作为正常功能调整ON占空比,而且,另外,在较高的输入电压的情况下,设定较高的阈值以降低ON占空比。
图6下部曲线所示的波形表示在输出端(VOUT)的输出电压波形。如图5所示,在降低FET 11的ON占空比之前,该输出电压在最大和最小值之间象三角波一样上升下降。可是,当根据本发明将在FET 11中的ON占空比降低时,就使输出电压(VOUT)的最小值升高了。这时,按照输入端(VIN)与输出电压(VOUT)之间的电压差决定输出电压(VOUT)三角波形的上升边。由VOUT与地GND之间的电压差决定波形的下降边。
图6中的上升边梯度稍小于图5,因为图6中的输入端(VIN)与输出电压(VOUT)之间的电压差是稍小于图5的缘故。可从附图6作出判断,梯度看起来较大,但这是制图中为了显示变化造成。随着使输出电压的最小值抬高,因此当FET 11导通时立即使最低电压稍稍升高。故此,若在输入端(VIN)与输出电压(VOUT)之间的电压差变小,该梯度就慢慢增大。该输出电压达到其最高值之时,使最大值反馈到PWM比较器从而关闭FET11。如图6下部曲线所示输出端的输出电压(VOUT)降了下来。下一次FET 11导通时,输出电压(VOUT)的最小值位于稍微高于起点的电平。当FET 11再次导通时,该电压便抬高并且使FET 11维持在ON状态直至最大值。
通过以如上所述这样的方式连续地控制FET 11,抬高被反馈的VOUT的最小值,同时降低FET 11的ON占空比。
图7表示另一个从高电压输入产生低电压输出时减少电功率损耗的实施例。
输入与输出之间的电压差越大,电功率损耗变得越大。为了减少在一个电路中的电功率损耗,设置调整器70,它可以是从上到下多级电路。图7中的该调整器70不是同步式的,但是对图7中的电路系统,当然也可以是同步调整器。
在图7所示的实施例中,把调整器70串联连接到结构上类似于调整器70的电路系统中,或连接到本身是同步调整器的低电压电路76上。图7所用的该调整器是非同步式的,但是也可以利用同步调整器。更准确地说,把从输出边来的VIN电压施加到控制IC 71上。此控制IC 71决定连接于MIN的电源是高电压还是低电压,并调整FET 72的占空比。通过FET 72的连续ON/OFF工作,使电感器74和电容器75充电并且以已降低了的输出电压供给低电压电路76。在FET 72为ON的情况下,使该电感器74和电容器75充电,并且,当FET 72为OFF时,使该电感器74和电容器75经过二极管73向输出边放电。
调整器70的输出电压低于输入电压(VIN),而不可能高于在输出端的输出电压(VOUT)。因此,调整器中的电功率损耗是比较小的。在下一级中的低电压电路76从调整器70输出电压产生输出电压(VOUT),还要低于输入电压(VIN)。所以,应用本发明的上述结构与由输入电压(VIN)直接产生输出电压(VOUT)的常规情况相比,可以进一步减少电功率损耗。
这样,多级调整器可以每一级中减少电功率损耗。因此,预期可延长电池寿命,同时,即使在使用AC转换器的情况下,也能减少发热。根据本发明,尽可能减少开关元件中的电功率损耗,并且借助于利用在最大和最小输出电压之间的改变,使平均输出电压稍微变动,就可以处理电压降的问题。
根据本发明电功率损耗在开关元件中可以尽可能的减小,电压降的问题可以通过利用在最大和最小输出电压之间的变化来稍微改变平均输出电压而得处理。
所以,电池可以投入长期使用和可使用AC转换器而不会发热。此外,由于减少了发热,故可以实现开关元件尺寸方面的缩小。
权利要求
1.一种用于将输入电压转换成不同电压电平的输出电压的调整电路,包括至少一个开关,用于把已转换的输入电压施加到输出端上;检测装置,用于检测输入电压值;以及控制电路,根据用所述检测装置检验的结果,调整所述开关的ON/OFF占空比。
2.根据权利要求1所述的调整电路,其特征在于,当用所述检测装置校验输入电压为高时,所述控制电路就通过使所述开关中的ON占空比变小,而抑制在所述开关中的电功率损耗。
3.根据权利要求1所述的调整电路,其特征在于,从外部把信号供给所述控制装置,以调整所述开关的ON/OFF占空比。
4.根据权利要求1所述的调整电路,其特征在于,所述控制装置通过调整所述开关的ON/OFF占空比改变输出电压,用以补偿在输出侧与连接于输出边的负载之间的电压降。
5.根据权利要求1所述的调整电路,其特征在于,还包括,含有至少两个电阻器的电路,把所述电阻器的输出电压加到所述控制电路上,其中通过改变所述两个电阻器的电阻值改变加到所述控制电路上的电压来调节该输出电压。
6.一种包括多个调整电路的电源供给电路,包括至少一个开关,用于把已转换的输入电压供给输出端和控制电路,用于调整所述开关的ON/OFF占空比;其中所述多个调整电路以多级方式设置在该输入和该输出之间,以抑制每一个调整电路中的电功率损耗。
7.一种用于把输入电压转换成不同电压电平下的输出电压的同步调整电路,包括两个开关,用于把已转换的输入电压施加到输出端上;及控制电路,用于调整所述开关的ON/OFF占空比,其中所述两个开关的ON/OFF占空比设定为大致相等。
全文摘要
本同步调整器设置有校验输入电压的比较器和电阻器。该比较器通过对比较器中的电压与基准电压进行比较,校验是否可利用低电压电池还是高电压AC转换器,并把比较的结果送到PWM比较器。在PWM比较器中,在尽可能保持输出电压稳定的情况下调整该FET的ON占空比。另外,在FET中,发生最大的电功率损耗,通过设定较低的ON占空比,使输出电压在所要求的输出电压的输出电压变动可允许的范围内进行变化。
文档编号H02M1/10GK1195222SQ9712538
公开日1998年10月7日 申请日期1997年12月10日 优先权日1997年3月31日
发明者史野秀俊, 佐伯充雄, 松田浩一, 小泽秀清 申请人:富士通株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1