一种反激同步整流控制电路的制作方法

文档序号:9633409阅读:852来源:国知局
一种反激同步整流控制电路的制作方法
【技术领域】
[0001]本发明涉及同步整流控制技术领域,尤其涉及一种反激同步整流控制电路。
【背景技术】
[0002]转换效率是DC/DC开关电源中最重要的指标之一,同步整流是提高装换效率必须使用的技术之一。反激拓扑中,出现了非常多的同步整流控制策略,随着控制策略的复杂,需要在驱动中不止加入死区时间,更要求需要控制初级和次级MOSFET每一个上升沿和下降沿的延迟或者提前时间,精确到纳秒等级,实现难度很大。

【发明内容】

[0003]本发明的目的在于克服现有技术不足,提供了一种反激同步整流控制电路,能够精确控制电路主MOSFET开关以及同步整流驱动时序。
[0004]本发明的技术解决方案:
[0005]—种反激同步整流控制电路,包括第一延迟环节、第二延迟环节、第三延迟环节、加速环节、加速关断环节、1C驱动芯片、PWM信号、隔离驱动变压器、初级MOSFET管、次级MOSFET管和反向环节;
[0006]其中,所述延迟环节1由阻容构成,输入波形由PWM三角波提供,其输出端与第一MOSFET管的栅极相连;
[0007]所述延迟环节2和所述加速环节并联,并联后的电路输出端和所述反向环节的一端连接,输入波形由PWM三角波提供;
[0008]所述第三延迟环节和所述加速关断环节并联,并联后的电路输出端和所述1C驱动芯片的信号输入脚相连,所述1C驱动芯片的驱动输出脚和所述第二 MOSFET管的栅极相连;
[0009]所述隔离驱动变压器的一端和所述反向环节的另一端连接,所述隔离驱动变压器的另一端和所述第三延迟环节的输入端连接;
[0010]PWM三角波同时进入第一延迟环节和第二延迟环节,通过所述第一延迟环节输出方波给所述初级MOSFET管提供功率驱动方波,并进行相应的死区控制;同时通过所述第二延迟环节和所述加速环节负责控制次级驱动信号时序,在需要所述次级MOSFET管开通时,对驱动信号进行延迟,以造成对应死区时间,所述加速环节可调,只在PWM下降时起作用,所述第三延迟环节和所述加速关断环节分别在所述次级MOSFET管的PWM驱动信号上升和下降两个沿起作用,固定延迟开通,加速关断,以保证所述次级MOSFET管在任何负载条件下有稳定的死区时间和可靠关断,所述1C驱动芯片为所述次级MOSFET管提供功率驱动信号,保证所述次级MOSFET管驱动信号波形完整,通过各延迟和加速环节相互调节,使用同一个PWM三角波,分别控制所述初级MOSFET管和所述次级MOSFET管驱动上升和下降四个沿的死区或重叠时间,以实现不同的电路控制策略。
[0011]进一步可选的,所述第一延迟环节由所述次级MOSFET管,第一电阻R1,第二电阻R2,第一电容Cl组成,三角波到达时所述第二电阻R2向Q3充电,推后Q3基极到达开通电压的时间,所述第一电阻R1、所述第一电容C1进一步延迟驱动到达所述初级MOSFET管开通的电压的时间,延迟MOSFET Q1驱动上升沿,所述第二延迟环节由第四电阻R4、第二电容C2组成,用于减慢次级驱动信号变化,所述第四电阻R4向所述第二电容C2充电,减慢驱动信号高低变换速度,延迟所述次级MOSFET管上升沿。
[0012]进一步可选的,所述加速环节由第三二极管D3构成,所述第三二极管为肖特基二极管,用于加速驱动信号向次级传递,在驱动信号变向时,所述第三二极管D3短路所述第四电阻R4直接对所述第二电容C2放电,加速信号传递,加速所述次级MOSFET管下降沿。
[0013]进一步可选的,第三电阻R3、第三电容C3构成所述第三延迟环节,该环节用于调整次级驱动能力和驱动波形,所述第三电阻R3对所述第三电容C3放电,增大所述第三电阻R3可延迟所述第三电容C3放电速度,减缓信号传递延迟所述次级MOSFET管开通。
[0014]进一步可选的,第四二极管D4、第二二极管D2、第五电阻R5、Q4组成所述加速关断环节,该环节在电路拓扑上与所述第三电阻R3、第三电容C3构成的所述第三延迟环节串联,上升或下降沿到达所述次级MOSFET管时所述第三延迟环节和所述加速环节同时工作。
[0015]进一步可选的,所述第二二极管D2、第五电阻R5直接向所述次级MOSFET管提供驱动,当驱动信号处于下降沿时,所述第四二极管D4造成Q4基极迅速拉低,短路所述第二二极管D2、所述第五电阻R5,组成所述加速关断环节,为加速所述次级MOSFET管关断提供足够的驱动能力。
[0016]本发明实施例提供的一种反激同步整流控制电路,提供次级同步整流信号以及驱动,使用了三角波作为驱动信号波形,并且单独控制初级MOSFET和次级同步整流MOSFET的上升沿和下降沿的驱动时间,避免单纯的死区时间无法满足电路调试需要,造成的占空比浪费或初次级共通。
【附图说明】
[0017]所包括的附图用来提供对本发明实施例的进一步的理解,其构成了说明书的一部分,用于例示本发明的实施例,并与文字描述一起来阐释本发明的原理。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0018]图1为本发明实施例提供的一种反激同步整流控制电路结构示意图;
[0019]图2为图1所示电路的一种具体实现电路结构图。
【具体实施方式】
[0020]下面将结合附图对本发明的具体实施例进行详细说明。在下面的描述中,出于解释而非限制性的目的,阐述了具体细节,以帮助全面地理解本发明。然而,对本领域技术人员来说显而易见的是,也可以在脱离了这些具体细节的其它实施例中实践本发明。
[0021]在此需要说明的是,为了避免因不必要的细节而模糊了本发明,在附图中仅仅示出了与根据本发明的方案密切相关的设备结构和/或处理步骤,而省略了与本发明关系不大的其他细节。
[0022]本发明实施例提供了一种反激同步整流控制电路,如图1所示,Q1为初级功率MOSFET,Q2为次级同步整流MOSFET,T1为隔离驱动变压器,传递驱动信号,IC1为驱动芯片,接受驱动信号提供驱动。
[0023]该电路包括第一延迟环节、第二延迟环节、第三延迟环节、加速环节、加速关断环节、1C驱动芯片、PWM信号、隔离驱动变压器、初级MOSFET管、次级MOSFET管和反向环节;
[0024]其中,第一延迟环节1由阻容构成,输入波形由PWM三角波提供,通过延迟环节进行相应的死区控制,并输出方波给Q1提供功率驱动方波,其输出端与第一 MOSFET管的栅极相连;
[0025]第二延迟环节2和加速环节并联,并联后的电路输出端和反向环节的一端连接,输入波形由PWM三角波提供,第二延迟环节负责控制次级驱动信号时序,在需要Q2开通时,对驱动信号进行延迟,以造成对应死区时间,加速环节为可调环节,只在PWM下降时起作用,可以依据实际情况选择加速或减慢Q2的关断信号。
[0026]第三延迟环节和加速关断环节并联,并联后的电路输出端和1C驱动芯片的信号输入脚相连,1C驱动芯片的驱动输出脚和第二 MOSFET管的栅极相连,分别在Q2的PWM驱动信号上升和下降两个沿起作用,固定延迟开通,加速关断,以保证Q2在任何负载条件下有稳定的死区时间和可靠关断。1C驱动芯片为Q2提供功率驱动信号,保证Q2驱动信号波形完整。
[0027]隔离驱动变压器的一端和反向环节的另一端连接,隔离驱动变压器的另一端和第三延迟环节的输入端连接;
[0028]PWM三角波同时进入第一延迟环节和第二延迟环节,通过第一延迟环节输出方波给初级MOSFET管提供功率驱动方波,并进行相应的死区控制;同时通过第二延迟环节和加速环节负责控制次级驱动信号时序,在需要次级MOSFET管开通时,对驱动信号进行延迟,以造成对应死区时间,加速环节可调,只在PWM下降时起作用,第三延迟环节和加速关断环节分别在次级MOSFET管的PWM驱动信号上升和下降两个沿起作用,固定延迟开通,加速关断,以保证次级MOSFET管在任何负载条件下有稳定的死区时间和可靠关断,1C驱动芯片为次级MOSFET管提供功率驱动信号,保证次级MOSFET管驱动信号波形完整,通过各延迟和加速环节相互调节,使用同一个PWM三角波,分别控制初级MOSFET管和次级MOSFET管驱动上升和下降四个沿的死区或重叠时间,以实现不同的电路控制策略。死区时间:通过各延迟和加速环节相互调节,可以分别控制Ql、Q2驱动上升和下降四个沿的死区或重叠时间,以实现不同的电路控制策略。
[0029]具体的,如图2所示,第一延迟环节由次级MOSFET管,第一电阻R1,第二电阻R2,第一电容C1组成,三角波到达时第二电阻R2向Q3充电,推后Q3基极到达开通电压的时间,第一电阻R1、第一电容C1进一步延迟驱动到达初级MOSFET管开通的电压的时间,延迟MOSFET Q1驱动上升沿,第二延迟环节由第四电阻R4、第
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1