时序控制电路的制作方法

文档序号:7536239阅读:224来源:国知局
专利名称:时序控制电路的制作方法
技术领域
本发明涉及一种时序控制电路。
技术背景
随着电子技术的发展,为了让电子设备能正确上电启动,业界对电子设备的电 源时序控制的要求越来越高,所述电源时序包括多电压之间的上电时序及断电时序,如 在电脑主板的电源供应上,经常要求电子设备在控制信号发出一段时间后开始工作或关 闭。
现有技术采用一种专用的时序控制芯片来实现,虽然使用该时序控制芯片能够 实现控制电子设备的电源时序,但是由于该时序控制芯片的制造成本较高,不适合推发明内容
鉴于以上内容,有必要提供一种简易低廉的时序控制电路。
一种时序控制电路,包括
一第一电子开关、一第二电子开关、一第三电子开关、一第四电子开关、一第 五电子开关及一电容,所述电容的一端通过一第一电阻接收一第一控制信号,所述电容 的另一端接地,所述第一电子开关的第一端接至所述电容及第一电阻的公共端,所述第 一电子开关的第二端接地,所述第一电子开关的第三端通过一第二电阻与一电源连接, 所述第二电子开关的第一端与所述第一电子开关的第三端连接,所述第二电子开关的第 二端接地,所述第二电子开关的第三端通过一第三电阻接至所述电源,所述第三电子开 关的第一端通过一第四电阻接收所述第一控制信号,所述第三电子开关的第二端接地, 所述第三电子开关的第三端通过一第五电阻与所述电源连接,所述第四电子开关的第一 端接至所述第三电子开关的第三端,所述第四电子开关的第二端接地,所述第五电子开 关的第一端同时接至所述第二电子开关的第三端及所述第四电子开关的第三端,所述第 五电子开关的第二端接地,所述第五电子开关的第三端通过一第六电阻与所述电源连 接,所述第一、第二、第三、第四及第五电子开关都是当其第一端均为高电平时,其第 二端及第三端导通。
本发明时序控制电路通过所述电容及第一电阻对所述第一控制信号进行延迟, 使所述第五电子开关输出的第五控制信号延迟于所述第一控制信号一段时间,从而使所 述电子设备延迟于所述第一控制信号一段时间后开始工作,并通过所述第二电子开关强 制拉低所述第五电子开关的第一端的电压使所述使所述第五电子开关输出的第五控制信 号立即变为高电平,从而使所述电子设备随所述第一控制信号的下降沿的到来而立即关 闭,所述时序控制电路的结构简单,成本低廉。


下面参照附图结合具体实施方式
对本发明作进一步的描述。
图1是本发明时序控制电路的较佳实施方式的电路图。
图2是本发明时序控制电路的较佳实施方式的电源时序控制示意图。
具体实施方式
请参照图1,本发明时序控制电路用于控制一电子设备如电脑主板(未示出)的 电源时序,其较佳实施方式包括一延时单元4、一第一电子开关单元1、一第二电子开关 单元2及一电压输出单元3。
所述延时单元4用于接收来自一外部电路(未示出)的一第一控制信号Vcon并 输出一第二控制信号给所述第一电子开关单元1。
所述第一电子开关单元1用于接收所述第二控制信号并输出一第三控制信号给 所述电压输出单元3。
所述第二电子开关单元2用于接收所述第一控制信号Vcon并输出一第四控制信 号给所述电压输出单元3。
所述电压输出单元3用于接收所述第三控制信号及第四控制信号并根据所述第 三控制信号及第四控制信号的电平的高低输出一低电平或高电平的第五控制信号Vout以 控制所述电子设备的开机或关机。
所述延时单元4包括一第一电阻Rl及一电容Cl,所述第一电阻Rl与所述电容 Cl组成一延时电路,所述第一电阻Rl与所述电容Cl的公共端用于输出所述第二控制信 号,所述第一电阻Rl的另一端与所述外部电路连接以接收所述第一控制信号Vcon,所述 电容Cl的另一端接地。
所述第一电子开关单元1包括一第一三极管Q1、一第二三极管Q2、一第二电阻 R2及一第三电阻R3。所述第一三极管Ql的集电极通过所述第二电阻R2与一电源Vcc 连接,所述第一三极管Ql的发射极接地,且其基极连接至所述第一电阻Rl与所述电容 Cl的公共端以接收所述第二控制信号。所述第二三极管Q2的基极与所述第一三极管Ql 的集电极连接,所述第二三极管Q2的发射极接地,且其集电极通过所述第三电阻R3接 至所述电源Vcc,所述第二三极管Q2的集电极用于输出所述第三控制信号。
所述第二电子开关单元2包括一第三三极管Q3、一第四三极管Q4、一第四电阻 R4及一第五电阻R5。所述第四电阻R4的一端与所述外部电路连接以接收所述第一控 制信号Vcon,所述第四电阻R4的另一端与所述第三三极管Q3的基极连接,所述第三三 极管Q3的发射极接地,且其集电极通过所述第五电阻R5与所述电源Vcc连接。所述第 四三极管Q4的基极接至所述第三三极管Q3的集电极,所述第四三极管Q4的发射极接 地,且其集电极用于输出所述第四控制信号。
所述电压输出单元3包括一 N型的MOS管Q5及一第六电阻R6,所述MOS管 Q5的栅极用于接收所述第三控制信号及第四控制信号,其源极接地,其漏极通过所述第 六电阻R6与所述电源Vcc连接,所述MOS管的漏极用于输出所述第五控制信号Vout。
在其他实施方式中,所述MOS管也可为其他类型的电子开关,只要能接收所述 第三及第四控制信号并据其输出相应的第五控制信号Vout即可,所述第一至及第四三极管Ql、Q2、Q3及Q4可每两个集成在一芯片中,如型号为MMPT551的芯片,所述第一 至第四三极管Ql、Q2、Q3及Q4也可为其他类型的电子开关,如MOS管。
本发明时序延时电路开始工作时,所述第一电阻Rl的另一端及第四电阻R4的 一端同时接收来自所述外部电路的第一控制信号Vcon。当所述第一控制信号Vcon由低电 平变为高电平时,所述第一电阻Rl及Cl组成的延时电路在接收所述第一控制信号Vcon 后延时一段时间后输出所述第二控制信号至所述第一三极管Ql的基极,所述第一三极 管Ql导通,所述第二三极管Q2的基极电压被拉低,所述第二三极管Q2截止,则所述 第二三极管Q2的集电极输出的第三控制信号为高电平;此时,所述第三三极管Q3的基 极通过所述第四电阻R4接收所述第一控制信号Vcon,所述第三三极管Q3导通,所述第 四三极管Q4的基极电压被拉低而截止,则所述第四三极管Q4的集电极输出的第四控制 信号为高电平,所以所述MOS管Q5导通,所述MOS管Q5的漏极输出的第五控制信号 Vout为低电平,所述电子设备开始工作。
当所述第一控制信号Vcon由高电平变为低电平时,所述第三三极管Q3的基极 通过所述第四电阻R4接收所述第一控制信号Vcon,所述第三三极管Q3截止,所述第 四三极管Q4由于基极电压被拉高而导通,则所述第四三极管Q4的集电极输出的第四控 制信号为低电平,所以所述MOS管Q5截止,所述MOS管Q5的漏极输出的第五控制信 号Vout为高电平,所述电子设备立即关闭。
请参照图2,所述第五控制信号Vout的下降沿比所述第一控制信号Vcon的上升 沿延迟了时间Td,所述第五控制信号Vout的上升沿与所述第一控制信号Vcon的下降沿 几乎同时发生。所述时间Td主要由所述第一电阻Rl及电容Cl的具体参数决定。
本实施例中的第一控制信号Vcon可为从一电脑主板的南桥输出的信号,所述第 五控制信号Vout用于输送给所述电脑主板的CPU以通过所述CPU控制所述电脑主板上电 开始工作或断电关闭。
本发明时序控制电路可使所述电子设备延迟于所述第一控制信号一段时间后开 始工作,且可使所述电子设备随所述第一控制信号的低电平的到来而立即关闭,所述时 序控制电路的结构简单,成本低廉。
权利要求
1.一种时序控制电路,包括一第一电子开关、一第二电子开关、一第三电子开关、 一第四电子开关、一第五电子开关及一电容,所述电容的一端通过一第一电阻接收一第 一控制信号,所述电容的另一端接地,所述第一电子开关的第一端接至所述电容及第一 电阻的公共端,所述第一电子开关的第二端接地,所述第一电子开关的第三端通过一第 二电阻与一电源连接,所述第二电子开关的第一端与所述第一电子开关的第三端连接, 所述第二电子开关的第二端接地,所述第二电子开关的第三端通过一第三电阻接至所述 电源,所述第三电子开关的第一端通过一第四电阻接收所述第一控制信号,所述第三电 子开关的第二端接地,所述第三电子开关的第三端通过一第五电阻与所述电源连接,所 述第四电子开关的第一端接至所述第三电子开关的第三端,所述第四电子开关的第二端 接地,所述第五电子开关的第一端同时接至所述第二电子开关的第三端及所述第四电子 开关的第三端,所述第五电子开关的第二端接地,所述第五电子开关的第三端通过一第 六电阻与所述电源连接,所述第一、第二、第三、第四及第五电子开关都是当其第一端 为高电平时,其第二端及第三端导通。
2.如权利要求1所述的时序控制电路,其特征在于所述第一至第四电子开关为三 极管,所述第一至第四电子开关的第一、第二及第三端分别为三极管的基极、发射极及 集电极。
3.如权利要求1所述的时序控制电路,其特征在于所述第五电子开关为一MOS 管,所述第五电子开关的第一、第二及第三端分别为其栅极、源极及漏极。
全文摘要
一种时序控制电路,包括一延时单元,用于接收来自一外部电路的一第一控制信号并输出一第二控制信号;一第一电子开关单元,用于接收所述第二控制信号并输出一第三控制信号;一第二电子开关单元,用于接收所述第一控制信号并输出一第四控制信号;及一电压输出单元,用于接收所述第三控制信号及第四控制信号并根据所述第三控制信号及第四控制信号的电平的高低输出一低电平的或高电平的第五控制信号以控制一电子设备开机或关机。本发明时序控制电路可使所述电子设备延迟于所述第一控制信号一段时间后开始工作,且可使所述电子设备随所述第一控制信号的低电平的到来而立即关闭,且电路结构简单,成本低廉。
文档编号H03K17/56GK102025354SQ20091030751
公开日2011年4月20日 申请日期2009年9月23日 优先权日2009年9月23日
发明者黄永兆 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1