一种基于浮栅技术的二值动态BiCMOS与门电路的制作方法

文档序号:7544402阅读:179来源:国知局
一种基于浮栅技术的二值动态BiCMOS与门电路的制作方法
【专利摘要】本实用新型公开了一种基于浮栅技术的二值动态BiCMOS与门电路,包括动态时钟控制电路、输入电路和输出电路;所述动态时钟控制电路包括pMOS管P1和P2;所述输入电路包括三输入浮栅nMOS管N1;所述输出电路包括npn型三极管Q1和Q2;所述pMOS管P1和P2的源级接工作电压VDD;所述三输入浮栅nMOS管N1的源级和一个输入端接地;所述npn型三极管Q1的集电极接工作电压VDD;所述npn型三极管Q2的发射极接地;所述动态时钟控制电路P1和P2的栅极分别接CP和所述动态时钟控制电路P1和P2的漏极分别接Q1和Q2的基极;本实用新型的有益效果是:BiCMOS技术的应用使得电路具有高集成度、高速、大驱动能力的特点,动态多输入浮栅技术又使得电路极大的降低了功耗,且电路工作状态可控。
【专利说明】一种基于浮栅技术的二值动态BiCMOS与门电路
【技术领域】
[0001]本实用新型涉及一种与门电路,更具体说,它涉及一种基于浮栅技术的二值动态BiCMOS与门电路。
【背景技术】
[0002]近年来,低功耗已经成为限制VLSI电路设计的关键因素之一,它的重要性主要体现在两个方面:第一,随着VLSI集成度的提高和工艺的改进,其密度和复杂性增加。如果不能很好的控制功耗,芯片产生的热量会导致功能下降及产生稳定性问题甚至错误行为,同时增加封装和散热的成本;第二,巨大的功耗也使使用电池的便携式设备因电池易耗尽而影响使用。
[0003]BiCMOS电路是CMOS和双极型器件同时集成在一块芯片上的技术,它是以CMOS为主要电路元件,而在要求驱动大电容负载之处加入双极型器件或电路。因此BiCMOS电路既有CMOS电路高集成度、低功耗的优点,又获得了双极型电路高速、大驱动能力的优势。
[0004]在实现低功耗的方法中,动态电路引起越来越多的关注,因为动态电路具有较低的功耗。在动态电路中,动态能耗控制是一项极为重要的功能,它针对电路器件是否在使用及使用的程度,通过开关来控制器件,使得不需要工作的器件关闭,从而不消耗能量。同时动态电路在速度、芯片面积等方面也比静态电路有优势。
[0005]多输入浮栅MOS器件是一种具有复杂功能的MOS管,它具有多个输入栅极和一个浮栅极,大大增强了单个晶体管的功能,从而有效地降低了整个电路的复杂度,大大减少了互连线数.另一方面,由于多输入浮栅MOS管对栅极电平的加权求和是通过输入栅与浮栅间的电容耦合来实现的,因此具有极低功耗的特点。`
【发明内容】

[0006]本实用新型的目的是克服现有技术中的不足,提供一种降低整个电路的复杂度,功耗低和工作状态可控的基于浮栅技术的二值动态BiCMOS与门电路。
[0007]这种基于浮栅技术的二值动态BiCMOS与门电路,包括动态时钟控制电路、输入电路和输出电路;
[0008]所述动态时钟控制电路包括pMOS管Pl和P2 ;所述输入电路包括三输入浮栅nMOS管NI ;所述输出电路包括npn型三极管Ql和Q2 ;
[0009]所述pMOS管Pl和P2的源级接工作电压VDD ;所述三输入浮栅nMOS管NI的源级和一个输入端接地;所述npn型三极管Ql的集电极接工作电压VDD ;所述npn型三极管Q2的发射极接地;
[0010]所述动态时钟控制电路Pl和P2的栅极分别接CP和^.所述动态时钟控制电路Pl和P2的漏极分别接Ql和Q2的基极;
[0011]所述输入电路NI的三个输入端分别接输入X、1、GND ;所述输入电路NI的漏极接P2的漏极;[0012]所述输出电路Ql的发射极和Q2的集电极接输出F。
[0013]本实用新型的有益效果是:BiCM0S技术的应用使得电路具有高集成度、高速、大驱动能力的特点,动态多输入浮栅技术又使得电路极大的降低了功耗,且电路工作状态可控。由于使用了浮栅技术,降低了整个电路的复杂度。
【专利附图】

【附图说明】
[0014]图1为本实用新型电路原理图;
[0015]图2为η型和P型多输入浮栅MOS管符号和电容模型。
【具体实施方式】
[0016]下面结合附图和实施例对本实用新型做进一步描述。虽然本实用新型将结合较佳实施例进行描述,但应知道,并不表示本实用新型限制在所述实施例中。相反,本实用新型将涵盖可包含在有附后权利要求书限定的本实用新型的范围内的替换物、改进型和等同物。
[0017]多输入浮栅MOS管是近年来提出的一种具有功能性强、阈值控制灵活等特点的新型器件,人们已在模拟、数字和神经网络等多个领域对它的应用开展了深入研究。这种器件的加工工艺与标准的双层多晶硅CMOS工艺完全兼容,它的符号表示及其电容模型如图2所示。它具有多个输入栅极和一个浮栅极,其中浮栅由第一层多晶硅形成,多个输入控制栅则由第二层多晶硅形 成。输入端与浮栅之间通过电容实现耦合。图中Vf表示浮栅上的电压,
Vtl为衬底电压,VpV2'......、vn为输入信号电压。Ctl是浮栅与衬底之间的稱合电容,它主要
由栅氧化层电容Cm构成,C1, C2,……、Cn为各个输入栅与浮栅之间的耦合电容。图中D和S分别表示漏极和源极。浮栅上的净电荷QF由下式给出:
[0018]
【权利要求】
1.一种基于浮栅技术的二值动态BiCMOS与门电路,其特征在于:包括动态时钟控制电路、输入电路和输出电路; 所述动态时钟控制电路包括PMOS管Pl和P2 ;所述输入电路包括三输入浮栅nMOS管NI ; 所述输出电路包括npn型三极管Ql和Q2 ; 所述pMOS管Pl和P2的源级接工作电压VDD ;所述三输入浮栅nMOS管NI的源级和一个输入端接地;所述npn型三极管Ql的集电极接工作电压VDD ;所述npn型三极管Q2的发射极接地; 所述动态时钟控制电路Pl和P2的栅极分别接CP和;所述动态时钟控制电路Pl和P2的漏极分别接Ql和Q2的基极; 所述输入电路NI的三个输入端分别接输入x、y、GND ;所述输入电路NI的漏极接P2的漏极; 所述输出电路Ql的发射极和Q2的集电极接输出F。
【文档编号】H03K19/20GK203661036SQ201320851581
【公开日】2014年6月18日 申请日期:2013年12月20日 优先权日:2013年12月20日
【发明者】胡晓慧, 杭国强, 周选昌, 杨旸, 章丹艳 申请人:浙江大学城市学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1