基于fpga的信号发生器的制造方法

文档序号:7527692阅读:274来源:国知局
基于fpga的信号发生器的制造方法
【专利摘要】本实用新型涉及一种基于FPGA的信号发生器。通信系统涉及的探测数据、电视图像数据、语音数据和控制命令数据等多种类型,接口格式多,硬件接口种类差异大,需要一种能够应用于多种调试工作的辅助调试系统。一种基于FPGA的信号发生器,其组成包括:依次连接的信号产生模块(1)、信号控制模块(2)以及D/A转换器(3),D/A转换器连接信号输出模块(4);信号产生模块包括计数器(5)和存储器(6),计数器连接一组FPGA波形模块(7);信号控制模块为具有顶层电路的8选1数据选择器;信号输出模块包括滤波器(8)以及与其连接的示波器(9)。本实用新型应用于FPGA信号发生器。
【专利说明】基于FPGA的信号发生器
[0001]【技术领域】:
[0002]本实用新型涉及一种基于FPGA的信号发生器。
[0003]【背景技术】:
[0004]随着EDA技术的高速发展,电子系统设计技术和工具发生了深刻的变化,大规模可编程逻辑器件FPGA的出现给设计人员带来诸多方便。进行信号验证时需要将设备带到现场,使用原有信号进行调试,浪费很多时间和精力。另外,原有信号源比如雷达等由于所处的条件复杂,通信系统受到温度、湿度、体积的限制,很多信号调试设备也受到限制。
[0005]由于通信系统涉及的探测数据、电视图像数据、语音数据和控制命令数据等多种类型,接口格式繁多,硬件接口种类差异大,然而使用单片机控制的信号验证装置有很多闲置接口,造成设备生产成本高。
[0006]
【发明内容】
:
[0007]本实用新型的目的是提供一种基于FPGA的信号发生器。
[0008]上述的目的通过以下的技术方案实现:
[0009]一种基于FPGA的信号发生器的,其组成包括:信号产生模块,所述的信号产生模块连接信号控制模块,所述的信号控制模块连接D/A转换器,所述的D/A转换器连接信号输出模块;所述的信号产生模块包括计数器和存储器,所述的计数器连接一组FPGA波形模块;所述的信号控制模块为8选I数据选择器,所述的8选I数据选择器具有顶层电路;所述的信号输出模块包括滤波器以及与所述的滤波器连接的示波器。
[0010]所述的基于FPGA的信号发生器,所述的FPGA波形模块包括递增斜波模块、递减斜波模块、方波模块、三角波模块、正弦波模块和阶梯波模块。
[0011]所述的基于FPGA的信号发生器,所述的递增斜波模块、递减斜波模块、方波模块、三角波模块、正弦波模块和阶梯波模块还分别包括计数器、时钟电路和复位电路。
[0012]本实用新型的有益效果:
[0013]1.本实用新型设置了六种FPGA数字电路板形式的信号产生模块,信号产生模块利用其计数器产生六种波形的存储器地址,在存储器中存放信号输出数据。
[0014]2.本实用新型设计的六种FPGA数字电路板形式的信号产生模块是以FPGA数字电路板代替单片机,具有降低电路复杂度的优点,电路的更改度得以提高,极大的减少了电路设计时间和可能发生的错误,降低电路的开发成本。
[0015]3.本实用新型设计的信号产生模块、信号控制模块和D/A转换器构成入侵检测系统,结构新型,简单,经济适用。
[0016]【专利附图】

【附图说明】:
[0017]附图1是本实用新型的结构原理示意图。
[0018]附图2是本实用新型涉及的顶层电路的原理图。
[0019]附图3是本实用新型涉及的D/A转换器的连接电路图。
[0020]【具体实施方式】:
[0021]实施例1:[0022]一种基于FPGA的信号发生器,其组成包括:信号产生模块I,所述的信号产生模块连接信号控制模块2,所述的信号控制模块连接D/A转换器3,所述的D/A转换器连接信号输出模块4 ;所述的信号产生模块包括计数器5和存储器6,所述的计数器连接一组FPGA波形模块7 ;所述的信号控制模块为8选I数据选择器,所述的8选I数据选择器具有顶层电路;所述的信号输出模块包括滤波器8以及与所述的滤波器连接的示波器9。
[0023]实施例2:
[0024]根据实施例1所述的基于FPGA的信号发生器,所述的FPGA波形模块包括递增斜波模块10、递减斜波模块11、方波模块12、三角波模块13、正弦波模块14和阶梯波模块15。
[0025]实施例3:
[0026]根据实施例2所述的基于FPGA的信号发生器,所述的递增斜波模块、递减斜波模块、方波模块、三角波模块、正弦波模块和阶梯波模块还分别包括计数器16、时钟电路17和复位电路18。
【权利要求】
1.一种基于FPGA的信号发生器,其组成包括:信号产生模块,其特征是:所述的信号产生模块连接信号控制模块,所述的信号控制模块连接D/A转换器,所述的D/A转换器连接信号输出模块;所述的信号产生模块包括计数器和存储器,所述的计数器连接一组FPGA波形模块;所述的信号控制模块为8选I数据选择器,所述的8选I数据选择器具有顶层电路;所述的信号输出模块包括滤波器以及与所述的滤波器连接的示波器。
2.根据权利要求1所述的基于FPGA的信号发生器,其特征是:所述的FPGA波形模块包括递增斜波模块、递减斜波模块、方波模块、三角波模块、正弦波模块和阶梯波模块。
3.根据权利要求2所述的基于FPGA的信号发生器,其特征是:所述的递增斜波模块、递减斜波模块、方波模块、三角波模块、正弦波模块和阶梯波模块还分别包括计数器、时钟电路和复位电路。
【文档编号】H03K3/02GK203661016SQ201420029853
【公开日】2014年6月18日 申请日期:2014年1月17日 优先权日:2014年1月17日
【发明者】韩丹丹, 杨慧晶 申请人:哈尔滨理工大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1