一种多芯片上电复位电路的制作方法

文档序号:21052104发布日期:2020-06-09 21:20阅读:444来源:国知局
一种多芯片上电复位电路的制作方法

本实用新型涉及复位电路领域,特别是指一种多芯片上电复位电路。



背景技术:

现有的电子电路系统,随着产品设计的复杂化,所应用的芯片也会越来越多。为了保证电子电路系统的稳定性,这些芯片多数需要进行上电复位,但是这些芯片的复位电平并不一致,如果都采用现有由电阻电容组成的rc复位电路的话,会导致芯片的复位不同步,进而可能导致系统运算出错;而若是针对不同芯片而相应采用不同的复位电路,则成本太高,而且也不能完全避免出现芯片的复位不同步的情况。



技术实现要素:

本实用新型的目的在于提供一种多芯片上电复位电路,其可使得复位电平不同的多个芯片复位同步。

为了达成上述目的,本实用新型的解决方案是:

一种多芯片上电复位电路,其包括电源输入端vcc、复位信号输出端rst、电压检测芯片u1、正或门or、电阻r1、电阻r2、电容c1、以及电容c2;其中所述电压检测芯片u1的输入端、正或门or的电源端、电阻r1的一端以及电容c1的一端均连接电源输入端vcc;所述电压检测芯片u1的输出端连接电阻r1的另一端、电阻r2的一端和电容c2的一端;所述电容c1的另一端、电容c2的另一端、正或门or的接地端以及电压检测芯片u1的接地端均接地;所述电阻r2的另一端连接正或门or的两个输入端,正或门or的输出端连接复位信号输出端rst。

所述的一种多芯片上电复位电路还包括电容c3,电容c3一端连接正或门or的电源端,电容c3的另一端接地。

所述的一种多芯片上电复位电路还包括电阻r3,电阻r3一端连接正或门or的两个输入端,电阻r3的另一端连接正或门or的输出端。

所述电压检测芯片u1的型号为xc61cn2701mr。

所述正或门or的型号为sn74lv1g32。

采用上述方案后,对于具有多个需要上电复位的电子电路系统且各需上电复位芯片为低电平有效复位,本实用新型应用于该电子电路系统上时,电源输入端vcc接该电子电路系统的电源端,复位信号输出端rst接该电子电路系统的各需上电复位芯片的复位端;这样在各芯片的复位电平不尽相同的情况下,本实用新型通过设置电容c2的电容值和电阻r1的阻值以使得电容c2充电至使得正或门or导通的时间大于各芯片的最大复位时间,以及控制正或门or输出的高电平信号的电平大于各芯片的最大复位电平,便可使得各芯片同时进行复位并同时结束复位,从而使得各芯片复位同步。

附图说明

图1为本实用新型的电路原理图。

具体实施方式

为了进一步解释本实用新型的技术方案,下面通过具体实施例来对本实用新型进行详细阐述。

如图1所示,本实用新型揭示了一种多芯片上电复位电路,其包括电源输入端vcc、复位信号输出端rst、电压检测芯片u1、正或门or、电阻r1、电阻r2、电容c1、以及电容c2。其中所述电压检测芯片u1的输入端、正或门or的电源端、电阻r1的一端以及电容c1的一端均连接电源输入端vcc;所述电压检测芯片u1的输出端连接电阻r1的另一端、电阻r2的一端和电容c2的一端;所述电容c1的另一端、电容c2的另一端、正或门or的接地端以及电压检测芯片u1的接地端均接地;所述电阻r2的另一端连接正或门or的两个输入端,正或门or的输出端连接复位信号输出端rst。

进一步,配合图1所示,本实用新型还包括电容c3,电容c3一端连接正或门or的电源端,电容c3的另一端接地,通过电容c3的滤波来保证正或门or供电稳定。

进一步,配合图1所示,本实用新型还包括电阻r3,电阻r3一端连接正或门or的两个输入端,电阻r3的另一端连接正或门or的输出端,这样通过电阻r3实现反馈而使得正或门or的输出端电压稳定。

为便于理解本实用新型,以下阐述一下本实用新型的工作原理:

对于具有多个需要上电复位的电子电路系统且各需上电复位芯片为低电平有效复位,本实用新型应用于该电子电路系统上时,电源输入端vcc接该电子电路系统的电源端,复位信号输出端rst接该电子电路系统的各需上电复位芯片的复位端;本实用新型当该电子电路系统上电时,所述电压检测芯片u1会在其输入端电压达到一个阈值时才输出高电平信号,进而使得电容c2进行充电;在电容c2充电到使得正或门or导通之前,正或门or的输出端输出一个低电平信号给复位信号输出端rst,使得电子电路系统的各个需上电复位芯片同时进行复位;而在电容c2充电到使得正或门or导通时及之后,正或门or的输出端则输出一个高电平信号给复位信号输出端rst,这样在各芯片的复位电平不尽相同的情况,本实用新型通过设置电容c2的电容值和电阻r1的阻值以使得电容c2充电至使得正或门or导通的时间大于各芯片的最大复位时间,以及控制正或门or输出的高电平信号的电平大于各芯片的最大复位电平,便可使得各芯片同时结束复位,从而使得各芯片复位同步。

其中所述电压检测芯片u1的型号可以为xc61cn2701mr,该电压检测芯片u1的可以为2.7v;所述正或门or的型号可以为sn74lv1g32,正或门or输出的高电平信号的电平取决于的正或门or电源端的电压,当正或门or的输入端大于等于1.7v时,正或门or导通,当正或门or电源端接入3.3v时,电容c2充电至1.7v时,正或门or就输出3.3v电压给各芯片,使得各芯片同时结束复位,而若是没有正或门or的电路,则需要电容c2充电至3.3v才能使得各芯片均结束复位,因而本实用新型通过正或门or能更快的结束复位。

上述实施例和图式并非限定本实用新型的产品形态和式样,任何所属技术领域的普通技术人员对其所做的适当变化或修饰,皆应视为不脱离本实用新型的专利范畴。



技术特征:

1.一种多芯片上电复位电路,其特征在于:包括电源输入端vcc、复位信号输出端rst、电压检测芯片u1、正或门or、电阻r1、电阻r2、电容c1、以及电容c2;

其中所述电压检测芯片u1的输入端、正或门or的电源端、电阻r1的一端以及电容c1的一端均连接电源输入端vcc;所述电压检测芯片u1的输出端连接电阻r1的另一端、电阻r2的一端和电容c2的一端;所述电容c1的另一端、电容c2的另一端、正或门or的接地端以及电压检测芯片u1的接地端均接地;所述电阻r2的另一端连接正或门or的两个输入端,正或门or的输出端连接复位信号输出端rst。

2.如权利要求1所述的一种多芯片上电复位电路,其特征在于:还包括电容c3,电容c3一端连接正或门or的电源端,电容c3的另一端接地。

3.如权利要求1所述的一种多芯片上电复位电路,其特征在于:还包括电阻r3,电阻r3一端连接正或门or的两个输入端,电阻r3的另一端连接正或门or的输出端。

4.如权利要求1所述的一种多芯片上电复位电路,其特征在于:所述电压检测芯片u1的型号为xc61cn2701mr。

5.如权利要求1或4所述的一种多芯片上电复位电路,其特征在于:所述正或门or的型号为sn74lv1g32。


技术总结
本实用新型公开了一种多芯片上电复位电路,其包括电源输入端VCC、复位信号输出端RST、电压检测芯片U1、正或门OR、电阻R1、电阻R2、电容C1、以及电容C2;电压检测芯片U1的输入端、正或门OR的电源端、电阻R1的一端以及电容C1的一端均连接电源输入端VCC;电压检测芯片U1的输出端连接电阻R1的另一端、电阻R2的一端和电容C2的一端;电容C1的另一端、电容C2的另一端、正或门OR的接地端以及电压检测芯片U1的接地端均接地;所述电阻R2的另一端连接正或门OR的两个输入端,正或门OR的输出端连接复位信号输出端RST。本实用新型可以使得复位电平不同的多个芯片复位同步。

技术研发人员:刘金龙
受保护的技术使用者:厦门菲斯科电子有限公司
技术研发日:2019.11.18
技术公布日:2020.06.09
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1