存储空间扩展电路及具有所述扩展电路的电视机的制作方法

文档序号:7959152阅读:280来源:国知局
专利名称:存储空间扩展电路及具有所述扩展电路的电视机的制作方法
技术领域
本发明涉及一种存储空间的扩展电路,具体地说,是涉及一种用于电视机电路中对系统的存储空间进行扩展的接口电路。
背景技术
随着液晶技术的不断成熟,质量的不断提高,成本的不断降低,液晶电视机已经逐渐走进了普通家庭,成为了平板电视市场的主流。随着市场竞争的不断加剧,液晶电视已不仅仅局限在实现电视节目的接收、图像伴音质量的提高、外观造型的美观等方面,而对其价格性能比提出了更新、更高的要求,高性价比的产品往往在市场上更具有竞争力。对于液晶电视机中存储空间大小的选择,不同市场和客户具有不同的需求,比如国内机需求功能较少,只需要实现基本功能,如图像制式PAL和伴音D/K等,这时只需要采用主芯片内部的存储空间就可以满足要求。但是,对于出口到欧洲等地区的电视机来说,需要实现的功能较多,如图像制式PAL、SECAM等;伴音制式D/K、B/G、M/N、I、L/L’等;以及图文、丽音等功能信息都需要存储空间来进行存储,这就需要电视机具有更大的存储空间,这时就需要对主芯片的存储空间进行扩展。
对于现有的电视机存储电路来说,一般都是通过在主芯片的外围连接EEPROM和并行FLASH芯片来实现程序和数据的存储,如图1所示。主芯片以FLI8125为例,FLI8125芯片内部集成了微控制器、视频处理器、视频解码器以及ADC转换器等多种功能。TV、AV和高清图像信号输入到主芯片FLI8125中,经过ADC、视频解码、视频处理后输出。其中,EEPROM通过IIC总线与主芯片FLI8125相连,用于存储系统数据。FLASH存储器采用并行FLASH芯片实现,用于存储主芯片FLI8125中微控制器的运行程序。以MXIC公司的4M bit的闪存芯片MX29LV040为例,主芯片FLI8125通过地址线OCMADDR0~OCMADDR18和数据线OCMDATA0~OCMDATA7与并行FLASH进行通讯。此外,主芯片FLI8125还通过片选信号线ROM_CSN、使能信号线ROM_OEN以及写信号线ROM_WEN连接并行FLASH芯片的相应控制管脚,以实现两芯片间数据的可靠通讯。
采用在主芯片外围增设EEPROM和并行FLASH芯片的电路设计方式虽然可以对电视机内部的存储空间进行扩展,以满足目前一些出口到欧洲等地区的多功能电视机的数据存储要求。但是,随着电视产品的不断发展,实现功能的日益多元化,电视机内部需要存储的数据和程序也越来越多,而对于现有的存储电路来说,并行FLASH芯片占用了主芯片的大量端口资源,主芯片已经没有多余的端口来连接其他的存储芯片,因此,这种存储电路结构已经逐渐无法满足对日益膨胀数据的存储,这也对电视产品日后功能的扩展起到了严重的限制作用。目前解决此问题的方法一是通过软件算法来实现存储空间的节约;二是通过采用较多端口资源的主芯片来实现其与更多存储器的连接。这两种实现方法都存在一定程度的弊端,采用软件算法,其程序设计复杂,系统运行稳定性差;采用具有较多端口资源的主芯片,其成本大幅度升高,不利于提高家电产品的市场竞争能力。

发明内容
本发明为了解决现有技术中并行FLASH芯片占用主芯片端口资源多、从而使存储空间的扩展受到限制的问题,提供了一种新型的电视机存储空间扩展电路,采用简单的电路结构实现了电视机存储空间的进一步扩充,为电视机日后功能的扩展提供了硬件支持。
为解决上述技术问题,本发明采用以下技术方案予以实现一种存储空间扩展电路及具有所述扩展电路的电视机,包括主芯片,所述主芯片通过其两个I/O口与一串行FLASH芯片的数据输入端和数据输出端对应连接;主芯片通过其地址信号端和数据信号端与扩展存储器的地址端和数据端对应连接。
另外,所述主芯片的时钟信号输出端连接串行FLASH芯片的时钟端,主芯片利用其一个I/O口输出片选信号连接所述串行FLASH芯片的片选端。所述主芯片通过其3个不同的I/O口分别输出片选信号、使能信号和写信号,分别与所述扩展存储器的片选端、使能端和写控制端对应连接。
为了尽可能的节约主芯片的I/O口资源,所述串行FLASH芯片的数据输入端和扩展存储器的其中一个地址端同时复用主芯片的一个I/O口;串行FLASH芯片的片选端和扩展存储器的片选端同时复用主芯片的一个I/O口;串行FLASH芯片的数据输出端和扩展存储器的写控制端同时复用主芯片的一个I/O口;所述主芯片通过内部程序控制串行FLASH芯片和扩展存储器分时工作。
根据主芯片的端口资源利用情况以及需要存储的数据量大小,所述扩展存储器可以选择一个或者多个,根据扩展存储器类型的不同采用并行或串行的连接方式与主芯片的I/O口对应连接,完成主芯片与扩展存储器之间的数据通讯。
与现有技术相比,本发明的优点和积极效果是本发明通过摒弃传统的并行FLASH连接方式,而采用串行FLASH连接方式,从而有效节约了主芯片的端口资源。在不改变原有低成本主芯片的基础上,将主芯片中节约出来的端口资源用来连接其他的存储器芯片,不仅实现了电视机存储空间的有效扩展,对电视机功能的增强提供了必要的硬件支持;而且所述的存储空间扩展电路结构简单,便于移植到高端电视机中,有助于提高了电视产品的性价比和市场竞争力。


图1是现有的存储空间扩展电路框图;图2是本发明所提出的存储空间扩展电路原理框图;图3是串行FLASH芯片与主芯片之间的管脚连接图;图4是扩展存储器与主芯片之间的管脚连接图;图5是主芯片的管脚连接图。
具体实施例方式
下面结合附图和具体实施方式
对本发明作进一步详细地说明。
随着电子技术的不断发展,目前电视产品的开发速度也越来越快,除了保证产品质量外,产品成本和推出速度往往也成了判断产品是否成功的关键因素。因此,在产品设计规划的初期就必须针对不同的功能考虑兼容性设计,降低产品成本,提高开发效率。
本发明所提出的存储空间扩展方式是基于现有电视机中普遍采用的低成本视频处理主芯片为基础设计而成的,其电路原理图参见图2所示。以GENESIS公司生产的低成本视频处理芯片FLI8125为例进行具体阐述。FLI8125视频处理芯片N8具有成本低、集成度高、功能全等特点,可广泛适用于各种电视机机芯电路中,是目前电视机电路中广泛采用的一种视频信号处理主芯片,其缺点就是端口资源有限,不利于外围电路的扩展。本发明为了节约电路成本,充分利用现有视频处理主芯片N8的有限端口资源,摒弃了传统的并行FLASH连接方式,而采用本发明中作提出的串行FLASH连接方式,利用主芯片N8的两个I/O口96脚、97脚作为数据输出端和数据输入端分别与串行FLASH芯片N12的数据输入端SI和数据输出端SO对应连接,本发明的串行FLASH芯片N12以型号为SST25VF040的4M bit闪存芯片为例加以实现,其与主芯片N8的具体连接关系参见图3、图5所示。主芯片N8通过其95脚输出时钟信号,连接串行FLASH芯片N12的时钟端SCK,主芯片N8利用其一个I/O口94脚输出片选信号连接所述串行FLASH芯片N12的片选端CE,在片选信号和时钟信号的控制作用下,完成主芯片N8与串行FLASH芯片N12之间数据的可靠通讯。
为了实现存储空间的进一步扩展,利用节约出来的主芯片N8的I/O口连接一4M bit的SRAM存储器N11。本发明以三星公司的K6X4008T1F存储芯片COMS SRAM为例加以阐述,其与主芯片N8之间的具体电路连接关系参见图4、图5所示。主芯片N8通过其8路I/O口123~132脚作为8路数据信号端OCMDATA0~OCMDATA7分别连接SRAM存储器N11的8路I/O口I/O0~I/O7,SRAM存储器N11的17路地址端A0~A16分别与主芯片N8的17路地址信号输出端OCMADDR0~OCMADDR16对应连接,SRAM存储器N11的片选端CE1、使能端OE和写控制端WE分别与主芯片N8的94、118、97脚对应连接。在片选信号、使能信号和写控制信号的控制作用下,通过地址信号端和数据信号端实现主芯片N8与SRAM存储器N11之间的数据通讯。
为了尽可能的节约主芯片N8的I/O口资源,所述串行FLASH芯片N12的数据输入端SI和SRAM存储器N11的其中一个地址端A16同时复用主芯片N8的一个I/O口96脚;串行FLASH芯片N12的片选端CE和SRAM存储器N11的片选端CE1同时复用主芯片N8的一个I/O口94脚;串行FLASH芯片N12的数据输出端SO和SRAM存储器N11的写控制端WE同时复用主芯片N8的一个I/O口97脚;所述主芯片N8通过内部程序控制串行FLASH芯片N12和SRAM存储器N11分时工作。
根据主芯片N8的端口资源利用情况以及需要存储的数据量大小,所述扩展存储器可以选择一个或者多个,根据扩展存储器类型的不同采用并行或串行的连接方式与主芯片N8的I/O口对应连接,完成主芯片N8与扩展存储器之间的数据通讯。
本发明通过采用上述接口电路方式,实现了在低端电视方案上的存储空间扩展,一方面能够使低端电视适应更大的市场需求,另一方面可推广此接口方式至高端电视中,从而降低了整机成本,提高了电视产品的市场竞争力。
当然,上述说明并非是对本发明的限制,本发明也并不仅限于上述举例,本技术领域的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也应属于本发明的保护范围。
权利要求
1.一种存储空间扩展电路,包括主芯片,其特征在于所述主芯片通过其两个I/O口与一串行FLASH芯片的数据输入端和数据输出端对应连接;主芯片通过其地址信号端和数据信号端与扩展存储器的地址端和数据端对应连接。
2.根据权利要求1所述的存储空间扩展电路,其特征在于所述主芯片的时钟信号输出端连接串行FLASH芯片的时钟端,主芯片利用其一个I/O口输出片选信号连接所述串行FLASH芯片的片选端。
3.根据权利要求1所述的存储空间扩展电路,其特征在于所述主芯片通过其3个不同的I/O口分别输出片选信号、使能信号和写信号,分别与所述扩展存储器的片选端、使能端和写控制端对应连接。
4.根据权利要求2或3所述的存储空间扩展电路,其特征在于所述串行FLASH芯片的数据输入端和扩展存储器的其中一个地址端同时复用主芯片的一个I/O口;串行FLASH芯片的片选端和扩展存储器的片选端同时复用主芯片的一个I/O口;串行FLASH芯片的数据输出端和扩展存储器的写控制端同时复用主芯片的一个I/O口;所述主芯片通过内部程序控制串行FLASH芯片和扩展存储器分时工作。
5.根据权利要求4所述的存储空间扩展电路,其特征在于所述扩展存储器包括一个或多个,根据扩展存储器类型的不同采用并行或串行的连接方式与主芯片的I/O口对应连接,完成主芯片与扩展存储器之间的数据通讯。
6.一种具有权利要求1所述存储空间扩展电路的电视机,包括主芯片,其特征在于所述主芯片通过其两个I/O口与一串行FLASH芯片的数据输入端和数据输出端对应连接;主芯片通过其地址信号端和数据信号端与扩展存储器的地址端和数据端对应连接。
7.根据权利要求6所述的电视机,其特征在于所述主芯片的时钟信号输出端连接串行FLASH芯片的时钟端,主芯片利用其一个I/O口输出片选信号连接所述串行FLASH芯片的片选端。
8.根据权利要求6所述的电视机,其特征在于所述主芯片通过其3个不同的I/O口分别输出片选信号、使能信号和写信号,分别与所述扩展存储器的片选端、使能端和写控制端对应连接。
9.根据权利要求7或8所述的电视机,其特征在于所述串行FLASH芯片的数据输入端和扩展存储器的其中一个地址端同时复用主芯片的一个I/O口;串行FLASH芯片的片选端和扩展存储器的片选端同时复用主芯片的一个I/O口;串行FLASH芯片的数据输出端和扩展存储器的写控制端同时复用主芯片的一个I/O口;所述主芯片通过内部程序控制串行FLASH芯片和扩展存储器分时工作。
10.根据权利要求9所述的电视机,其特征在于所述扩展存储器包括一个或多个,根据扩展存储器类型的不同采用并行或串行的连接方式与主芯片的I/O口对应连接,完成主芯片与扩展存储器之间的数据通讯。
全文摘要
本发明公开了一种存储空间扩展电路及具有所述扩展电路的电视机,包括主芯片,所述主芯片通过其两个I/O口与一串行FLASH芯片的数据输入端和数据输出端对应连接;主芯片通过其地址信号端和数据信号端与扩展存储器的地址端和数据端对应连接。本发明通过摒弃传统的并行FLASH连接方式,而采用串行FLASH连接方式,从而有效节约了主芯片的端口资源。在不改变原有低成本主芯片的基础上,将主芯片中节约出来的端口资源用来连接其他的存储器芯片,不仅实现了电视机存储空间的有效扩展,对电视机功能的增强提供了必要的硬件支持;而且所述的存储空间扩展电路结构简单,便于移植到高端电视机中,有助于提高了电视产品的性价比和市场竞争力。
文档编号H04N5/765GK1921578SQ20061006865
公开日2007年2月28日 申请日期2006年9月1日 优先权日2006年9月1日
发明者唐顺忠, 闫荣 申请人:海信集团有限公司, 青岛海信电器股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1