专利名称:综合语音资源处理板卡的制作方法
技术领域:
本发明涉及 一 种计算机电信集成技术(Computer Telecommunication Integration)的板卡型装置,主要用于CompactPCI (以下简称CPCI)平台为用户 提供相关的电话会议、电话调度、语音增值等业务。背景技术:
目前,CPCI平台上一般都是根据功能需求做成不同类型的CPCI板卡,如 数字中继板、语音导航板、会议板、回音消除板、用户板等。在定制用户所需系 统时,要用到很多功能,便需要采用很多板卡,导致要占据CPCI很多的平台槽 位。 一些复杂的系统可能由于CPCI平台槽位数的限制而无法完全实现相应的功 能。此外,这些板卡往往不自带嵌入式处理器,从而无法实现板卡之间的备份功 能, 一旦CPCI平台主CPU出现问题,整个平台便不能使用,可靠性低,不能 满足电信运营的需要。
发明内容
为了克服现有技术中存在的上述缺陷,本发明提供一种综合语音资源处理板 卡,通过在每个单板加入嵌入式处理器和功能芯片来达到节省槽位,增强可靠性 的目的。
为此,本发明釆用以下技术方案综合语音资源处理板卡,包括基板,其特 征在于所述的基板上设有嵌入式处理器、可编程逻辑器件和数字中继接入模块, 所述的嵌入式处理器通过可编程逻辑器件与数字中继接入模块相连,基板上还设 有语音会议模块和EEPROM存储器,语音会议模块也与可编程逻辑器件相连, EEPROM存储器则通过MICROWIRE总线与PCI总线模块相连。语音会议模块 录放音的存储由可编程逻辑器件实现,CPCI平台可通过PCI总线模块访问可编 程逻辑器件中的录放音存储内容,EEPROM存储器则用来初始化PCI总线模块。 本发明将通常所需具备的数字中继、语音会议、录音放音的功能模块集成到一块 单板上,并通过嵌入式处理器来控制板内各功能模块的运转,可以在不受CPCI 主控CPU的影响下实现系统正常运行,提高了整个系统的可靠性,满足了电信 运营的需要。本发明用单板就能实现原来多块CPCI板卡才能实现的功能,大大 地减少了 CPCI平台槽位的占有量,增大了在CPCI平台上拓展功能的空间。作为对上述技术方案的进一步完善和补充,本发明采取如下技术措施 所述的基板上设有PCM时隙交换模块,该PCM时隙交换模块分别与可编
程逻辑器件、数字中继接入模块和语音会议模块相连,从而在单板上增加了 PCM
时隙交换功能。
所述的基板上设有DTMF发送接收模块,该DTMF发送接收模块分别与 PCM时隙交换模块和可编程逻辑器件相连,从而在单板上增加了 DTMF发送接 收功能。
所述的基板上还设有回音消除模块,该回音消除模块分别与PCM时隙交换 模块和可编程逻辑器件相连,用以消除线路回音。
所述的PCI总线模块连接有热插拔电路,热插拔控制是否给其他各个模块提 供电源。
所述的数字中继接入模块、PCM时隙交换模块、可编程逻辑器件和PCI总 线模块都分别连有连接器,用以与CPCI平台的其他电路相连。
有益效果本发明通过将多个功能模块集成在一块基板上并增加嵌入式处理 器,用单板就可以实现原本需要多块板卡才能实现的功能,大大减少了CPCI平 台的槽位占有率;某一板卡出现故障也不会对系统的其他部分造成影响,提高了 系统的稳定性,便于推广使用。
图l为本发明的外观示意图。 图2为本发明的原理框图。
具体实施方式
如图1、 2所示的综合语音资源处理板卡,基板上安装有回音消除模块1、 数字中继接入模块2、 DTMF发送接收模块3、 PCM时隙交换模块4、语音会议 模块5、可编程逻辑器6、外部设备接口 7、嵌入式处理器8、热插拔电路9、 EEPROM存储器IO、 PCI总线模块11和四个连接器Jl、 J2、 J4、 J5。外部设备 接口7包括以太网接口、串口等。各个模块之间的连接关系见图2。
以下简述各个模块的工作原理-
(l)PCM时隙交换模块嵌入式处理器8输出控制、数据和地址信号2-14, 并经过可编程逻辑器件6将控制、数据、地址信号2-14转换成PCM时隙交换模块4的控制、数据、地址信号2-8, PCM时隙交换模块4在2-8信号的控制下实 现PCM码流信号的交换功能。本地交换码流包括回音消除的码流2-2、数字中 继接入的码流2-4、 DTMF接收的码流2-5、可编程逻辑器件的码流2-9和语音会 议的码流2-10,背板交换码流包括H.110背板码流2-6, H.110背板码流2-6互 连线符合H.llO总线规范,背板码流连接线为连接器(J4)。 PCM时隙交换模块4 支持2432时隙x2432时隙的本地交换和2432时隙x4096时隙背板交换功能。
(2) 数字中继接入模块嵌入式处理器8输出控制、数据、地址信号2-14, 并经过可编程逻辑器件6将控制、数据、地址信号2-14转换成数字中继接入模 块2的控制、数据、地址信号2-l,数字中继接入模块2在2-l信号的控制下实 现数字中继的接入、信令信息的提取等功能。数字中继接入模块2首先通过连接 器J5从CPCI系统背板将数字中继信号的线路信号2-3接入相应模块,经过相应 的信号转换然后数字中继接入模块2将标准的PCM码流通过2-4与PCM时隙交 换模块4实现连接,PCM时隙交换模块4将数字中继接入模块2的时隙通过内 部交换搭建到其他各个功能模块所需的码流中。数字中继接入模块2支持8路 El数字中继信号的接入。
(3) 语音会议模块嵌入式处理器8输出控制、数据、地址信号2-14,并 经过可编程逻辑器件6将控制、数据、地址信号2-14转换成语音会议模块5的 控制、数据、地址信号2-11,语音会议模块5在2-ll信号的控制下实现会场建 立、成员的入会、退会等功能。参与语音会议模块5的语音码流通过2-10与PCM 时隙交换模块4实现连接,PCM时隙交换模块4将语音会议模块5的时隙通过内 部交换搭建到其他各个功能模块所需的码流中。语音会议模块5支持256路会议 成员接入,最大拥有116个独立会场。
(4) 录放音模块EEPROM存储器10初始化设置PCI总线模块11使其正 常工作,互连线2-17符合MICROWIRE总线规范,然后PCI总线模块11经连 接器Jl根据外围CPCI总线模块2-18的要求输出控制信号2-13,并经过可编程 逻辑器件6对其内部的存储区域读取数据或者写入数据,读取数据表示录音,写 入数据表示放音。录放音数据通过码流2-14与PCM时隙交换模块4互连,接收 码流表示录音,发送码流表示放音。来自PCM时隙交换模块4的录放音数据与 提供给PCI总线模块11的存储区域数据通过可编程逻辑器件6实现相互的转换和存储。录放音模块可以实现128路用户的录音,128路用户的放音功能。
(5) 回音消除模块嵌入式处理器8输出控制、数据、地址信号2-14,并 经过可编程逻辑器件6将控制、数据、地址信号2-14转换成回音消除模块l的 控制、数据、地址信号2-1,回音消除模块1在2-1信号的控制下实现回音消除 参数的设置。需要通过回音消除模块1实现消除回音的语音码流通过2-2与PCM 时隙交换模块4实现连接,PCM时隙交换模块4将回音消除模块1的时隙通过 内部交换搭建到其他各个功能模块所需的码流中。回音消除模块1支持256个时 隙的回音消除,完全兼容ITUT的G165、 G168回音消除标准。
(6) DTMF发送接收模块嵌入式处理器8输出控制、数据、地址信号2-14, 并经过可编程逻辑器件6将控制、数据、地址信号2-14转换成DTMF发送接收 模块3的HPI口接口信号2-7, 2-7信号为16位的HPI接口,语音会议模块5在 2-7信号的控制下实现程序的下载,DTMF功能寄存器的读写等功能。需要DTMF 发送接收模块3提取的语音码流通过2-5与PCM时隙交换模块4实现连接,PCM 时隙交换模块4将DTMF发送接收模块3需要提取的时隙通过内部交换从其他 各个功能模块的码流中搭建过来。DTMF发送接收模块3支持256路的DTMF 发送接收。
(7) 热插拔电路当综合语音资源器连上主机后PCI总线模块11会送给热 插拔电路9 一个开关控制信号,热插拔电路9根据该信号判断是否给其它各个模 块提供工作电源。
本发明采用6U标准CPCI板卡,可以用于任何标准CPCI平台中,使用过 程中按要求进行正确插拔板卡即可。
权利要求
1、综合语音资源处理板卡,包括基板,其特征在于所述的基板上设有嵌入式处理器、可编程逻辑器件和数字中继接入模块,所述的嵌入式处理器通过可编程逻辑器件与数字中继接入模块相连,基板上还设有语音会议模块和EEPROM存储器,语音会议模块也与可编程逻辑器件相连,EEPROM存储器则通过MICROWIRE总线与PCI总线模块相连。
2、 根据权利要求1所述的综合语音资源处理板卡,其特征在于所述的基 板上设有PCM时隙交换模块,该PCM时隙交换模块分别与可编程逻辑器件、 数字中继接入模块和语音会议模块相连。
3、 根据权利要求2所述的综合语音资源处理板卡,其特征在于所述的基 板上设有DTMF发送接收模块,该DTMF发送接收模块分别与PCM时隙交换 模块和可编程逻辑器件相连。
4、 根据权利要求2或3所述的综合语音资源处理板卡,其特征在于所述 的基板上还设有回音消除模块,该回音消除模块分别与PCM时隙交换模块和可 编程逻辑器件相连。
5、 根据权利要求2或3所述的综合语音资源处理板卡,其特征在于所述 的PCI总线模块连接有热插拔电路。
6、 根据权利要求2或3所述的综合语音资源处理板卡,其特征在于所述 的数字中继接入模块、PCM时隙交换模块、可编程逻辑器件和PCI总线模块都 分别连有连接器。
全文摘要
综合语音资源处理板卡,用于CompactPCI平台为用户提供相关业务。现有技术存在占槽位多、可靠性低的缺陷,本发明的基板上设有嵌入式处理器、可编程逻辑器件和数字中继接入模块,所述的嵌入式处理器通过可编程逻辑器件与数字中继接入模块相连,基板上还设有语音会议模块和EEPROM存储器,语音会议模块也与可编程逻辑器件相连,EEPROM存储器则通过MICROWIRE总线与PCI总线模块相连。通过将多个功能模块集成在一块基板上并增加嵌入式处理器,用单板就实现原本需要多块板卡才能实现的功能,减少了CPCI平台的槽位占有率;某一板卡出现故障也不会对系统其他部分造成影响,提高了系统的稳定性,便于推广使用。
文档编号H04M7/00GK101431576SQ200710156579
公开日2009年5月13日 申请日期2007年11月9日 优先权日2007年11月9日
发明者何顺兰 申请人:何顺兰