采用双绞线传输vga信号的增强型抗干扰电路的制作方法

文档序号:7935763阅读:209来源:国知局
专利名称:采用双绞线传输vga信号的增强型抗干扰电路的制作方法
技术领域
釆用双绞线传输VGA信号的增强型抗干扰电路 技术领域
本实用新型涉及计算机VGA信号传输电路,尤其是计算机VGA信 号在双绞线上传输的抗干扰电路。
技术背景
目前计算机VGA信号的中长传输通常采用多芯屏蔽电缆或网络 电缆传输。传输距离长,容易引入干扰。同时VGA信号除了红颜色 R,绿颜色G,蓝颜色B三种信号外,还有另外水平同步信号H,垂直同 步信号V两个同步信号。在双绞线传输中,VGA视频信号通常釆用 EL4543, ISL59311,AD8134, AD8147, AD8148等集成电路将H, V信号 编码在VGA信号的R, G,B信号中。而这样信号传输距离长,干扰大时, 传输后的VGA视频信号就受到较大的干扰。而编码在R, G, B信号中的 H, V同步信号在接收端处理时特别容易丢失,使得整个信号中断。
由于现有的技术,共模信号输入范围过小,容易丢失信号。使用
稳定性不高,无法大面积应用。 发明内容
本实用新型的目的在于提供一种釆用双绞线传输VGA信号的增 强型抗干扰电路。
发明内容
首先将差分视频信号输入接口电路接收到的视频信号传递给差分视频信号阻抗匹配、信号分离网络电路,其输出一路给增强抗共模
千扰型同步信号分离电路处理后直接发送到VGA信号输出电路;另一
路经视频信号电容隔离、抗干扰电路处理后进入高共模输入差分信号
处理电路经处理后再发送至VGA信号输出电路输出。
高共模输入差分信号处理电路(05)采用输入范围为土10V的高
共模输入的AD8143、 AD8129集成电路。
本实用新型通过特珠电路分离HV同步信号,大大提高VGA信号
的共模信号输入范围和视频信号的抗干扰能力,同时没有衰减视频信 号,从而了提高系统的稳定性;同时结构简单,造价低,易于调试, 利于大批量生产。

附图1是本实用新型的控制方框图; 附图2是本实用新型实施例1的电原理图; 附图3是本实用新型实施例2的电原理图; 附图4是本实用新型实施例3的电原理图。
具体实施方式

实施例1 (见附图2)釆用如下电联接
J101的8脚连接电阻R125的一端、电阻R104的一端、电阻R110 的一端、电容C101的一端;J101的第7脚连接电阻R126 —端、电 阻R105—端、电阻R111的一端、电容C102的一端;J101的6脚连 接电阻R127的一端、电阻R106—端、电阻R112—端、电感C103的 一端;J101的3脚连接电阻R128的一端、电阻R107的一端、电阻R113—端、电感C105 —端;J1012脚连接电阻R129—端、电阻R108 的一端、电阻R114的一端、电感C104的一端;J1011脚连接电阻R130 一端、电阻R109—端、电阻R115—端、电感C106的一端。
电感TIOI的1脚连接电阻R116的一端、电容C101的另一端;TIOI 的2脚连接集成电路U102的11脚;T101的3脚连接集成电路U102 的10脚;T101的4脚连接电阻R117的一端、电容C102的另一端。
电感T102的1脚连接电阻R118的一端、电容C103的另一端;T102 的2脚连接集成芯片U102的5脚;T102的3脚连接集成电路U102 的4脚;T102的4脚连接电阻R120的一端、电容C105的另一端;
电感T103的1端连接电阻R119的一端、电感C104的另一端;T103 的2端连接集成电路的31脚;T103的3脚连接集成电路的30脚; T103的4脚连接电阻R121的一端、电容C106的另一端。
集成电路UIOI的1脚连接电阻R133的一端;U101的2脚连接电 阻R132的一端、电阻R135的一端;U101的6脚连接电阻R134; U101 的7脚连接电阻R131; U101的13脚连接J102的14脚;U101的11 脚连接J102的14脚;U101的15脚连接电阻R136的一端、三极管 D101的1脚、U101的9脚。U101的3脚接U1014的14脚;U101的 10脚接U101的5脚。
电阻R131的另一端连接电阻R104的 一端、电阻R105的另一端; 电阻R133的另一端连接电阻R106的另一端、电阻R107的另一端; 电阻R134的另一端连接电阻R108的另一端、电阻R109的另一端; 电阻R132的另一端连接电阻RllO的另一端、电阻Rlll的另一端;电阻R135的另一端连接电阻R114的另一端、电阻R115的另一端。 电阻R112的另一端连接电阻R113的另一端。电阻RIOI的一端连接 电阻R125的另一端、电阻R126的另一端、电阻R122的另一端。电 阻R102的一端连接电阻R107的另一端、电阻R128的另一端、电阻 R123的另一端;电阻R103的一端连接电阻R129的另一端、电阻R130 的另一端、电阻R124的另一端;电感C109的一端连接电阻R122的 另一端;电感CllO的一端连接电阻R123的另一端;电感C111的一 端连接电阻R124的另一端。
VGA接口 J102的1脚连接集成电路U102的21脚;J102的2脚连 接U102的22脚;J102的3脚连接U102的23脚。
电阻R101的另一端,电容C109的另一端,电阻R102的另一端, 电容C110的另一端,电阻R103的另一端,电容C111的另一端,电 阻R116的另一端,电阻R117的另一端,电阻R118的另一端,电阻 R120的另一端,电阻R119的另一端,电阻R121的另一端,集成电 路U101的8脚,集成电路U102的1脚、2脚、6脚、8脚、9脚、16 脚、17脚、24脚、25脚、28脚、32脚,VGA接口 J102的6脚,7 脚,8脚,IO脚,5脚,电容C108的一端,电容C107的一端,三极 管D101的3脚接地。
集成电路UIOI的16脚、4脚,电容C108的另一端,电容C107 的另一端,电阻R136的另一端连接+5V电源。 集成电路U102的20脚接+12电源,U102的26脚接-12V电源。 实施例2 (见附图3)釆用如下电联接J201的8脚连接电阻R210的一端、电容C201的一端;J201的 7脚连接电阻R211的一端、电容C203的一端;J201的6脚连接电阻 R212的一端、电容C202的一端;J201的3脚连接电阻R213的一端、 电容C204的一端;J201的2脚连接电阻R214的一端、电容C205的 一端;J201的1脚连接电阻R215的一端、电容C206的一端。
电感T201的1脚连接R201的一端、电容C201的另一端;电感 1701的2脚连接集成电路U205的11端;电感T201的3脚连接集成 电路U205的10脚;电感T201的4脚连接电阻R202的一端、电容 C203的另一端。
电感T202的1脚连接电阻R203的一端、电感C202的另一端;电 感T202的2脚连接集成电路U205的5脚;电感T202的3脚连接集 成电路的4脚;电感T202的4脚连接电阻R205的一端、电容C204 的另一端。
电感T203的1脚连接电阻R204的一端、电容C205的另一端;电 感H03的2脚连接集成电路U205的31脚、电感T203的3脚连接集 成电路U205的30脚、电感T203的4脚连接电阻R206的一端、电容 C206的另一端。
集成电路U201的1脚连接电阻R207的一端、电阻R214的另一端、 电阻R215的另一端;U201的2脚谅解电阻R208的一端、电阻R210 的另一端、电阻R211的另一端;U201的6脚接电阻R207的另一端、 电阻RM8的另一端、电容C209的一端;U201的7脚连接电阻R209 的一端;U201的13脚连接VGA接口 J202的14脚;U201的11脚连接J202的13脚;T201的15脚连接电阻R216的一端、三极管D201的1脚、T201的9脚。
J202的1脚连接集成电路21脚;J202的2脚连接集成电路U205的22脚;J202的3脚连接集成电路U205的23脚。
电感C210的一端接电阻R209的另一端。
电阻R201的另一端,电阻R202的另一端,电阻R203的另一端,电阻R204的另一端,电阻R205的另一端,电阻R206的另一端,电容C209的另一端,电容C210的另一端,电容C208的一端,电容C209的一端,三极管D201的2脚,集成电路U201的8脚,集成电路U205的l、 2、 6、 8、 9、 16、 17、 24、 25、 28、 32脚,J202的6脚、7脚、8脚、10脚、5脚接地。
集成电路的16脚、4脚;电容C208的另一端,电容C207的另一端,电阻R216的另一端接+5V电源。
集成电路U205的20脚接+12V直流电源;集成电路U205的26脚接-12V直流电源
实施例3 (见附图4)釆用如下电联接
J301的8脚连接电阻R316的一端、电阻R301的一端、电容C301的一端;J301的7脚连接电阻R317的一端、电阻R302的一端、电容C303的一端;J301的6脚连接电阻R318的一端、电阻R303的一端、电容C302的一端;J301的3脚连接电阻R319的一端、电阻R304的一端、电容C304的另一端;J301的2脚连接电阻R320的一端、电阻R305的一端、电容C305的一端;J301的1脚连接电阻R321的一端、电阻R306的一端、电容C306的一端。
电感T301的1脚连接电阻R307的一端、电容C301的另一端;电感T301的2脚连接集成电路U302的11脚;电感T301的3脚连接集成电路的10脚;电感T301的4脚连接电阻R308的1脚、电容C303的另一端。
电感T302的1脚连接电阻R309的一端、电容C302的另 一端;电感T302的另 一端连接集成电路11302的5脚;电感T302的3脚连接集成电路U302的4脚;电感T302的4脚连接电阻R311的一端、电容C304的另一端;
电感T303的1脚连接电阻R310的一端、电容C305的一端;电感T303的2脚连接集成电路U302的31脚;电感T303的3脚连接集成电路U302的3脚;电感T303的4脚连接电阻R312的一端、电容C306的另一端。
集成电路U301的1脚连接电阻R315的一端、电阻R320的另一端、电阻R321的另一端;集成电路U301的2脚连接电阻R314的一端、电阻R316的另一端、电阻R317的另一端;集成电路U301的3脚连接U301的14脚;集成电路U301的IO脚连接U301的5脚;集成电路的6脚连接电容C312的一端、电阻R315的另一端、电阻R314的另一端;集成电路的7脚连接电阻R313的一端;集成电路U301的13脚连接J302的14脚;集成电路U301的11脚连接J302的13脚;集成电路DU301的15脚连接电阻R322的一端、三极管D301的1脚、U301的9脚电容C309的一端连接电阻R301鈞另一端、电阻R302的另一端。电容C310的一端连接电阻R303的另一端、电阻R304的另一端。电容C311的一端连接电阻R305的另一端、电阻R306的另一端。电容C313的一端连接电阻R313的另 一端、电阻R318的另 一端、电阻R309的另一端。
集成电路U302的21脚连接VGA接口 J302的1脚;集成电路U302的22脚连接VGA接口 J302的2脚;集成电路U302的23脚连接VGA接口 J302的3脚。
电容C309的另一端、电阻R307的另一端、电阻R308的另一端、电容C310的另一端、电阻R309的另一端、电阻R311的另一端、电容C311的另一端、电阻R310的另一端、电阻R312的另一端、电容C312的另一端、电容C313的另一端、电容C307的一端、电容C308的一端、集成电路U301的8脚、三极管D301的2脚、集成电路U302的1脚2脚6脚8脚9脚16脚17脚24脚25脚28脚32脚、VGA接口 J302的6脚7脚8脚10脚5脚接地。
集成电路U301的16脚4脚、电容C307的另一端、电容C308的另一端、电阻R322的另一端接+5V电源。
集成电路U302的20脚连接+12V直流电源;集成电路U302的26脚连接-12V直流电源。
这种VGA信号的抗干扰电路还包括多种类似延伸电路。由于篇幅的限制,在实施例中,可替代的集成电路没有一一 出,功能相似,型号命名不同的集成电路也在本实用新型的范围。
权利要求1、一种采用双绞线传输VGA信号的增强型抗干扰电路,其特征在于首先将差分视频信号输入接口电路接收到的视频信号传递给差分视频信号阻抗匹配、信号分离网络电路,其输出一路给增强抗共模干扰型同步信号分离电路处理后直接发送到VGA信号输出电路;另一路经视频信号电容隔离、抗干扰电路处理后进入高共模输入差分信号处理电路经处理后再发送至VGA信号输出电路输出。
2、 如权利要求1所述的釆用双绞线传输VGA信号的增强型抗干 扰电路,其特征在于高共模输入差分信号处理电路(05)釆用输入 范围为土10V的高共模输入的AD8143、 AD8129集成电路。
专利摘要本实用新型采用双绞线传输VGA信号的增强型抗干扰电路,涉及计算机VGA信号在双绞线上传输的抗干扰电路;首先将差分视频信号输入接口电路接收到的视频信号传递给差分视频信号阻抗匹配、信号分离网络电路,其输出一路给增强抗共模干扰型同步信号分离电路处理后直接发送到VGA信号输出电路;另一路经视频信号电容隔离、抗干扰电路处理后进入高共模输入差分信号处理电路经处理后再发送至VGA信号输出电路输出;本实用新型通过特殊电路分离H,V同步信号,大大提高VGA信号的共模信号输入范围和视频信号的抗干扰能力,同时没有衰减视频信号,从而提高了系统的稳定性;结构简单,造价低,易于调试,利于大批量生产。
文档编号H04N7/10GK201426151SQ20082023527
公开日2010年3月17日 申请日期2008年12月19日 优先权日2008年12月19日
发明者聶怀东, 聶怀军, 聶怀春 申请人:聶怀军
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1