防止电子系统数据传输紊乱的设备的制作方法

文档序号:7861634阅读:331来源:国知局
专利名称:防止电子系统数据传输紊乱的设备的制作方法
技术领域
本发明涉及电子技术领域,特别涉及一种防止电子系统数据传输紊乱的设备。
背景技术
现在在电子系统数据传输过程内,由于电子系统内各种设备之间采用的通信信息不一致,但是为了满足实时通信传输的需求,往往就不顾通信信息的不一致而进行单纯的传输,这样极易引发通信数据在接收方出现紊乱,导致通信信息不清楚解析数据包出错的问题。

发明内容
本发明提供一种防止电子系统数据传输紊乱的设备,经由内置ARM处理芯片同所 述的ARM处理芯片通信导通的通信协议不兼容触发中断器的中断信号控制器,ARM处理芯片内设置不兼容通信数据高速缓存。不会引发通信数据在接收方出现紊乱而导致通信信息不清楚解析数据包出错的问题。为实现上述目的,本发明的技术方案为
一种防止电子系统数据传输紊乱的设备,内置ARM处理芯片I同所述的ARM处理芯片I通信导通的通信协议不兼容触发中断器的中断信号控制器2,ARM处理芯片I内设置不兼容通信数据高速缓存3。经由内置ARM处理芯片I同所述的ARM处理芯片I通信导通的通信协议不兼容触发中断器的中断信号控制器2,ARM处理芯片I内设置不兼容通信数据高速缓存3。不会引发通信数据在接收方出现紊乱而导致通信信息不清楚解析数据包出错的问题。


图I为本发明的连接结构示意图。
具体实施例方式下面经由附图对本发明做进一步说明
如附图I所示,防止电子系统数据传输紊乱的设备,内置ARM处理芯片I同所述的ARM处理芯片I通信导通的通信协议不兼容触发中断器的中断信号控制器2,ARM处理芯片I内设置不兼容通信数据高速缓存3。经由内置ARM处理芯片I同所述的ARM处理芯片I通信导通的通信协议不兼容触发中断器的中断信号控制器2,ARM处理芯片I内设置不兼容通信数据高速缓存3。不会引发通信数据在接收方出现紊乱而导致通信信息不清楚解析数据包出错的问题。
权利要求
1.一种防止电子系统数据传输紊乱的设备,内置ARM处理芯片(I)同所述的ARM处理芯片(I)通信导通的通信协议不兼容触发中断器的中断信号控制器(2 ),其特征在于ARM处理芯片(I)内设置不兼容通信数据高速缓存(3)。
全文摘要
一种防止电子系统数据传输紊乱的设备,经由内置ARM处理芯片同所述的ARM处理芯片通信导通的通信协议不兼容触发中断器的中断信号控制器,ARM处理芯片内设置不兼容通信数据高速缓存。不会引发通信数据在接收方出现紊乱而导致通信信息不清楚解析数据包出错的问题。
文档编号H04L12/861GK102932098SQ201210365398
公开日2013年2月13日 申请日期2012年9月27日 优先权日2012年9月27日
发明者任小勇 申请人:陕西子竹电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1