提高通信系统频谱效率的编码系统及方法

文档序号:7795950阅读:263来源:国知局
提高通信系统频谱效率的编码系统及方法
【专利摘要】本发明涉及通信技术。本发明解决了现有通信系统对传输的数据速率要求高而传输带宽有限的问题,提供了一种提高通信系统频谱效率的编码系统及方法,其技术方案可概括为:提高通信系统频谱效率的编码系统,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,所述数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接。本发明的有益效果是,提高频谱效率,适用于编码系统。
【专利说明】提高通信系统频谱效率的编码系统及方法
【技术领域】
[0001]本发明涉及通信技术,特别涉及通信系统编解码技术。
【背景技术】
[0002]随着通信技术的发展,通信系统对传输的数据速率要求也越来越高。数据高速传输的同时,占用的频道带宽也相应的增加,如何在有限的带宽内传输尽可能多的信息量是通信技术研究的关键技术之一。
[0003]为了解决传输速率和传输带宽之间的矛盾,其中的一个方法就是采用数据压缩技术降低在信道中传输的码率,从另一个角度说,在保持传输码率不变的前提下会传输更多的信息量,从而提高系统的频谱效率。压缩方法分为无损压缩和有损压缩两类,无损压缩的常用方法有哈夫曼编码、游程长度编码等;有损压缩方法在音频领域有G722、G729、AMR等压缩标准,在视频领域有MPEG4、H263、H264等压缩标准。这些方法极大的压缩了数据量,减少了信道中传输的信息,从而减小了系统传输带宽,但这些压缩标准要取得高的压缩率,算法的复杂度往往也比较高,需要消耗更多的处理时间和存储空间。
[0004]解决传输速率和传输带宽之间的矛盾的第二种有效方法是多输入多输出(MMO)系统,这种系统通过采用多根发射天线和多根接收天线,在不增加传输频带的前提下,可以大幅提高信息传输的速率。但是多输入多输出系统在提高传输速率的同时,每根天线都需要有独立的AD和DA,因此硬件的复杂度和成本也相应增加。

【发明内容】

[0005]本发明的目的是要克服目前通信系统对传输的数据速率要求高而传输带宽有限的缺点,提供一种提高通信系统频谱效率的编码系统及方法。
[0006]本发明解决其技术问题,采用的技术方案是,提高通信系统频谱效率的编码系统,其特征在于,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,所述数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接;
[0007]所述数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块;
[0008]所述串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给电平位置联合编码模块;
[0009]所述电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块;
[0010]所述成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
[0011]具体的,还包括单双极性变换模块,所述串并变换模块连接通过单双极性变换模块与电平位置联合编码模块连接,所述串并变换模块输出的变换后的数据传输给单双极性变换模块进行单双极性变换,将单极性码变换为双极性码,变换完成后再传输给电平位置联合编码模块。
[0012]进一步的,所述电平位置联合编码器中,具体编码为:设输入码字为(bl,b0),编码输出码字为CO,则当bl或bO为高或低,且输出码字位置为奇位或偶位时,或当bl或bO为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字CO都为bO或bl,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字CO输出为bo或bl。
[0013]具体的,所述成型滤波模块为时域加窗滤波器,其所加窗函数为平方根升余弦窗(Square-root raised cosine)或凯撒窗(Kaiser)或海宁窗(Hanning)或汉明窗(Hamming)以及其它可以限制频谱的窗函数。
[0014]提高通信系统频谱效率的编码方法,其特征在于,包括如下步骤:
[0015]步骤1、将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码;
[0016]步骤2、将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换;
[0017]步骤3、将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码;
[0018]步骤4、对所得到的编码数据进行成型滤波后再进行发送。
[0019]具体的,步骤2与步骤3之间还包括以下步骤:
[0020]步骤5、对串行到并行变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后得到双极性数据。
[0021]进一步的,步骤3包括以下步骤:
[0022]步骤31、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0023]步骤32、读入输入码字(b I,bO ),判断输入码字b I为高电平还是低电平,若为高电平则进入步骤33,若为低电平则进入步骤35 ;
[0024]步骤33、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为b0,进入步骤36,若不是则进入步骤34 ;
[0025]步骤34、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为b0,进入步骤36 ;
[0026]步骤35、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为b0,进入步骤36,若不是则进入步骤34 ;
[0027]步骤36、判断该数据段编码是否完成,若是则进入步骤37,若不是则回到步骤32 ;
[0028]步骤37、对编码后的数据进行插值处理;[0029]步骤38、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0030]具体的,步骤3包括以下步骤:
[0031]步骤301、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0032]步骤302、读入输入码字(bl,b0),判断输入码字bl为高电平还是低电平,若为高电平则进入步骤305,若为低电平则进入步骤303 ;
[0033]步骤303、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字⑶为b0,进入步骤306,若不是则进入步骤304 ;
[0034]步骤304、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为b0,进入步骤306 ;
[0035]步骤305、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字⑶为b0,进入步骤306,若不是则进入步骤304 ;
[0036]步骤306、判断该数据段编码是否完成,若是则进入步骤307,若不是则回到步骤302 ;
[0037]步骤307、对编码后的数据进行插值处理;
[0038]步骤308、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0039]再进一步的,步骤3包括以下步骤:
[0040]步骤3A、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0041 ] 步骤3B、读入输入码字(b I,bO ),判断输入码字bO为高电平还是低电平,若为高电平则进入步骤3C,若为低电平则进入步骤3E ;
[0042]步骤3C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为bl,进入步骤3F,若不是则进入步骤3D ;
[0043]步骤3D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为bl,进入步骤3F ;
[0044]步骤3E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为bl,进入步骤3F,若不是则进入步骤3D ;
[0045]步骤3F、判断该数据段编码是否完成,若是则进入步骤3G,若不是则回到步骤3B ;
[0046]步骤3G、对编码后的数据进行插值处理;
[0047]步骤3H、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0048]具体的,步骤3包括以下步骤:
[0049]步骤30A、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0050]步骤30B、读入输入码字(bl,b0),判断输入码字bO为高电平还是低电平,若为高电平则进入步骤30E,若为低电平则进入步骤30C ;
[0051]步骤30C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为bl,进入步骤30F,若不是则进入步骤30D ;
[0052]步骤30D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为bl,进入步骤30F ;
[0053]步骤30E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为bl,进入步骤30F,若不是则进入步骤30D ;
[0054]步骤30F、判断该数据段编码是否完成,若是则进入步骤30G,若不是则回到步骤30B ;
[0055]步骤30G、对编码后的数据进行插值处理;
[0056]步骤30H、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0057]具体的,步骤37或步骤307或步骤3G或步骤30G中,所述插值处理中,插值的速率为大于I的整数。
[0058]本发明的有益效果是,在本发明方案中,通过上述提高通信系统频谱效率的编码系统及方法,由于编码的数据使用了自身的奇偶位置作为传输信息的一部分,从而减少编码后的数据传输位数,进而提高频谱效率。
【专利附图】

【附图说明】
[0059]图1为本发明实施例中提高通信系统频谱效率的编码系统的系统框图;
[0060]图2为本发明实施例中输入数据段中二进制对应的双极性数据序列为[1,1,1,-1, 1,-1,-1,-1,-1, I],分段长度M为10时,输入序列的双极性码对应的波形图;
[0061]图3为本发明是实例中输入数据段中二进制对应的双极性数据序列为[I, I, I, -1, I, -1, -1, -1, -1, I],分段长度M为10时,电平位置联合编码后的一种输出波形图;
[0062]图4为本发明是实例中输入数据段中二进制对应的双极性数据序列为[I, I, I, -1, I, -1, -1, -1, -1, I],分段长度M为10时,电平位置联合编码后的另一种输出波形图。
【具体实施方式】
[0063]下面结合实施例及附图,详细描述本发明的技术方案。
[0064]本发明的提高通信系统频谱效率的编码系统,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,其中,数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接;这里,数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块;串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给电平位置联合编码模块;电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块;成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
[0065]本发明的提高通信系统频谱效率的编码方法中,首先将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码,然后将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,然后将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,最后对所得到的数据进行成型滤波后再进行发送。
[0066]实施例
[0067]本发明实施例的提高通信系统频谱效率的编码系统的系统框图如图1。提高通信系统频谱效率的编码系统,包括数据输入模块、数据分段模块、串并变换模块、单双极性变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,,其中,数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,单双极性变换模块与串并变换模块连接,电平位置联合编码模块与单双极性变换模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接;其中,数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块;串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给单双极性变换模块;单双极性变换模块用于对变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后传输给电平位置联合编码模块;电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,即让编码输出数据对应的位置来携带部分信息,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块;成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
[0068]该电平位置联合编码器中,具体编码可以为:设输入码字为(bl,b0),编码输出码字为CO,则当bl或bO为高或低,且输出码字位置为奇位或偶位时,或当bl或bO为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字CO都为bO或bl,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字CO输出为bO或bl。成型滤波模块为时域加窗滤波器,其所加窗函数可以为平方根升余弦窗(Square-rootraised cosine)或凯撒窗(Kaiser)或海宁窗(Hanning)或汉明窗(Hamming)以及其它可以限制频谱的窗函数。
[0069]使用时,首先将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码,然后将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,此时可以再对串行到并行变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后得到双极性数据,然后将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,即让编码输出数据对应的位置来携带部分信息,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,最后对所得到的数据进行成型滤波后再进行发送。
[0070]这里,由于具体编码可以为:设输入码字为(bl,b0),编码输出码字为CO,则当bl或bO为高或低,且输出码字位置为奇位或偶位时,或当bl或bO为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字CO都为bO或bl,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字CO输出为bO或bl。
[0071]则电平位置联合编码的具体方法具有如下四种:
[0072]方式一,其具体步骤如下:
[0073]步骤31、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0074]步骤32、读入输入码字(b I,bO ),判断输入码字b I为高电平还是低电平,若为高电平则进入步骤33,若为低电平则进入步骤35 ;
[0075]步骤33、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为b0,进入步骤36,若不是则进入步骤34 ;
[0076]步骤34、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为b0,进入步骤36 ;
[0077]步骤35、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为b0,进入步骤36,若不是则进入步骤34 ;
[0078]步骤36、判断该数据段编码是否完成,若是则进入步骤37,若不是则回到步骤32 ;
[0079]步骤37、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于I的整数;
[0080]步骤38、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0081]方式二,其具体步骤如下:
[0082]步骤301、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0083]步骤302、读入输入码字(bl,b0),判断输入码字bl为高电平还是低电平,若为高电平则进入步骤305,若为低电平则进入步骤303 ;
[0084]步骤303、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字⑶为b0,进入步骤306,若不是则进入步骤304 ;
[0085]步骤304、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为b0,进入步骤306 ;
[0086]步骤305、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字⑶为b0,进入步骤306,若不是则进入步骤304 ;
[0087]步骤306、判断该数据段编码是否完成,若是则进入步骤307,若不是则回到步骤302 ;[0088]步骤307、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于I的整数;
[0089]步骤308、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0090]方式三,其具体步骤如下:
[0091]步骤3A、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0092]步骤3B、读入输入码字(b I,bO ),判断输入码字bO为高电平还是低电平,若为高电平则进入步骤3C,若为低电平则进入步骤3E ;
[0093]步骤3C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为bl,进入步骤3F,若不是则进入步骤3D ;
[0094]步骤3D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为bl,进入步骤3F ;
[0095]步骤3E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为bl,进入步骤3F,若不是则进入步骤3D ;
[0096]步骤3F、判断该数据段编码是否完成,若是则进入步骤3G,若不是则回到步骤3B ;
[0097]步骤3G、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于I的整数;
[0098]步骤3H、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0099]方式四,其具体步骤如下:
[0100]步骤30A、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;
[0101]步骤30B、读入输入码字(bl,b0),判断输入码字bO为高电平还是低电平,若为高电平则进入步骤30E,若为低电平则进入步骤30C ;
[0102]步骤30C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为bl,进入步骤30F,若不是则进入步骤30D ;
[0103]步骤30D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为bl,进入步骤30F ;
[0104]步骤30E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为bl,进入步骤30F,若不是则进入步骤30D ;
[0105]步骤30F、判断该数据段编码是否完成,若是则进入步骤30G,若不是则回到步骤30B ;
[0106]步骤30G、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于I的整数;
[0107]步骤30H、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
[0108]具体举例说明如下:设输入数据段中二进制对应的双极性数据序列为[I, I, 1,-1, 1,-1,-1,-1,-1, I],分段长度M为10,进行电平位置联合编码后的输出波形参见图3及图4,图2为输入序列的双极性码对应的波形,图3为电平位置联合编码后的一种输出波形,其插入标记“O”替换为一个中间有跳变的脉冲,编码后的数据长度为8,较输入数据减少了两位;图4为电平位置联合编码后的另一种输出波形,插入标记“O”替换为O电平。
【权利要求】
1.提高通信系统频谱效率的编码系统,其特征在于,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,所述数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接; 所述数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块; 所述串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给电平位置联合编码模块; 所述电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块; 所述成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
2.如权利要求1所述的提高通信系统频谱效率的编码系统,其特征在于,还包括单双极性变换模块,所述串并变换模块连接通过单双极性变换模块与电平位置联合编码模块连接,所述串并变换模块输出的变换后的数据传输给单双极性变换模块进行单双极性变换,将单极性码变换为双极性码,变换完成后再传输给电平位置联合编码模块。
3.如权利要求1所述的提高通信系统频谱效率的编码系统,其特征在于,所述电平位置联合编码器中,具体编码为:设输入码字为(bl,bO),编码输出码字为CO,则当bl或bO为高或低,且输出码字位置为奇位或偶位时,或当bl或bO为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字CO都为bO或bl,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字CO输出为bO或bl。
4.如权利要求1或2或3所述的提高通信系统频谱效率的编码系统,其特征在于,所述成型滤波模块为时域加窗滤波器,其所加窗函数为平方根升余弦窗或凯撒窗或海宁窗或汉明窗以及其它可以限制频谱的窗函数。
5.提高通信系统频谱效率的编码方法,其特征在于,包括如下步骤: 步骤1、将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码; 步骤2、将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换; 步骤3、将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码; 步骤4、对所得到的编码数据进行成型滤波后再进行发送。
6.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤2与步骤3之间还包括以下步骤:步骤5、对串行到并行变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后得到双极性数据。
7.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤: 步骤31、对编码输出位置计数器初始化,设输入码字为(bl,bO),编码输出码字为CO ;步骤32、读入输入码字(bl,bO),判断输入码字bl为高电平还是低电平,若为高电平则进入步骤33,若为低电平则进入步骤35 ; 步骤33、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为bO,进入步骤36,若不是则进入步骤34 ; 步骤34、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为b0,进入步骤36 ; 步骤35、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为b0,进入步骤36,若不是则进入步骤34 ; 步骤36、判断该数据段编码是否完成,若是则进入步骤37,若不是则回到步骤32 ; 步骤37、对编码后的数据进行插值处理; 步骤38、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
8.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤: 步骤301、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;步骤302、读入输入码字(bl,b0),判断输入码字bl为高电平还是低电平,若为高电平则进入步骤305,若为低电平则进入步骤303 ; 步骤303、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为b0,进入步骤306,若不是则进入步骤304 ; 步骤304、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为b0,进入步骤306 ; 步骤305、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为b0,进入步骤306,若不是则进入步骤304 ; 步骤306、判断该数据段编码是否完成,若是则进入步骤307,若不是则回到步骤302 ; 步骤307、对编码后的数据进行插值处理; 步骤308、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
9.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤: 步骤3A、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO;步骤3B、读入输入码字(bl,b0),判断输入码字bO为高电平还是低电平,若为高电平则进入步骤3C,若为低电平则进入步骤3E ; 步骤3C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为bl,进入步骤3F,若不是则进入步骤3D ; 步骤3D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为bl,进入步骤3F ;步骤3E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为bl,进入步骤3F,若不是则进入步骤3D ; 步骤3F、判断该数据段编码是否完成,若是则进入步骤3G,若不是则回到步骤3B ; 步骤3G、对编码后的数据进行插值处理; 步骤3H、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
10.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤: 步骤30A、对编码输出位置计数器初始化,设输入码字为(bl,b0),编码输出码字为CO ;步骤30B、读入输入码字(bI,bO),判断输入码字bO为高电平还是低电平,若为高电平则进入步骤30E,若为低电平则进入步骤30C ; 步骤30C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字CO为bl,进入步骤30F,若不是则进入步骤30D ; 步骤30D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字CO输出为bl,进入步骤30F ; 步骤30E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字CO为bl,进入步骤30F,若不是则进入步骤30D ; 步骤30F、判断该数据段编码是否完成,若是则进入步骤30G,若不是则回到步骤30B ; 步骤30G、对编码后的数据进行插值处理; 步骤30H、对插入标记O进行替换,替换波形为中间时刻跳变的脉冲或无跳变的O电平。
【文档编号】H04L1/00GK103731241SQ201410030097
【公开日】2014年4月16日 申请日期:2014年1月22日 优先权日:2014年1月22日
【发明者】夏文龙, 周渊平 申请人:四川大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1