音码产品及音码通信信道电路的制作方法

文档序号:7822557阅读:101来源:国知局
音码产品及音码通信信道电路的制作方法
【专利摘要】本发明公开了一种音码产品及音码通信信道电路。该电路包括:音频接头、识别电路、第一音码通信信道及第二音码通信信道、第一下拉电阻和第二下拉电阻,其中,第一音码通信信道的输出端通过第一电容器与音频接头的第一管脚和第二管脚中的管脚之一连接,第二音码通信信道的输出端通过第二电容器与音频接头的第一管脚和第二管脚中的另一管脚连接,识别电路的第一端与第一管脚和第二管脚中的管脚之一连接、第二端与第一管脚和第二管脚中的另一管脚连接,第一下拉电阻的第一端与第一音码通信信道的输出端连接、第二端接地,第二下拉电阻的第一端与第二音码通信信道的输出端连接、第二端接地,第一下拉电阻和第二下拉电阻的阻值在预设范围内。
【专利说明】音码产品及音码通信信道电路

【技术领域】
[0001]本发明涉及一种电子【技术领域】,尤其涉及一种音码产品及音码通信信道电路。

【背景技术】
[0002]目前音频接头分为三段式音频接头和四段式音频接头,其中,四段式音频接头又分为国标四段式接头和美标四段式接头。国标四段式接头的管脚(也可以称为接口)1为左声道管脚,管脚2为右声道管脚,管脚3为麦克管脚,管脚4为地管脚,而美标四段式接口的管脚设置方式则不同,其中,管脚I为左声道管脚(也可以称为左声道接口),管脚2为右声道管脚(也可以称为右声道接口),管脚3为对地(GND)管脚(也可以称为GND接口),管脚4为麦克(MIC)管脚(也可以称为MIC接口)。以国标四段式的耳机插头为例,左声道喇叭第一端与管脚I连接,其第二端与管脚4连接;右声道喇叭第一端与管脚2连接,其第二端与管脚4连接;麦克第一端与管脚3连接,第二端与管脚4连接。音码产品一般采用四段式音频接头,通过其中的MIC管脚向插入的主机输出音码信号,其中,音码产品中通过MIC管脚向插入的主机输出音码信号的通信叫做音码通信信道。图1为相关技术中的一种音码产品的音码通信信道的电路结构图。如图1所示,在相关技术中,为了使音码产品能够兼容国标和美标两种耳机,在音码产品的与管脚3和管脚4对应的两个通道的结构完全相同,即都相当于设置有一个等效电阻(即图1中的Rl和R2),该等效电阻通过电容器与管脚3或管脚4连接,即音码产品的音码通信信道的输出端通过一个电容器(即图1中的Cl和C2)与管脚3或管脚4连接。当音码产品插入到主机后,开关S2在GF1 (General-Funct1nInput/Output Ports,通用I/O端口)输入的电平的作用下,将与主机的GND接口对应的管脚(假设为管脚3)接地,从音码产品到主机的上行输入音码信号(AUploadl)通过两个通路(EP_PIN3和EP_PIN4)的输出端再分别电容器Cl和C2到达音频接口的管脚3和管脚4,音码信号通过与主机的MIC接口连接的管脚(图1中示出的为管脚4)输出到主机,EP_PIN3和EP_PIN4上分别串接一个大阻值(一般为27千欧)的电子元件(图1中示出的为电子元件的等效电阻Rl和R2),在音码产品接头(EarphonePlus)插入到主机(例如,电脑或移动终端)后,主机对连接在EP_PIN3与EP_PIN4之间的识别电路Rmic进行识别,实现对耳机是否匹配的检测。
[0003]在相关技术中,音码产品一般采用频移键控编码(Frequency-shift keying,FSK)数据,在音码产品与主机进行数据交互时,主机接入前后,音码产品输出电压的变化幅值会影响音码产品到主机的信号质量,变化幅值越大,通信质量越差。在图1所示的电路结构中,音码通信信道的输出端通过电容(C2)连接到管脚4,在音码产品插入到主机后,与主机MIC连接的音码通信信道上,识别电路与接入的主机并联后与R2串联,由于R2和识别电路的阻值都很大,因此,主机接入后,从音码产品到主机的信号幅值由主机接入到音码产品的等效电阻阻值决定,该等效电阻阻值越大的主机对应的信号幅值越大,该等效电阻阻值越小的主机对应的信号幅值越小。而在实际应用中,主机的类型多种多样,有的主机接入音码产品的等效电阻阻值低,有的主机接入音码产品的等效电阻阻值高,从而使得从音码产品到主机的信号幅值不可控,并且,对于接入音码产品的等效电阻阻值过于低或过高的主机,从音码产品到主机的信号幅值太小或太大,可能超出了主机的识别范围,从而限定了音码产品兼容的主机的范围。


【发明内容】

[0004]为了解决从音码产品到主机的信号幅值不可控的问题,本发明提供了一种音码产品及音码通信信道电路。
[0005]根据本发明的一个方面,提供了一种音码通信信道电路。该音码通信信道电路包括:音频接头、识别电路、第一音码通信信道及第二音码通信信道,其中,第一音码通信信道的输出端通过第一电容器与音频接头的第一管脚和第二管脚中的管脚之一连接,第二音码通信信道的输出端通过第二电容器与音频接头的第一管脚和第二管脚中的另一管脚连接,识别电路的第一端与第一管脚和第二管脚中的管脚之一连接,识别电路的第二端与第一管脚和第二管脚中的另一管脚连接,音码通信信道电路还包括:第一端与第一音码通信信道的输出端连接、第二端接地的第一下拉电阻,以及第一端与第二音码通信信道的输出端连接、第二端接地的第二下拉电阻,其中,第一下拉电阻和第二下拉电阻的阻值在预设范围内,第一管脚为在音码产品插入到主机后、与主机的麦克MIC接口对应的管脚和与主机的对地GND接口对应的管脚中的一个,第二管脚为在音码产品插入到主机后、与主机的麦克MIC接口对应的管脚和与主机的对地GND接口对应的管脚中的另一个。
[0006]可选地,第一下拉电阻包括多个串联和/或并联的电阻;第二下拉电阻包括多个串联和/或并联的电阻。
[0007]可选地,第一管脚为音频接头的管脚3和第二管脚为音频接头的管脚4,或者,第一管脚为音频接头的管脚4和第二管脚为音频接头的管脚3。
[0008]可选地,预设范围为:100?999欧。
[0009]可选地,预设范围为270?510欧。
[0010]可选地,音码通信信道电路还包括:模拟开关,连接在第一音码通信信道的输出端与第一下拉电阻、以及第二音码通信信道的输出端与第二下拉电阻之间,其中,模拟开关常态打开且在音码产品与主机连接后闭合。
[0011]可选地,音码通信信道电路还包括:第一模拟开关,连接在第一音码通信信道的输出端与第一下拉电阻之间;第二模拟开关,连接在第二音码通信信道的输出端与第二下拉电阻之间,其中,第一模拟开关和第二模拟开关常态打开且在音码产品与主机连接后闭合。
[0012]根据本发明的另一个方面,提供了一种音码产品,该音码产品包括上述的音码通信信道电路。
[0013]由上述本发明提供的技术方案可以看出,本发明提供的音码通信信道电路在音码通信信道的输出端连接接地的阻值在预设范围内的下拉电阻,从而可以控制音码通信信道输出的电阻值,进而可以在音码产品接入到主机后,将音码产品输出的信号幅值控制在一定范围,提高了音码产品兼容的主机范围。另外,由于在两路音码通信信道上分别设置了下拉电阻,在音码产品插入不同音频接口类型的主机后,仍然可以保证音码产品的上行数据的正常输出。

【专利附图】

【附图说明】
[0014]为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。
[0015]图1为相关技术中的一种音码产品的音码通信信道电路的电路结构图;
[0016]图2为本发明实施例一提供的一种音码通信信道电路的结构示意图;
[0017]图3为本发明实施例一提供的一种可选音码通信信道电路的结构示意图;
[0018]图4为本发明实施例一提供的另一种可选音码通信信道电路的结构示意图;
[0019]图5为本发明实施例一提供的又一种可选音码通信信道电路的结构示意图;
[0020]图6为本发明实施例二提供的一种音码通信信道电路的结构示意图;
[0021]图7为本发明实施例三提供的音码通信信道电路的结构示意图;
[0022]图8为本发明实施例四提供的音码通信信道电路的电路结构图;
[0023]图9为本发明实施例五提供的音码通信信道电路的电路结构图;
[0024]图10为本发明实施例六提供的一种音码产品的结构图示意图。

【具体实施方式】
[0025]下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明的保护范围。
[0026]实施例一
[0027]本实施例提供了一种音码通信信道电路,图2为本实施例提供的音码通信信道电路的结构不意图。
[0028]如图2所示,本实施例提供的音码通信信道电路主要包括:音频接头200、识别电路202、第一音码通信信道204-1 (图2中以第一音码通信信道204-1上的电子元件的等效电阻示出)、第二音码通信信道204-2(图2中以第二音码通信信道204-2上的电子元件的等效电阻示出)、第一下拉电阻206-1以及第二下拉电阻206-2,其中,第一下拉电阻206-1和第二下拉电阻206-2的阻值在预设范围内,第一音码通信信道204-1的输出端通过第一电容器201与音频接头200的第一管脚和第二管脚中的管脚之一连接,第二音码通信信道204-2的输出端通过第二电容器203与音频接头200的第一管脚和第二管脚中的另一管脚连接(图2仅以第一音码通信信道204-1的输出端通过第一电容器201与音频接头200的第一管脚连接,第二音码通信信道204-2的输出端通过第二电容器203与音频接头200的第二管脚连接为例进行示意),第一下拉电阻206-1的第一端与第一音码通信信道204-1的输出端连接、第二端接地,第二下拉电阻206-2的第一端与第二音码通信信道204-2的输出端连接、第二端接地,识别电路202的第一端与第一管脚和第二管脚中的管脚之一连接,识别电路202的第二端与第一管脚和第二管脚中的另一管脚连接(即识别电路202连接在第一管脚和第二管脚之间),第一管脚为在音码产品插入到主机后、与主机的麦克(MIC)接口对应的管脚和与主机的对地(GND)接口对应的管脚中的一个,第二管脚为在音码产品插入到主机后、与主机的麦克(MIC)接口对应的管脚和与主机的对地(GND)接口对应的管脚中的另一个。
[0029]在具体实施过程中,第一管脚可以为四段式音频接头的管脚3,也可以为四段式音频接头的管脚4,对应地,第二管脚为四段式音频接头的管脚4,也可以为四段式音频接头的管脚3。
[0030]在本实施例中,第一音码通信信道204-1和第二音码通信信道204-2用于传输从音码产品到主机的FSK编码的音码信号,音码信号(AUploadl)从第一音码通信信道204-1和第二音码通信信道204-2的输入端输入。在实际应用中,在音码产品插入到主机后,只有其中一个音码通信信道中的音码信号经与主机的MIC接口对应的管脚传输到了主机,另一个音码通信信道经与主机的GND接口对应的管脚接地。
[0031]另外,需要说明的是,图中为了方便,绘出的为识别电路202的等效电阻,并没有绘出识别电路202的具体结构。在实际应用中,识别电路202可以采用现有音码产品中识别电路的结构,也可以对现有识别电路进行简单的变型得到,只要其可以实现在音码产品插入到主机时对耳机进行检测即可,具体结构本发明实施例不作限定。
[0032]在本发明实施例的一个可选实施方式中,第一下拉电阻206-1和第二下拉电阻206-2可以为一个电阻,也可以包括多个串联的电阻(例如,图3中示出的第一下拉电阻206-1和第二下拉电阻206-2分别为2个并联的电阻),或者,也可以包括多个并联的电子元件(例如,图4中示出的第一下拉电阻206-1为2个串联的电阻),或者,也可以包括多个串联及并联的电子元件(例如,图5中示出的第一下拉电阻206-1为两个并联的电阻与一个电阻串联),具体本发明实施例不作限定,只要最终的等效电阻在上述预设范围内即可。
[0033]可选地,本发明实施例中的上述预设范围可以为100?999欧,优选地,该预设范围为270?510欧。在具体实施过程中,下拉电阻206的阻值可以根据对音码产品最终的输出电压的要求(即主机可以识别的电压范围)、识别电路202的阻值、音码通信信道204上包含的电子元件的阻值以及音码通信信道的信号输入端的电压值确定。
[0034]例如,假设音码通信信道中的等效电阻的阻值为27千欧,音码产品向主机传输信号时,音码通信信道输入端的电压值为3.3V,识别电路202的阻值为10千欧,要求从音码产品到主机的信号到达主机的电压范围为9?120mV。以第一下拉电阻206-1连接的第一音码通信信道204-1对应的管脚连接到主机的MIC接口为例,则:
[0035](I)如果第一下拉电阻206-1的阻值为100欧,则在音码产品插入到主机后,第一下拉电阻206-1、识别电路202与主机输入端三者并联,然后再与音码通信信道中的电子元件串联,如果主机输入的等效电阻的阻值大于100欧,则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为100欧,主机输入端的电压为Vmic = 3.3* (100/(27000+100) ^ 12mV。如果主机输入的等效电阻的阻值小于100欧(假设为80欧),则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为80欧,主机输入端的电压为Vmic = 3.3* (80/(27000+80) ^ 9.7mV,满足需求主机能够正常识别音码产品输出的信号。
[0036](2)如果第一下拉电阻206-1的阻值为999欧,则在音码产品插入到主机后,第一下拉电阻206-1、识别电路202与主机输入端三者并联,然后再与音码通信信道中的电子元件串联,如果主机输入的等效电阻的阻值大于999欧,则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为999欧,主机输入端的电压为Vmic = 3.3* (999/(27000+999) ^ 117.7mV。如果主机输入的等效电阻的阻值小于999欧(假设为150欧),则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为150欧,主机输入端的电压为Vmic = 3.3* (150/(27000+150) ^ 18mV,满足需求。
[0037](3)如果第一下拉电阻206-1的阻值为270欧,则在音码产品插入到主机后,第一下拉电阻206-1、识别电路202与主机输入端三者并联,然后再与音码通信信道中的电子元件串联,如果主机输入的等效电阻的阻值大于270欧,则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为270欧,主机输入端的电压为Vmic = 3.3* (270/(27000+270) ^ 32mV。如果主机输入的等效电阻的阻值小于270欧(假设为200欧),则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为200欧,主机输入端的电压为 Vmic = 3.3* (200/(27000+200) ~ 24.3mV,满足需求。
[0038](4)如果第一下拉电阻206-1的阻值为400欧,则在音码产品插入到主机后,第一下拉电阻206-1、识别电路202与主机输入端三者并联,然后再与音码通信信道中的电子元件串联,如果主机输入的等效电阻的阻值大于400欧,则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为400欧,主机输入端的电压为Vmic = 3.3* (400/(27000+400) ^ 48.lmV。如果主机输入的等效电阻的阻值小于400欧(假设为200欧),则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为200欧,主机输入端的电压为 Vmic = 3.3* (200/(27000+200) ~ 24.3mV,满足需求。
[0039](5)如果第一下拉电阻206-1的阻值为510欧,则在音码产品插入到主机后,第一下拉电阻206-1、识别电路202与主机输入端三者并联,然后再与音码通信信道中的电子元件串联,如果主机输入的等效电阻的阻值大于510欧,则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为510欧,主机输入端的电压为Vmic = 3.3*(510/(27000+510) ^ 61.lmV。如果主机输入的等效电阻的阻值小于510欧(假设为200欧),则第一下拉电阻206-1、识别电路202与主机输入端三者并联后的电阻值约为200欧,主机输入端的电压为 Vmic = 3.3* (200/(27000+200) ~ 24.3mV,满足需求。
[0040]通过本实施例提供的音码通信信道电路,通过在音码通信信道的输出端连接下拉电阻,可以减少音码通信信道输出的电阻值,从而可以将不同输入阻值的主机接入后的幅值变化控制在一定范围内。另外,由于在两路音码通信信道上分别设置了下拉电阻,在音码产品插入不同音频接口类型的主机后,仍然可以保证音码产品的上行数据的正常输出。
[0041]实施例二
[0042]采用实施例一的音码通信信道电路,在音码产品插入到主机的瞬间,主机MIC对地有电容器201、第一下拉电阻206-1、第二下拉电阻206-2及电容器203通路,由于电子部件206-1和电子部件206-2通路电阻较小,该通路表现为电容特性,影响了音码产品插入到主机后的耳机检测,从而影响耳机识别。因此,本实施例对实施例一中的音码通信信道电路进行了改进。
[0043]图6为本实施例的音码通信信道电路的结构示意图,本实施例的音码通信信道电路在实施例一的基础上增加了一个模拟开关208,模拟开关208连接在第一下拉电阻206-1与第一音码通信信道204-1的输出端、以及第二下拉电阻206-2与第二音频通信信道204-2的输出端之间,用于控制第一下拉电阻206-1和第二下拉电阻206-2的接入。在本实施例中,模拟开关208常态断开,在音码产品插入到主机后,GF1输入高电平,模拟开关208闭合,将第一下拉电阻206-1和第二下拉电阻206-2接入到电路中。
[0044]需要说明的是,虽然附图6中只示出了在图2的基础上增加模拟开关208,但并不限于此,对于实施例一中的所有实施方式,也可以在第一下拉电阻206-1与第一音码通信信道204-1的输出端、以及第二下拉电阻206-2与第二音码通信信道204-2的输出端之间增加模拟开关208。
[0045]另外,本实施例中的模拟开关208可以采用晶体二极管、MOS管(金属(metal) —氧化物(oxid)—半导体(semiconductor)场效应晶体管)等实现,具体本实施例不作限定,只要该模块开关可以实现上述的常态断开,在音码产品插入到主机后闭合即可。
[0046]需要说明的是,实施例一中所描述下拉电阻206各个可选实施方式也适用本实施例中的第一下拉电阻206-1和第二下拉电阻206-2,具体不再赘述。
[0047]实施例三
[0048]图7为本实施例的音码通信信道电路的结构示意图,如图7所示,本实施例的音码通信信道电路与实施例二的区别在于,本实施例中采用了两个模块开关(即模拟开关208-1和模拟开关208-2),其中,模拟开关208-1连接在第一下拉电阻206-1与第一音码通信信道204-1的输出端、以及模拟开关208-2连接在第二下拉电阻206-2与第二音频通信信道204-2的输出端之间,分别用于控制第一下拉电阻206-1和第二下拉电阻206-2的接入。在本实施例中,模拟开关208-1和208-2常态断开,在音码产品插入到主机后,GF1输入高电平下,模拟开关208-1和208-2闭合,将第一下拉电阻206-1和第二下拉电阻206-2接入到电路中。
[0049]需要说明的是,虽然附图7中只示出了在图2的基础上增加模拟开关208-1和208-2,但并不限于此,对于实施例一中的所有实施方式,也可以在第一下拉电阻206-1与第一音码通信信道204-1的输出端、以及第二下拉电阻206-2与第二音码通信信道204-2的输出端之间分别增加模拟开关208-1和208-2。
[0050]另外,本实施例中的模拟开关208-1和208-2可以采用晶体二极管、MOS管(金属(metal) 一氧化物(oxid)—半导体(semiconductor)场效应晶体管)等实现,具体本实施例不作限定,只要该模块开关可以实现上述的常态断开,在音码产品插入到主机后闭合即可。
[0051]需要说明的是,实施例一中所描述下拉电阻206各个可选实施方式也适用本实施例中的第一下拉电阻206-1和第二下拉电阻206-2,具体不再赘述。
[0052]下面的实施例将以第一下拉电阻206-1和第二下拉电阻206-2为一个独立的小电阻以及音频接头200为四段式音频接头为例,通过具体的实例对本发明实施提供的技术方案进行说明。
[0053]实施例四
[0054]本实施例提供了一种音码通信信道电路,图8为本实施例中的音码通信信道电路的电路结构图。如图8所示,在本实施例,音码产品接头(EarphonePlus)具有4个管脚,分别为:
[0055]管脚1:〈LEFT (左)>〈G>,连接 EP_L 通道;
[0056]管脚2:〈RIGHT (右)XR>,连接 EP_R 通道;
[0057]管脚3:〈GNDXB>,连接地EP_PIN3通道;以及
[0058]管脚4:〈MICX⑶〉,连接音码通信信道EP_PIN4 (在实际应用中,对于不同的标准,<MIC>接口和<GND>接口的位置可以对调,即管脚3为<MIC>接口,管脚4为<GND>接口,具体参见实施例四)。
[0059]如图8所示,在本实施例中,在音频接头管脚4对应的EP_PIN4的音码信号的上行输出端接入下拉电阻R4,EP_PIN4(图8中示出的为EP_PIN4的等效电阻R2)的输出端通过电容器C2连接到管脚4,管脚3 (即主机GND接入的接口)对应的EP_PIN3的输出端接入下拉电阻R5,EP_PIN3 (图8中示出的为EP_PIN3的等效电阻Rl)的输出端通过电容器Cl连接到管脚3),以及EP_PIN3和EP_PIN4之间设置有识别电路Rmic。
[0060]在本实施例中,R4和R5的阻值为470欧,电阻Rl和R2的阻值为27千欧。
[0061]在本实施例中,当音码产品在插入主机之后,假设主机MIC接入的接口为管脚4,则音码输入信号(AUploadl)从并联的EP_PIN3和EP_PIN4通路的输入端输入,由于管脚4接入主机的MIC接口,因此,音码信号经由音码通信信道EP_PIN4输入到主机。主机接入的等效电阻、识别电路Rmic及下拉电阻R4并联后,与R2串联。假设主机接入的等效电阻为600欧,识别电路Rmic的阻值为1K欧,EP_PIN4输入端的电压为3.3伏,由于R4电阻的阻值(470欧)在三个并联通道中阻值最小,因此,主机接入的等效电阻、识别电路Rmic及下拉电阻R4并联后的阻值约为470欧,则主机输入端的电压值为:
[0062]Vmic = 3.3* (470/(27000+470) ^ 56.6mV。
[0063]落在主机能够识别的信号幅值范围9?120mV内。
[0064]如果主机MIC接入的接口为管脚3,则音码输入信号(AUploadl)从并联的EP_PIN3和EP_PIN4通路的输入端输入,由于管脚3接入主机的MIC接口,因此,音码信号经由音码通信信道EP_PIN3输入到主机。主机接入的等效电阻、识别电路Rmic及下拉电阻R5并联后,与Rl串联。假设主机接入的等效电阻为600欧,识别电路Rmic的阻值为1K欧,EP_PIN3输入端的电压为3.3伏,由于R4电阻的阻值(470欧)在三个并联通道中阻值最小,因此,主机接入的等效电阻、识别电路Rmic及下拉电阻R4并联后的阻值约为470欧,则主机输入端的电压值为:
[0065]Vmic = 3.3* (470/(27000+470) ^ 56.6mV
[0066]由此可见,通过在音码通信信道的输出端接入下拉电阻,可以控制音码信号输入到主机的幅值范围,提尚音码广品兼容的主机范围。
[0067]实施例五
[0068]本实施例提供了一种音码通信信道电路,图9为本实施例中的音码通信信道电路的电路结构图。如图9所示,本实施例相对于实施例三的区别在于,本实施例中,音频接头的管脚3为<MIC>接口,管脚4为<GND>接口,并且,本实施例相对于实施例三增加了一个模拟开关SI,连接在EP_PIN3的输出端与R5、以及EP_PIN4的输出端与R4之间,用于在音码产品插入到主机后,将R4和R5接入到电路中。
[0069]如图9所示,在本实施例中,在音频接头管脚4对应的EP_PIN4的音码信号的上行输出端接入下拉电阻R4,EP_PIN4(图9中示出的为EP_PIN4的等效电阻R2)的输出端通过电容器C2连接到管脚4,管脚3 (即主机GND接入的接口)对应的EP_PIN3的输出端接入下拉电阻R5,EP_PIN3 (图9中示出的为EP_PIN3的等效电阻Rl)的输出端通过电容器Cl连接到管脚3),以及EP_PIN3和EP_PIN4之间设置有识别电路Rmic。
[0070]在本实施例中,R4和R5的阻值为470欧,电阻Rl和R2的阻值为27千欧。
[0071]在本实施例中,当音码产品在插入主机之后,SI关闭,假设主机MIC接入的接口为管脚4,则音码输入信号(AUploadl)从并联的EP_PIN3和EP_PIN4通路的输入端输入,由于管脚4接入主机的MIC接口,因此,音码信号经由音码通信信道EP_PIN4输入到主机。主机接入的等效电阻、识别电路Rmic及下拉电阻R4并联后,与R2串联。假设主机接入的等效电阻为600欧,识别电路Rmic的阻值为1K欧,EP_PIN4输入端的电压为3.3伏,由于R4电阻的阻值(470欧)在三个并联通道中阻值最小,因此,主机接入的等效电阻、识别电路Rmic及下拉电阻R4并联后的阻值约为470欧,则主机输入端的电压值为:
[0072]Vmic = 3.3* (470/(27000+470) ^ 56.6mV
[0073]落在主机能够识别的信号幅值范围9?120mV内。
[0074]如果主机MIC接入的接口为管脚3,当音码产品在插入主机之后,SI关闭,则音码输入信号(AUploadl)从并联的EP_PIN3和EP_PIN4通路的输入端输入,由于管脚3接入主机的MIC接口,因此,音码信号经由音码通信信道EP_PIN3输入到主机。主机接入的等效电阻、识别电路Rmic及下拉电阻R5并联后,与Rl串联。假设主机接入的等效电阻为600欧,识别电路Rmic的阻值为1K欧,EP_PIN3输入端的电压为3.3伏,由于R4电阻的阻值(470欧)在三个并联通道中阻值最小,因此,主机接入的等效电阻、识别电路Rmic及下拉电阻R4并联后的阻值约为470欧,则主机输入端的电压值为:
[0075]Vmic = 3.3* (470/(27000+470) ^ 56.6mV。
[0076]实施例六
[0077]本实施例提供了一种音码产品。
[0078]图10为本实施例的音码产品的结构示意图,如图10所示,该音码产品包括音码通信信道电路,该音码通信信道电路可以包括上述实施例一至五中任意一实施例的音码通信信道电路。并且,可以采取实施例一至四中任意实施例中所描述的可选实施方式。
[0079]通过本实施例提供的音码产品,通过在音码产品的音码通信信道的输出端连接下拉电阻,可以减少音码产品输出的电阻值,进而可以将输入主机的信号幅值控制在一定范围内,提高音码产品的兼容性。
[0080]在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
[0081]在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
[0082]尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在不脱离本发明的原理和宗旨的情况下在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。本发明的范围由所附权利要求及其等同限定。
【权利要求】
1.一种音码产品的音码通信信道电路,包括:音频接头、识别电路、第一音码通信信道及第二音码通信信道,其中,所述第一音码通信信道的输出端通过第一电容器与所述音频接头的第一管脚和第二管脚中的管脚之一连接,所述第二音码通信信道的输出端通过第二电容器与所述音频接头的第一管脚和第二管脚中的另一管脚连接,所述识别电路的第一端与所述第一管脚和所述第二管脚中的管脚之一连接,所述识别电路的第二端与所述第一管脚和所述第二管脚中的另一管脚连接,其特征在于,所述音码通信信道电路还包括:第一端与所述第一音码通信信道的输出端连接、第二端接地的第一下拉电阻,以及第一端与所述第二音码通信信道的输出端连接、第二端接地的第二下拉电阻,其中,所述第一下拉电阻和所述第二下拉电阻的阻值在预设范围内,所述第一管脚为在所述音码产品插入到主机后、与主机的麦克MIC接口对应的管脚和与主机的对地GND接口对应的管脚中的一个,所述第二管脚为在所述音码产品插入到主机后、与主机的麦克MIC接口对应的管脚和与主机的对地GND接口对应的管脚中的另一个。
2.根据权利要求1所述的音码通信信道电路,其特征在于,所述第一下拉电阻包括多个串联和/或并联的电阻;所述第二下拉电阻包括多个串联和/或并联的电阻。
3.根据权利要求1所述的音码通信信道电路,其特征在于,所述第一管脚为所述音频接头的管脚3和所述第二管脚为所述音频接头的管脚4,或者,所述第一管脚为所述音频接头的管脚4和所述第二管脚为所述音频接头的管脚3。
4.根据权利要求1至3任一项所述的音码通信信道电路,其特征在于,所述预设范围为:100?999欧。
5.根据权利要求4所述的音码通信信道电路,其特征在于,所述预设范围为270?510欧。
6.根据权利要求1至5中任一项所述的音码通信信道电路,其特征在于,所述音码通信信道电路还包括:模拟开关,连接在所述第一音码通信信道的输出端与所述第一下拉电阻、以及所述第二音码通信信道的输出端与所述第二下拉电阻之间,其中,所述模拟开关常态打开且在所述音码产品与主机连接后闭合。
7.根据权利要求1至5中任一项所述的音码通信信道电路,其特征在于,所述音码通信信道电路还包括:第一模拟开关,连接在所述第一音码通信信道的输出端与所述第一下拉电阻之间;第二模拟开关,连接在所述第二音码通信信道的输出端与所述第二下拉电阻之间,其中,所述第一模拟开关和所述第二模拟开关常态打开且在所述音码产品与主机连接后闭合。
8.一种音码产品,其特征在于,包括权利要求1至7中任一项所述的音码通信信道电路。
【文档编号】H04R3/00GK104507006SQ201410757010
【公开日】2015年4月8日 申请日期:2014年12月10日 优先权日:2014年12月10日
【发明者】李东声 申请人:天地融科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1