一种工业以太网通信控制器的制作方法

文档序号:13452788阅读:201来源:国知局
一种工业以太网通信控制器的制作方法

本发明涉及总线控制技术领域,具体涉及一种工业以太网通信控制器。



背景技术:

随着网络经济时代的到来,基于TCP/IP协议的IP网的应用得到广泛普及,利用网络资源可以实现设备的网络接入,设备联网监控已经成为自动化的发展趋势。尤其是在工业控制、数据采集或者工业监控等众多领域方面,都会用到将现场的多台设备接在一起,进行自动化联网监控。譬如说,在现代的工业生产控制中,需要同时监测控制多台设备或者同时采集多种数据,而普通的台式机、笔记本电脑等本身的串口数有限,不能满足工业的需要。在进行通信时,多台设备进行通信,其的通信协议是不一样的,不需将其的协议进行转换,使其能相互通信。



技术实现要素:

针对上述现有技术,本发明目的在于提供一种工业以太网通信控制器,解决现有技术兼容性和通用性差等技术问题。

为达到上述目的,本发明采用的技术方案如下:

一种工业以太网通信控制器,包括

编程控制器,连接有复位电路和基准电路;

CAN总线收发器,通过RapidIO交换机连接编程控制器;

FlexRay总线收发器,连接编程控制器。

上述方案中,所述的CAN总线收发器,包括与RapidIO交换机连接的RAM处理器和分别与RAM处理器连接的A/D转换电路、CAN控制器、CPLD串口管理;所述的A/D转换电路上还连接有数据采集模块,所述的CAN控制器上还连接有CAN接口,所述的CPLD串口管理上连接有多个扩展串口。

上述方案中,所述的RAM处理器,选用AT91RM9200型号。

上述方案中,所述的FlexRay总线收发器,包括FlexRay控制器、与FlexRay控制器连接的多对FlexRay PHY芯片,每对FlexRay PHY芯片连接有FlexRay PHY总线,FlexRay PHY总线上有与FlexRay PHY芯片连接的通道A和通道B。

上述方案中,所述的FlexRay控制器,选用MC9S12XF512型号的芯片。

上述方案中,所述的编程控制器,包括与RapidIO交换机连接的高速收发模块,高速收发模块连接有DMA总线控制器,DMA总线控制器还通过PLB总线连接FlexRay总线收发器。

与现有技术相比,本发明的有益效果:提供了高容错性、实时同步兼容和高带宽的双总线网关(FlexRay、CAN)传输系统,数据兼容性和系统通用性显著提高。

附图说明

图1为本发明的各部件连接关系示意图;

图2为本发明实施例的复位电路示意图。

具体实施方式

本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合。

下面结合附图对本发明做进一步说明:

实施例1

一种工业以太网通信控制器,包括编程控制器,连接有复位电路和基准电路;CAN总线收发器,通过RapidIO交换机连接编程控制器;FlexRay总线收发器,连接编程控制器。

所述的CAN总线收发器,包括RAM处理器和分别与RAM处理器连接的A/D转换电路、CAN控制器、CPLD串口管理,A/D转换电路上还连接有数据采集模块,CAN控制器上还连接有CAN接口,CPLD串口管理上连接有多个扩展串口。RAM处理器上连接有显示器和电源模块。RAM处理器为AT91RM9200。CPLD串口管理由16C554芯片实现,并由一片EPM7064实现多串口中断源管理,利用中断源来管理多个扩展串口。数据采集模块由ADS7842芯片来控制,由DG506芯片实现对数据采集通道的选择。CAN控制器由SJA1000芯片控制。

所述的FlexRay总线收发器,包括FlexRay控制器、与FlexRay控制器连接的多对FlexRay PHY芯片,每对FlexRay PHY芯片连接有FlexRay PHY总线,FlexRay PHY总线上有与FlexRay PHY芯片连接的通道A和通道B。

所述的FlexRay控制器,选用MC9S12XF512型号的芯片。

所述的编程控制器,包括与RapidIO交换机连接的高速收发模块,高速收发模块连接有DMA总线控制器,DMA总线控制器还通过PLB总线连接FlexRay总线收发器。

所述的数据采集模块,对总线采集,反馈状态信息至RAM处理器。

所述的高速收发模块,包括与RapidIO交换机连接的高速收发器,高速收发器通过主应答接口、次应答接口和/或主请求接口连接DMA总线控制器。

所述的PLB总线,还连接有中断控制器和具有BRAM闪存的RSIC架构内核处理器。

所述的编程控制器,还可通过FPGA方案实现,例如XILINX Virtex系列现场编程门阵列。

所述基准电路,包括高频晶振。

所述的复位电路,包括电阻R1,电阻R2,电容C1,按键开关K1,电阻R3,XILINX FPGA芯片的DONE管脚与电阻R1和电阻R2的一端相连接,其中,通过电阻R1的另一端连接至电源VCC;电阻R2另一端与电容C1的一端连接,电容C1另一端接地;电阻R2与电容C1的互联端与XILINX FPGA芯片的普通I/O管脚相连;XILINX FPGA芯片的普通I/O管脚相连同时与按键开关K1的一端相连;按键开关K1的另一端通过电阻R3接地。进一步提升可靠性。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何属于本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1