AVS2视频编码方法、装置及电子设备与流程

文档序号:14881168发布日期:2018-07-07 09:46阅读:391来源:国知局

本发明涉及视频编码的技术领域,尤其是涉及一种avs2视频编码方法、装置及电子设备。



背景技术:

avs2(第二代avs标准)是avs(audiovideocodingstandard,信源编码标准)标准组在2016年提出来的全新的编码技术,编码单元为cu,编码复杂度极高,编码图像的尺寸大,需要的数据量大,这极大加大了对运行平台的要求。通常来说,高级服务器平台可以满足avs2编码的计算需求,但是嵌入式设备面对如此大的计算力冲击,就显得应对无措了。嵌入式平台的片外存储空间大、读写效率低,片内(cache)存储空间小、读写效率高。所以将avs2编码算法放到嵌入式平台上运行,需要在权衡嵌入式设备资源的基础上对avs2算法进行重新设计,权衡质量、速度、资源多方面因素,将有效数据存在片内(cache)存储空间中,提高数据读写效率,定制适合嵌入式平台的avs2编码算法。

目前,avs2编码算法的资料特别少,avs2编码算法的编码器还不多,且没有公开的avs2编码算法架构方面的专利,也没有avs2平台移植方面的专利。唯一一个公开的avs2编码算法实现是由avs工作组提供rd17.0,没有任何的嵌入式相关思想,不能适用于嵌入式设备,限制了使用范围。

综上,现有的avs2编码方法采用rd17.0编码算法,存在冗余度高,资源浪费严重,数据全入全出,编码速度较慢的问题。



技术实现要素:

有鉴于此,本发明的目的在于提供一种avs2视频编码方法、装置及电子设备,以缓解现有的avs2编码方法存在的冗余度高、资源浪费严重,编码速度较慢的技术问题。

第一方面,本发明实施例提供了一种avs2视频编码方法,应用于嵌入式设备,所述方法包括:

划分步骤,将输入的一帧图像划分为多个编码单元,所述编码单元包括起始编码单元和结束编码单元;

读取步骤,读取起始编码单元,作为当前编码单元;

处理步骤,对当前编码单元进行预处理和后处理,生成当前编码数据;所述预处理包括预测、模式选择和编码;所述后处理包括滤波、sao和alf;

输出步骤,将当前编码数据输出,以为下一帧图像作参考;

判断步骤,判断当前编码单元是否是结束编码单元;如果是,本帧图像编码结束;如果否,读取下一个编码单元,作为当前编码单元,返回所述处理步骤。

结合第一方面,本发明实施例提供了第一方面的第一种可能的实施方式,其中,所述方法还包括:

构建核心数据结构体;

从外部加载核心数据至所述核心数据结构体。

结合第一方面的第一种可能的实施方式,本发明实施例提供了第一方面的第二种可能的实施方式,其中,所述核心数据结构体包括待编码数据结构、重建数据结构和索引数据结构。

结合第一方面的第二种可能的实施方式,本发明实施例提供了第一方面的第三种可能的实施方式,其中,所述待编码数据结构为64×64的二维数组;所述重建数据结构为144×65的二维数组;所述索引数据结构设计为18×18的二维数组。

结合第一方面的第三种可能的实施方式,本发明实施例提供了第一方面的第四种可能的实施方式,其中,所述从外部加载核心数据至所述核心数据结构体,具体包括:

从外部加载待编码数据至待编码数据结构中;

从外部加载运算数据至重建数据结构中;

从外部加载索引数据至索引数据结构中。

结合第一方面,本发明实施例提供了第一方面的第五种可能的实施方式,其中,所述对当前编码单元进行预处理和后处理,生成当前编码数据,具体包括:

根据是否有参考帧对所述当前编码单元进行帧间帧内预测或者帧内预测,预测完成后进行模式选择和编码,生成预处理编码单元;

对所述预处理编码单元依次进行滤波、sao和alf,生成当前编码数据。

结合第一方面的第五种可能的实施方式,本发明实施例提供了第一方面的第六种可能的实施方式,其中,所述根据是否有参考帧对所述当前编码单元进行帧间帧内预测或者帧内预测,具体包括:

判断所述当前编码单元是否存在参考帧;

当是,对所述当前编码单元进行帧间预测和帧内预测;

当否,对所述当前编码单元进行帧内预测。

结合第一方面的第五种可能的实施方式,本发明实施例提供了第一方面的第六种可能的实施方式,其中,在所述根据是否有参考帧对所述当前编码单元进行帧间帧内预测或者帧内预测的步骤之前,还包括:

将所述当前编码单元划分为多个子单元;其中,多个所述子单元形成对称结构或者非对称结构。

第二方面,本发明实施例还提供了一种avs2视频编码装置,应用于嵌入式设备,所述装置包括:

划分模块,用于将输入的一帧图像划分为多个编码单元,所述编码单元包括起始编码单元和结束编码单元;

读取模块,用于读取起始编码单元,作为当前编码单元;

处理模块,用于对当前编码单元进行预处理和后处理,生成当前编码数据;所述预处理包括预测、模式选择和编码;所述后处理包括滤波、sao和alf;

输出模块,用于将当前编码数据输出,以为下一帧图像作参考;

判断模块,用于判断当前编码单元是否是结束编码单元;如果是,本帧图像编码结束;如果否,由读取模块读取下一个编码单元,作为当前编码单元,返回上述处理模块进行处理。

第三方面,本发明实施例还提供了一种电子设备,包括存储器、处理器,所述存储器上存储有可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述的方法的步骤。

第四方面,本发明实施例还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器运行时执行上述的方法的步骤。

本发明实施例带来了以下有益效果:

本发明实施例提供了一种avs2视频编码方法、装置及电子设备,其中,该avs2视频编码方法,应用于嵌入式设备,该方法包括:划分步骤,将输入的一帧图像划分为多个编码单元,所述编码单元包括起始编码单元和结束编码单元;读取步骤,读取起始编码单元,作为当前编码单元;处理步骤,对当前编码单元进行预处理和后处理,生成当前编码数据;所述预处理包括预测、模式选择和编码;所述后处理包括滤波、sao和alf;输出步骤,将当前编码数据输出,以为下一帧图像作参考;判断步骤,判断当前编码单元是否是结束编码单元;如果是,本帧图像编码结束;如果否,读取下一个编码单元,作为当前编码单元,返回所述处理步骤。

现有技术中常用的视频编码方法流程为:首先将图像划分为cu单位。然后按照是否有参考帧依次对每一个cu进行帧内帧间预测、模式选择和编码;完成本帧全部的cu预测和编码后,接着对本帧图像进行滤波、sao和alf操作,最后将滤波、sao和alf操作后的图像作为下一帧的参考帧推入参考帧队列。该种现有的视频编码方法,资源浪费严重,没有考虑过嵌入式问题,也没有任何的数据设计方面的思想,数据全入全出,编码速度极慢。与现有的视频编码方法相比,本发明实施例提供的avs2视频编码方法,通过首先将图像划分为多个cu;然后将一个cu读取进来;接着按照是否有参考帧对该cu进行预测、模式选择和编码等预处理后,直接对其进行滤波、sao和alf等后处理,将后处理得到的数据直接输出推到参考帧中给下一帧图像作参考;然后再读取下一个cu重复上述过程。可见,本发明实施例提供的编码方法对每一个cu预测、模式选择、编码后直接进行滤波、sao和alf环节,进而可以立刻作为下一帧图像的参考帧存在。即对编码流程进行了优化,保证了核心计算单元cu数据的一次载入载出,计算量大大减小,节省资源,能够适用于嵌入式设备,提高了读写效率或编码效率,缓解了现有的avs2编码算法存在的冗余度高、资源浪费严重,编码速度较慢的技术问题。

本发明的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。

附图说明

为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为现有技术中的一种对编码单元进行划分的示意图;

图2为现有技术中的另一种对编码单元进行划分的示意图;

图3为现有技术中的一种帧内预测的原理图;

图4为本发明实施例提供的一种avs2视频编码方法的流程图;

图5为本发明实施例提供的另一种avs2视频编码方法的流程图;

图6为本发明实施例提供的待编码数据结构的示意图;

图7为本发明实施例提供的重建数据结构的示意图;

图8为本发明实施例提供的索引数据结构的示意图;

图9为本发明实施例提供的一种avs2视频编码装置的结构框图;

图10为本发明实施例提供的一种电子设备的示意图。

具体实施方式

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

首先对现有技术的视频编码技术进行简要说明。

1、视频编码是需要划分为块的,avs2的块称为cu(codingunit,编码单元)。

具体的,avs2视频编码的核心处理单元为cu,通常没有通用的数据结构设计。

2、现有的视频编码技术首先需要判定一帧原始的视频帧(待编码帧)是帧内参考还是帧间参考,即是使用本帧完成编码的cu数据作参考还是使用前一帧完成编码的cu数据作参考。其次,将图像均匀划分为cu大小,依次对每个cu进行帧内帧间预测、模式选择和编码。最后,整帧编码结束后进行滤波、sao(sampleadaptiveoffset,样本自适应偏移的缩写)和alf(adativeloopfilter,自适应环路滤波器)操作,然后本帧就算编码结束,本帧可以给下一帧作参考,同时可以开始下一帧编码。该种视频编码技术中编码算法实现的冗余度高,资源浪费严重,没有考虑过嵌入式问题,也没有任何的数据设计方面的思想,数据全入全出,编码速度极慢。

2、cu可以继续向下划分,每个cu预测的时候可以划分称为对称的结构或者不对称的结构,图1示出了一个cu按照递归四叉树划分为16个子单元的示意图;图2示出了一个cu划分为两个不对称结构的示意图。

3、编码有所谓的帧内预测和帧间预测,帧内预测表达本个cu的预测数据使用本帧的其他编码结束的cu数据的重建数据,以图3所示的帧内预测的原理图为例进行说明:图3中,e是待预测模块,abcdfg的数据共同决定了e的预测数据,按照预测模式的不同实际的预测数据不同,但是最终的预测一定是由这abcdfg产生的。而帧间预测是本cu的预测数据由前面帧编码后的重建数据产生,一定在前面帧编码的重建数据中产生。

为便于对本实施例进行理解,首先对本发明实施例所公开的一种avs2视频编码方法进行详细介绍。

实施例一:

参考图4,本发明实施例提供了一种avs2视频编码方法,可用于视频编码技术领域,具体应用于嵌入式设备或者包含嵌入式设备的嵌入式平台/系统,其中,嵌入式设备主要由嵌入式处理器、相关支撑硬件和嵌入式软件系统组成,它是集软硬件于一体的可独立工作的“器件”。嵌入式处理器主要由一个单片机或微控制器(mcu)组成。相关支撑硬件包括显示卡、存储介质(rom和ram等)、通讯设备、ic卡或信用卡的读取设备等。

该方法包括:

s101划分步骤:将输入的一帧图像划分为多个编码单元,该编码单元包括起始编码单元和结束编码单元。

具体的,将输入的一帧图像(原始的视频帧,又称为待编码帧)进行均匀划分,即将待编码帧划分为多行多列,得到多个编码单元(codingunit,cu),cu是最基本的二维对称结构编码单位,与h.264/avc中的“宏块”作用相似,不同的是cu的大小没有严格的限制,这里的cu尺寸大小可以是64×64、32×32、16×16和8×8。

本实施例中的cu尺寸选取为64×64。

上述起始编码单元位于该图像(待编码帧)的左上角的第一个编码单元,即第一行编码单元的行首编码单元,结束编码单元位于该图像的右下角,即最后一行编码单元的行尾编码单元。

s102读取步骤:读取起始编码单元,作为当前编码单元。

具体的,将起始编码单元进行读取,作为当前编码单元进行下面的处理步骤。这里的起始编码单元是一个待编码数据。

s103处理步骤:对当前编码单元进行预处理和后处理,生成当前编码数据。

其中,上述预处理包括预测、模式选择和编码;上述后处理包括滤波、sao和alf。

在一些实施例中,该s103处理步骤主要通过以下步骤执行:

b对当前编码单元依次进行帧内预测、模式选择和编码,生成预处理编码单元。

c对上述预处理编码单元依次进行滤波、sao和alf,生成当前编码数据。

进一步的,在步骤b之前,该步骤还包括:

a判断是否有参考帧。

如果是,则执行步骤d:对当前编码单元进行帧间预测。

如果否,则执行步骤b。

s104输出步骤:将当前编码数据输出,以为下一帧图像作参考。

具体的,将当前编码数据,即处理完成的编码数据(本cu数据)作为参考帧输出,以为下一帧图像作参考。

s105判断步骤:判断当前编码单元是否是结束编码单元。

如果是,即判断当前编码单元是结束编码单元,则执行s106结束步骤;

s106结束步骤:本帧图像编码结束。

进一步的,在本帧图像编码结束,即该待编码帧编码完成后,可以接收下一帧图像(作为待编码帧),依据该avs2视频编码方法对下一帧图像进行编码。

如果否,即判断当前编码单元非结束编码单元,则执行步骤s107:读取下一个编码单元,作为当前编码单元,返回s103处理步骤。

本发明实施例提供的avs2视频编码方法,通过首先将图像划分为多个cu;然后将一个cu读取进来;接着按照是否有参考帧对该cu进行预测、模式选择和编码等预处理后,直接对其进行滤波、sao和alf等后处理,将后处理得到的数据直接输出推到参考帧中给下一帧图像作参考;然后再读取下一个cu重复上述过程。可见,本发明实施例提供的编码方法对每一个cu预测、模式选择、编码后直接进行滤波、sao和alf环节,进而可以立刻作为下一帧图像的参考帧存在。即对编码流程进行了优化,保证了核心计算单元cu数据的一次载入载出,计算量大大减小,能够适用于嵌入式设备,提高了读写效率或编码效率,缓解了现有的avs2编码算法存在的冗余度高、资源浪费严重,编码速度较慢的技术问题。

实施例二:

如图5所示,在实施例一的基础上,本发明实施例提供了另一种avs2视频编码方法,应用于嵌入式设备。与实施例一的区别在于,该方法还包括:

s201:构建核心数据结构体。

处理步骤在进行cu运算过程需要几个核心的数据结构组成的核心数据结构体,分别为待编码数据结构,重建数据结构,索引数据结构。

其中,核心数据结构体包括待编码数据结构、重建数据结构和索引数据结构。

上述待编码数据结构用于存放从外部(片外)加载的待编码数据。

上述重建数据结构是核心数据结构体中最重要的数据结构,用于存放重建数据、预测所需数据、滤波所需数据、sao所需数据和alf所需数据。

上述索引数据结构用于存放索引数据,这里的索引数据包括参考帧序列、运动向量和编码块模式。

考虑到待编码数据是以编码单元为编码单位进行的,因此,待编码数据结构的尺寸与编码单元cu相适应。

具体的,由于cu最大尺寸为64×64,本实施例中,参见图6,待编码数据结构设计为64×64的二维数组,用于存放待编码数据。

参见图7,重建数据结构设计为144×65的二维数组;重建数据结构包括left位置、top位置、topleft位置、topright位置和本cu重建数据位置。

left位置设计为1×64的二维数组;top位置设计为64×1的二维数组;topleft位置设计为16×1的二维数组;topright位置设计为64×1的二维数组;重建数据位置设计为64×64的二维数组。

其中,left位置用于存放左侧的已编码数据,以进行前处理和后处理;top位置用于存放上侧的已编码数据,以进行前处理和后处理;topleft位置用于存放左上侧的已编码数据,以进行前处理和后处理;topright位置用于存放右上侧的已编码数据,以进行前处理和后处理;本cu重建数据位置用于存放当前编码数据的重建数据;上述左侧的已编码数据(left的数据)、上侧的已编码数据(top的数据)、左上侧的已编码数据(topleft的数据)、右上侧的已编码数据(topright的数据)足够作帧内预测使用,同时也足够在本cu完成重建后滤波、sao操作和alf操作使用。即重放数据结构包含运算数据(包括top的数据、topleft的数据、topright的数据、left的数据),并能保证这些数据的存放可以满足预处理和后处理需要,不需要重新从片外读取数据。

参见图8,所述索引数据结构设计为18×18的二维数组,用于存放索引数据,这里的索引数据主要是指包括参考帧序号,运动向量,编码块模式的参考帧数据。

上述这几个数据结构保证了cu预处理(帧内帧间预测、模式选择、编码)和后处理(滤波、sao和alf操作)使用,即嵌入式设备/系统加载这几个数据结构后不再需要从片外数据上加载数据,完全隔离了cu需要的数据和cu不需要的数据,避免了无效数据对片内(cache)的浪费。

s202:从外部加载核心数据至核心数据结构体。

这里的核心数据是指编码单元(cu)需要的数据,具体包括读取步骤中的当前编码单元(即待编码数据)以及处理步骤中对当前编码单元进行预处理和后处理需要的数据。

具体的,该步骤s202主要通过以下步骤实现:

1)从外部加载待编码数据到待编码数据结构中。

具体的,从片外加载待编码数据到待编码数据结构中此处的待编码数据即是当前编码单元(本cu)。

2)从外部加载运算数据到重建数据结构中。

其中,运算数据包括左侧的已编码数据、上侧的已编码数据、左上侧的已编码数据、右上侧的已编码数据。

具体的,从片外加载左侧、上侧、左上侧、右上侧的已编码数据到重建数据结构中。

3)从外部加载索引数据到索引数据结构中。

这里的索引数据主要是指包括参考帧序号,运动向量,编码块模式的参考帧数据。

具体的,从片外加载与本cu对应的索引数据到索引数据结构中。

进一步的,该步骤还包括:

4)使用运算数据和索引数据对待编码数据进行预处理和后处理,生成当前编码数据。

具体的,使用重建数据结构的运算数据和索引数据结构中的索引数据对待编码数据结构的待编码数据(即当前编码单元)进行预处理和后处理,生成当前编码数据(本cu)。该当前编码数据包括存放在重建数据结构中的重建数据。

5)将生成的当前编码数据输出至片外。

具体的,将完成后的本cu存放在重建数据结构中的重建数据回写给片外。

6)继续处理下一个编码单元。

具体的,对下一个cu数据执行上述步骤1)-5)。

s101划分步骤:将输入的一帧图像划分为多个编码单元,该编码单元包括起始编码单元和结束编码单元。

s102读取步骤:读取起始编码单元,作为当前编码单元。

这里的起始编码单元作为待编码数据需要读取至片内(cache)。

在具体实施时,该读取步骤可以通过以下步骤执行:

将起始编码数据进行读取,从外部(片外)加载并存放到预先设计的待编码数据结构中;这里的片外是相对于片内而言的,即片外可以包括外部存储设备,如移动硬盘、优盘、光盘等移动设备。

s103处理步骤:对当前编码单元进行预处理和后处理,生成当前编码数据。

在一些实施例中,该处理步骤主要通过以下步骤实施:

a根据是否有参考帧对所述当前编码单元进行帧间帧内预测或帧内预测,预测完成后进行模式选择和编码,生成预处理编码单元。

换句话说,根据是否有参考帧对所述当前编码单元选取预测方式进行预测,预测完成后进行模式选择和编码,生成预处理编码单元。其中,预测方式包括第一预测方式和第二预测方式,其中,第一预测方式是指帧间帧内预测;第二预测方式是指帧内预测。上述帧间帧内预测包括帧间预测和帧内预测。

步骤a具体通过以下步骤执行:

a1判断所述当前编码单元是否存在参考帧;

具体的,当是,即判断当前编码单元存在参考帧,则执行a2:对所述当前编码单元进行帧间预测和帧内预测;

当否,即判断当前编码单元不存在参考帧,则执行a3:对所述当前编码单元进行帧内预测。

b对上述预处理编码单元依次进行滤波、sao和alf,生成当前编码数据。

进一步的,在步骤a之前,还包括:

i将当前编码单元划分为多个子单元。

其中,多个子单元形成对称结构或者非对称结构。

这里的子单元又称为pu(predictionunit),pu作为预测的基本单元。

本发明实施例提供的avs2视频编码方法,通过构建核心数据结构体,从外部加载核心数据至所述核心数据结构体,加载核心数据后,能够满足对编码单元的核心运算,无需从片外数据上加载额外数据,完全隔离了cu需要的数据和cu不需要的数据,避免了无效数据对cache的浪费,此外,核心数据的在数据结构体的摆放/存放方式有利于程序执行,因此该方法通过对cu的数据结构设计有效降低核心计算单元cu数据的大小,进一步提高了编码效率。

另外,本发明经实验证明可行,提高了嵌入式设备上avs2的编码效率,能够在编码器中广泛采用。

实施例三:

本发明实施例提供了一种avs2视频编码装置,应用于嵌入式设备,参考图9,该装置包括:

划分模块10,用于将输入的一帧图像划分为多个编码单元,所述编码单元包括起始编码单元和结束编码单元。

读取模块20,用于读取起始编码单元,作为当前编码单元。

处理模块30,用于对当前编码单元进行预处理和后处理,生成当前编码数据;所述预处理包括预测、模式选择和编码;所述后处理包括滤波、sao和alf。

输出模块40,用于将当前编码数据输出,以为下一帧图像作参考;

判断模块50,用于判断当前编码单元是否是结束编码单元;如果是,本帧图像编码结束;如果否,由读取模块读取下一个编码单元,作为当前编码单元,返回上述处理模块进行处理。

进一步的,该装置还包括:

设计模块60,用于构建核心数据结构体。

加载模块70,用于从外部加载核心数据至所述核心数据结构体。

进一步的,所述核心数据结构体包括待编码数据结构、重建数据结构和索引数据结构。

进一步的,所述待编码数据结构为64×64的二维数组;所述重建数据结构为144×65的二维数组;所述索引数据结构设计为18×18的二维数组。

进一步的,加载模块70具体用于从外部加载待编码数据至待编码数据结构中;从外部加载运算数据至重建数据结构中;从外部加载索引数据至索引数据结构中;使用所述运算数据和所述索引数据对所述待编码数据进行预处理和后处理,生成当前编码数据。

进一步的,处理模块30包括预处理单元31和后处理单元32。

其中,预处理单元31用于根据是否有参考帧对所述当前编码单元进行帧间帧内预测或者帧内预测,预测完成后进行模式选择和编码,生成预处理编码单元;后处理单元32用于对所述预处理编码单元依次进行滤波、sao和alf,生成当前编码数据。

进一步的,预处理单元31具体用于判断所述当前编码单元是否存在参考帧;当是,对所述当前编码单元进行帧间预测和帧内预测;当否,对所述当前编码单元进行帧内预测。

本发明实施例提供的avs2视频编码装置,与上述实施例提供的avs2视频编码方法具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。

实施例三:

本发明实施例提供了一种电子设备,参考图10,该电子设备包括:处理器30,存储器31,总线32和通信接口33,处理器30、通信接口33和存储器31通过总线32连接;处理器30用于执行存储器31中存储的可执行模块,例如计算机程序。处理器执行极端及程序时实现如方法实施例中描述的方法的步骤。

其中,存储器31可能包含高速随机存取存储器(ram,randomaccessmemory),也可能还包括非易失性存储器(non-volatilememory),例如至少一个磁盘存储器。通过至少一个通信接口33(可以是有线或者无线)实现该系统网元与至少一个其他网元之间的通信连接,可以使用互联网,广域网,本地网,城域网等。

总线32可以是isa总线、pci总线或eisa总线等。总线可以分为地址总线、数据总线、控制总线等。为便于表示,图10中仅用一个双向箭头表示,但并不表示仅有一根总线或一种类型的总线。

其中,存储器31用于存储程序,处理器30在接收到执行指令后,执行程序,前述本发明实施例任一实施例揭示的流过程定义的装置所执行的方法可以应用于处理器30中,或者由处理器30实现。

处理器30可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器30中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器30可以是通用处理器,包括中央处理器(centralprocessingunit,简称cpu)、网络处理器(networkprocessor,简称np)等;还可以是数字信号处理器(digitalsignalprocessing,简称dsp)、专用集成电路(applicationspecificintegratedcircuit,简称asic)、现成可编程门阵列(field-programmablegatearray,简称fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器31,处理器30读取存储器31中的信息,结合其硬件完成上述方法的步骤。

本发明实施例所提供的avs2视频编码方法、装置及电子设备的计算机程序产品,包括存储了程序代码的计算机可读存储介质,所述程序代码包括的指令可用于执行前面方法实施例中所述的方法,具体实现可参见方法实施例,在此不再赘述。

所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统和装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。

另外,在本发明实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。

所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:u盘、移动硬盘、只读存储器(rom,read-onlymemory)、随机存取存储器(ram,randomaccessmemory)、磁碟或者光盘等各种可以存储程序代码的介质。

在本发明的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。

最后应说明的是:以上所述实施例,仅为本发明的具体实施方式,用以说明本发明的技术方案,而非对其限制,本发明的保护范围并不局限于此,尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1