一种应用于跳频通信的高速超宽带半周期频率检测电路的制作方法

文档序号:14878840发布日期:2018-07-07 09:06阅读:200来源:国知局

本发明涉及集成电路技术领域,具体涉及一种应用于跳频通信的高速超宽带半周期频率检测电路。



背景技术:

跳频信号是一个典型的非稳定信号,由于其具有跳跃模式和跳跃频率等独一无二的特点,因此跳频信号很难被截获或阻拦,也使其具有很高的安全性。因为具有较强的抗检测、抗干扰和多址能力,跳频通信广泛的应用于军用电台、军用雷达等军事通信领域,是现代军事通信的重要制式。随着现代通信技术的快速发展,跳频通信信号的带宽越来越宽,频率越来越高,跳频速度也越来越快,而信号采样需要满足奈奎斯特采样定理,这对adc和dsp系统的设计产生了巨大的压力,目前的模数转换技术难以满足跳频信号采样的需求。

当前,战术网无线电台的跳频频率已达到每秒数千次;在极高频、超高频频段通信中,跳频信号带宽可达数吉赫兹,跳数可达每秒数万次。针对短波战术跳频通信对抗,国内外已研究出多种跳频网信息分析识别方法,例如:信道接收机、压缩接收机、超外差声光接收机、fft快速接收机等。而高速超宽带快速跳频信号检测由于其带宽大、跳数高,仍是目前研究的热点和难点。



技术实现要素:

本发明所要解决的是传统跳频通信频率检测电路所存在的检测速度较慢、可检测频率范围较窄和稳定性较差等问题,提供一种应用于跳频通信的高速超宽带半周期频率检测电路。

为解决上述问题,本发明是通过以下技术方案实现的:

一种应用于跳频通信的高速超宽带半周期频率检测电路,由mos管m1-m37、包络检测电容c1、采样电容c2、电流源i1组成;

mos管m1的栅极和mos管m2的栅极相连后,形成整个高速超宽带半周期频率检测电路的输入端vin;mos管m1和m3的源极与电源vdd连接;mos管m2和m4的源极与地gnd连接;mos管m1和m2的漏极与mos管m3和m4的栅极相连;mos管m3和m4的漏极与mos管m8和m9的栅极相连;

mos管m5和m7的源极与电源vdd连接;mos管m6和m8的源极与地gnd连接;mos管m5和m6的漏极与mos管m7的栅极相连;mos管m5和m6的栅极与mos管m7和m8的漏极相连;

mos管m9和m10的源极与电压源vdd连接;mos管m11和m12的源极与地gnd连接;mos管m10和m11的漏极与mos管m12的栅极相连;mos管m10和m11的栅极与mos管m9和m12的漏极相连;

mos管m13、m15、m18和m19的源极与电源vdd连接;mos管m14、m16和m17的源极与地gnd连接;mos管m13和m14的栅极与mos管m18的漏极相连后,接至mos管m8的漏极;mos管m19和m20的栅极与mos管m17的漏极相连后,接至mos管m9的漏极;mos管m13和m14的漏极与mos管m15和m16的栅极相连;mos管m15和m16的漏极与mos管m17的栅极相连;mos管m19和mos管m20的漏极与mos管m18的栅极相连;

mos管m21和m23的源极与电源vdd连接;mos管m22和m24的源极与地gnd连接;mos管m21和m22的栅极与mos管m8的漏极连接;mos管m21和m22的漏极与mos管m23和m24的栅极相连;mos管m23和m24的漏极与mos管m29的栅极连接;

mos管m25和m27的源极与电源vdd连接;mos管m26和m28的源极与地gnd连接;mos管m25和mos管m26的栅极与mos管m9的漏极连接;mos管m25和m26的漏极与mos管m27和m28的栅极相连;mos管m27和m28的漏极与mos管m33的栅极连接;

mos管m29的源极通过电流源i1与电源vdd连接,mos管m29的漏极与mos管m33的源极连接,mos管m33的漏极通过采样电容c2与地gnd连接;

mos管m31的源极与电源vdd连接;mos管m30和m32的源极与地gnd连接;mos管m31和m32的栅极相连后,形成整个高速超宽带半周期频率检测电路的复位端rst;mos管m31和m32的漏极与mos管m30的栅极相连;mos管m30的漏极与mos管m29的漏极连接;

mos管m34和m9的漏极连接;mos管m34和m35的栅极相连后,与mos管m29的栅极连接;mos管m34和m35的源极与地gnd连接;mos管m35和m33的漏极连接;

mos管m37的栅极连接mos管m33的栅极;mos管m36的栅极接mos管m28的栅极;mos管m36和m37的源极相连后,与mos管m35的漏极连接;mos管m36和m37的漏极相连后,形成整个高速超宽带半周期频率检测电路的输出端vout;包络检测电容一端与mos管m36的漏极连接,另一端接地gnd。

上述方案中,mos管m1、m3、m5、m7、m9、m10、m13、m15、m18、m19、m21、m23、m25、m27、m29、m31、m33和m36为pmos管;mos管m2、m4、m6、m8、m11、m12、m14、m16、m17、m20、m22、m24、m26、m28、m30、m32、m34、m35和m37为nmos管。

本发明通过对输入的频率信号分别进行上升沿和下降沿检测,并可在输入信号的半个周期内将频率转换为电压,提出并采用包络检测电容与采样开关结构,对采样电容进行峰值检测并实时跟踪,产生稳定的直流电压信号进行输出。边沿信号互锁控制工作方式,可使电路实现自动检测,自我恢复到初始状态,当检测到新的频率信号时,不需电路外部施加复位或重启信号,使电路对于跳频信号可实现连续检测,并适用于超宽带高速跳频信号的检测。

与现有技术相比,本发明具有如下特点:

1、检测输入信号的上升沿与下降沿,可在输入信号半个时钟周期内,完成从频率到电压的转换,有效的减少了信号的转换时间,提高整体电路系统的工作效率和响应速度;

2、电路采用边沿信号互锁控制的方式,实现自动检测,自我恢复到初始状态,当检测到新的频率信号时,不需要将电路复位重启,可自我调节,产生与之相对应的电压输出;

3、采用包络检测电容和采样开关,对采样电容进行峰值检测并实时跟踪,从而产生稳定的直流电压信号进行输出。

附图说明

图1为一种应用于跳频通信的高速超宽带半周期频率检测电路的原理图。

图2为图1所示电路的工作流程图。

图3为图1所示电路的信号波形图。

图4为图1所示电路系统的输入输出关系图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实例,并参照附图,对本发明进一步详细说明。

一种应用于跳频通信的高速超宽带半周期频率检测电路,如图1所示,由pmos管m1、m3、m5、m7、m9、m10、m13、m15、m18、m19、m21、m23、m25、m27、m29、m31、m33和m36,nmos管m2、m4、m6、m8、m11、m12、m14、m16、m17、m20、m22、m24、m26、m28、m30、m32、m34、m35和m37,电流源i1,包络检测电容c1和采样电容c2组成。该电路具有一个输入端vin,一个复位端rst,一个输出端vout。

pmos管m1、m3的源极与电源vdd连接,nmos管m2、m4的源极与地gnd连接,pmos管m1的栅极和nmos管m2的栅极相连并与输入端vin连接,pmos管m1的漏极和nmos管m2的漏极相连并与pmos管m3的栅极相连,pmos管m3的栅极与nmos管m4的栅极相连,pmos管m3的漏极与nmos管m4的漏极相连,并与nmos管m8、pmos管m9的栅极连接。

pmos管m5、nmos管m6和pmos管m7构成上升沿检测保持电路。nmos管m8的源极与地gnd连接,pmos管m5的栅极及nmos管m6的栅极相连后与nmos管m8的漏极连接,pmos管m5的漏极与nmos管m6的漏极相连并与pmos管m7的栅极连接,pmos管m5、m7的源极与电源vdd连接,nmos管m6的源极与地gnd连接,pmos管m7的漏极与线vg1相连。

pmos管m10、nmos管m11和nmos管m12构成下升沿检测保持电路。pmos管m9的源极与电压源vdd连接,pmos管m9的漏极与线vg2连接,pmos管m10的栅极与nmos管m11的栅极连接并与pmos管m9的漏极连接,pmos管m10的漏极与nmos管m11的漏极相连并与nmos管m12的栅极连接,pmos管m10的源极与电源vdd连接,nmos管m11、m12的源极与地gnd连接,nmos管m12的漏极与线vg2连接。

pmos管m21的栅极与nmos管m22的栅极相连并与线vg1连接,pmos管m21的漏极与nmos管m22的漏极相连并与pmos管m23的栅极连接,pmos管m23的栅极与nmos管m24的栅极相连,pmos管m23的漏极与nmos管m24的漏极相连并通过线vg11与pmos管m29的栅极连接。pmos管m21、m23的源极与电源vdd连接,nmos管m22、m24的源极与地gnd连接。

pmos管m25的栅极与nmos管m26的栅极相连并与线vg2连接,pmos管m25的漏极与nmos管m26的漏极相连并与线~vg22连接,pmos管m27的栅极与nmos管m28的栅极相连并与线~vg22连接,pmos管m27的漏极与nmos管m28的漏极相连并通过线vg22与pmos管m33的栅极连接。pmos管m25、m27的源极与电源vdd连接,nmos管m26、m28的源极与地gnd连接。

pmos管m29的、pmos管m33的、电流源i1和电容c2构成采样电容充电支路。pmos管m29的源极通过电流源i1与电源vdd连接,pmos管m29的漏极与pmos管m33的源极连接,pmos管m33的漏极通过电容c2与地gnd连接。

pmos管m13、nmos管m14、pmos管m15、nmos管m16、nmos管m17、pmos管m18、pmos管m19和nmos管m20构成信号互锁控制开关。pmos管m13的栅极与nmos管m14的栅极相连并与线vg1连接,pmos管m13的漏极与nmos管m14的漏极相连并与pmos管m15的栅极连接,pmos管m15的栅极与nmos管m16的栅极相连,pmos管m15的漏极与nmos管m16的漏极相连并与nmos管m17的栅极连接,nmos管m17的漏极与线vg2连接。pmos管m13、m15和m19的源极与pmos管m18的源极均与电源vdd连接,nmos管m14、m16、m17和m20的源极均与地gnd连接。pmos管m19的栅极与nmos管m20的栅极相连并与线vg2连接,pmos管m19的漏极与nmos管m20的漏极相连并与pmos管m18的栅极连接,pmos管m18的漏极与线vg1连接。

pmos管m31的栅极与nmos管m32的栅极相连后与输入端rst连接,pmos管m31的漏极与nmos管m32的漏极相连后通过线~rst与nmos管m30的栅极连接,nmos管m30的漏极与pmos管m29的漏极连接,pmos管m31的源极与电源vdd连接;nmos管m30和m32的源极与地gnd连接。

nmos管m34的漏极与线vg2连接,nmos管m34的栅极与nmos管m35的栅极相连并与线vg11连接,nmos管m34、m35的源极与地gnd连接,nmos管m35的漏极与pmos管m33的漏极连接。

pmos管m36和nmos管m37构成采样开关。pmos管m36的栅极与线~vg22连接,nmos管m37的栅极与线vg22连接。pmos管m36的源极与nmos管m37的源极相连并与nmos管m35的漏极连接。pmos管m36的漏极与nmos管m37的漏极相连并与输出端vout连接,输出端vout通过电容c1与地gnd连接。

本发明的工作原理为:初始状态时,vg1控制信号为1,vg2控制信号为0;当电路检测到输入信号vin的第一个上升沿时,vg1控制信号由1跳变为0;当电路检测到输入信号vin的第一个下降沿时,vg2控制信号由0跳变为1;当vg2信号稳定为1后,其通过信号互锁控制开关控制vg1由0跳变为1;当vg1信号稳定为1后,其通过信号互锁控制开关控制vg2由1跳变为0。使vg1、vg2信号自动恢复到初始状态,等待检测输入信号vin的第二个上升沿与下降沿,依次往复循环工作。参见图2。

由图3的信号波形图可看出,各个信号在由0到1转换时,所需上升时间为tup;在由1到0转换时,所需下降时间为tdown。在检测到输入信号vin第一个上升沿与第一个下降沿的时间段内,也就是vg1为0、vg2为0的时间段内,采样电容充电支路导通,电流源对采样电容c2进行充电,当vg1为1时,采样电容c2上存储的电荷会经nmos管m35释放掉。vg2信号在输入信号vin下降沿到来后只形成一个时间很短的脉冲信号,其高电平保持时间为thold,在这里thold等于vg1信号由0到1的转换时间tup。在vg2信号为1时,采样电容支路断开,电路刚好完成一次上升沿与下降沿的检测,采样电容处于充电完成状态,在thold时间段内,采样开关闭合,采样电容c2与包络检测电容c1进行电荷再分配:若采样电容c2存储的电荷多于包络检测电容c1存储的电荷,则多出部分电荷会由采样电容c2向包络检测电容c1转移,直至二者相等或采样开关断开;若包络检测电容c1存储的电荷多于采样电容c2存储的电荷,则多出部分会由包络检测电容c1向采样电容c2转移,直至二者相等或者采样开关断开。因此包络检测电容c1会跟踪采样电容c2峰值的变化并将其保持,同时产生稳定的直流输出电压。

图4为电路系统的输入输出关系图。本发明同时采用输入信号的上升沿与下降沿检测,并通过信号互锁控制开关,使电路在完成一次频率检测之后可自动恢复到初始状态,等待下次检测,不需外部施加复位或控制信号。由于本发明同时利用上升沿检测保持电路与下降沿检测保持电路,所以可在输入信号的半个周期内对其完成频率检测。此外,本发明利用采样开关与包络检测电容结构,实现对采样电容峰值的跟踪与保持,并将采样电容上周期振荡的电压信号转换为稳定的直流电压进行输出。

在65nmcmos工艺标准下,cadencespectre软件仿真结果表明,在1.0v供电条件下,可检测输入信号频率范围达到2g~10ghz,输出电压范围为182mv~845mv,输出电压纹波范围0.72mv~2mv,频率到电压最小转换时间0.05ns,输出电压最小稳定时间5ns,功耗仅为716.8uw。

本发明通过检测输入信号的上升沿与下降沿,可在输入信号的半个周期内完成频率到电压的转换,并采用信号互锁的控制方式,可使电路在完成第一次检测后自动恢复到初始状态,等待下一次的检测,不需电路外部施加复位或重启信号。本发明提出并采用包络检测电容与采样开关结构,对采样电容进行峰值检测并实时跟踪,从而可以将高速的频率信号转换为稳定的直流电压信号并输出。本发明适用于超宽带跳频通信,可满足高速跳频模式,克服传统频率检测电路检测时间过长、检测频带范围窄、可检测频率不高、输出电压纹波抖动大、功耗高等不足。

需要说明的是,尽管以上本发明所述的实施例是说明性的,但这并非是对本发明的限制,因此本发明并不局限于上述具体实施方式中。在不脱离本发明原理的情况下,凡是本领域技术人员在本发明的启示下获得的其它实施方式,均视为在本发明的保护之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1